Д-триггер типа м-s


H03K3/037 - Импульсная техника (измерение импульсных характеристик G01R; механические счетчики с электрическим входом G06M; устройства для накопления /хранения/ информации вообще G11; устройства хранения и выборки информации в электрических аналоговых запоминающих устройствах G11C 27/02; конструкция переключателей для генерации импульсов путем замыкания и размыкания контактов, например с использованием подвижных магнитов, H01H; статическое преобразование электрической энергии H02M;генерирование колебаний с помощью схем, содержащих активные элементы, работающие в некоммутационном режиме, H03B; импульсная модуляция колебаний синусоидальной формы H03C;H04L ; схемы дискриминаторов с подсчетом импульсов H03D;

 

Изобретение относится к полупроводниковой микроэлектронике и может быть использовано для построения, блоков хранения и сдвига информации. Цель изобретения - расширение функциональных возможностей устройства. D-триггер типа M-S содержит D-триггеры 1 и 2 с уровневой синхронизацией и однофазными цепями положительной обратной связи и шины 13 и 14 - информационную D и тактовую С. Введение функционального блока 9 и шин 14 и 15 управления R и S обеспечивает асинхронную установку D-триггера в единицу или в нуль. В описании приведен пример реализации функционального блока 9. 1 з.п. ф-лы, 2 ил. (Л Фиг.1

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (59 4 Н 03 К 3/037

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

X Д BTOPCXOMV СВИДЕТЕЛЬСТВУ

13 и

Фиг. 1

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4006068/24-21 .(22) 06.01.86 (46) 30.12.87. Бюл, N - 48 (72) А.П. Голубев, Л.Б. Богод, Э.И. Факидова, С.Л, Афиногенов, В.Н. Крылов, M.В. Гаркуша и Л.В. Полякова (53) 621.374.32(088.8) (56) ECL Data book, Fairchild Camera

and Instrument Corporation, Ca1ifornia, 1977, р. 7-43, Troubridge Mattew Low-power

high performance ECL gate arrays, Semiconductor Inter 82, Luton, 1982, р. 42.

ÄÄSUÄÄ 1363449 А1 (54) D-ТРИГГЕР ТИПА М-S (57) Изобретение относится к полупроводниковой микроэлектронике и может быть использовано для построения. блоков хранения и сдвига информации.

Цель изобретения — расширение функциональных возможностей устройства.

D-триггер типа М-S содержит D-триггеры 1 и 2 с уровневой синхронизацией и однофазными цепями положительной обратной связи и шины 13 и 14— информационную D и тактовую С. Введение функционального блока 9 и шин 14 и 15 управления R u S обеспечивает асинхронную установку D-триггера в единицу или в нуль. В описании приC веден пример реализации функционального блока 9. 1 з.п. ф-лы, .2 ил .

1 13634

Изобретение относится к полупроводниковой микроэлектронике, в частности к D-триггерам ЭСЛ-типа по принципу M-6 (главный — вспомогательный)

У и может быть использовано в интегральных схемах для построения блоков хранения и сдвига информации.

Цель изобретения — расширение функциональных возможностей устройства путем введения новых конструктивных признаков, обеспечивающих асинхронную установку D-триггера в единицу или в нуль.

На фиг. 1 представлена блок-схема

D-триггера типа М-S на фиг. 2 принципиальная схема функционального блока, На фиг. 1 обозначены первый 1 и второй 2 D-триггеры с уровневой син20 хронизацией и с однофазными цепями положительной обратной связи, выход

3 D-триггера 1, информационный вход

4 D-триггера 2, выходная шина Q 5, 1 информационный вход 6 D-триггера 1, 25 синхровходы 7 и 8 соответственно

D-триггеров I и 2, функциональный блок 9, первый 10, второй 11 и третий

12 выходы функционального блока 9, информационная шина D 13, тактовая ч0 шина С 14, шина 15 управления R u шина 16 управления S.

Функциональный блок (фиг, 2) содержит первый — пятнадцатый транзисторы 17,-31, первый — четвертый резис35 торы 32-35, первый — седьмой генераторы 36-42 тока, первую 43 и вторую

44 шины. опорного напряжения, шину

45 питания, общую шину 46, дополнительный транзистор 4? и дополнитель40 ную шину 48 управления.

На фиг. 1 выход 3 триггера 1 соединен с информационным входом 4 триггера 2, выход которого соединен с выходной шиной Q 5, шина D 13, такто- 45 вая шина С 14, шина 15 управления R и шина 16 управления S соединены соответственно с первым, вторым, третьим и четвертым входами функционального блока 9, первый выход 10 50 которого, реализующий функцию (D R)YS, соединен с информационным входом 6 триггера 1, выходы 11 и 12 блока 9, реализующие функции CvRYS u CvRYS соединены соответственно с синхровходами 7 и 8 соответственно триггеров 1 и. 2 в D-триггере, синхронизируемом отрицательным фронтом тактирующего импульса, или соединены соот49 2 ветственно с синхровходами 8 и 7 соответственно триггеров 2 и 1 в Dтриггере, синхронизируемым положительным фронтом тактирующего импульса.

В блоке 9 (фиг, 2) первый вывод генератора 36 соединен с эмиттерами транзисторов 17 и 18, коллектор последнего из которых соединен с эмиттерами транзисторов 19-21, коллектор последнего из которых соединен с коллектором транзистора 17, первым выводом резистора 32 и базой транзистора 22, эмиттер которого соединен с первым выводом генератора 37 и первым выходом 10 блока 9, первый и четвертый входы которого соединены соответственно с базами транзисторов 19 и 20, коллекторы которых соединены с первым выводом резистора

33, база транзистора 17 соединена с первым выводом генератора 38 и с эмиттером трензистора 23, база которого соединена с третьим входом блока 9, первый вывод генератора 39 соединен с эмиттерами транзисторов 24 и 25, коллектор последнего из которых соединен с эмиттерами транзисторов 26 и 27, коллекторы которых соединены соответственно с первыми выводами резисторов 34 и 35 и с базами транзисторов 28 и 29, эмиттеры которых соединены соответственно с первыми выводами генераторов 40 и 41 и с выходами 12 и 11 блока 9, второй, третий и четвертый входы которого соединены соответственно с базами транзисторов 26, 30 и 31, эмиттеры транзисторов 30 и 31 соединены с первым выводом генератора 42 и с базой транзистора 24, коллектор которого соединен с коллекторами транзисторов

22, 23, 28, 29, 30 и 31, с вторыми выводами резисторов 32-35 и с шиной

45 питания, шина 43 соединена с базами транзисторов 21 и ?7, шина 44 соединена с базами транзисторов 18 и 25, вторые выводы генераторов 36-42 соединены с общей шиной 46, эмиттер, коллектор и база транзистора 47 соединены соответственно с эмиттером и коллектором транзистора 26 и с шиной

48 управления.

Функциональный блок 9 (фиг. 2), реализующий на своих выходах 10-12 соответственно функции (D R)Y S, CYRVS и СЧRYS (для D-триггера, синхронизируемого отрицательным фронтом тактирующего импульса), содержит

13634 переключающие транзисторы 17-21 и

24-27, четыре эмиттерных повторителя на транзисторах 22, 23, 28 и 29 и один двухвходовый повторитель на

5 транзисторах 30 и 31.

Функциональный блок 9 может дополнительно содержать шину 48 и транзистор 47.

Устройство работает следующим об разом.

При подаче на шину $ 16 (фиг. 1) сигнала высокого уровня " 1" . на первом выходе 10 функционального блока, 9 формируется сигнал " 1", а на втором 11 и третьем 12 выходах — одинаковые сигналы "1", обеспечивающие прохождение сигнала "1" с входа 6 на выход 3 триггера 1 и на шину

Q 5. После окончания действия сигнала на шине S 16 сигнал " 1" запоминается в триггере 1 и либо проходит на шину Q 5 при С = О, либо при

С = 1 запоминается во втором триггере 2 и также на шине Q 5 будет устой- 26 чивое состояние.

При подаче на шину R 15 сигнала

R = 1 на первом выходе 10 функционального блока 9 формируется сигнал

"О", На выходах 11 и 12 формируются сигналы " 1". Работа схемы аналогична описанной для предыдущего случая, поэтому на шине Я 5 возникает устойчивое состояние "О".

Таким образом, пред.пагаемая схема

D-триггера устанавливает на шине Q 5

35 исходное состояние " 1" или "О" при подаче высокого уровня на шину S 16 или на шину R 15 соответственно при любых сигналах на шине D 13 или на шине С 14. При отсутствии сигналов на шинах 15 и 16 триггер работает как обычный D-триггер, тактируемый положительным фронтом синхроимпульса.

Принципиальная схема функционального блока 9 (фиг. 2) работает сле45 дующим образом.

При подаче на четвертый вход сигнала S = 1 (R = О) ток генератора 36, течет по цепи: резистор 33, коллектор — эмиттер транзистора 20, коллектор — эмиттер транзистора 18. При этом на первом выходе 10, т.е ° на выходе эмиттерного повторителя на транзисторе 22, образуется сигнал

"1". Ток генератора 39 течет через коллектор — эмиттер транзистора 24.

При этом на выходах 11 и 12, т.е. на выходах эмиттерных повторителей на

49 4 транзисторах 29 и 28, образуются одинаковые сигналы "1".

При подаче на третий вход сигнала R = 1 (S = О) ток источника 36 течет по цепи: резистор 32, коллектор— эмиттер транзистора 17, создавая на выходе 10, т.е. на выходе эмиттерного повторителя на транзисторе 22, сигнал

"О". Ток источника 39 течет через коллектор — эмиттер транзистора 24. На вы- ходах 11 и 12, т.е. на выходах эмиттерных повторителей на транзисторах

29 и 28, образуются одинаковые сигналы "i

Возможны и другие варианты исполнения функционального блока 9, реализующего функции (D R)v S, CVRvS, Счйч8.

Данная принципиальная схема функционального блока 9 позволяет ввести запрещающую шину V 48, являющуюся базой дополнительного транзистора 47, эмиттер которого объединен с эмиттером транзистора 26, а коллектор . — с коллектором транзистора 26. При подаче на шину 48 сигнала Ч = 1 П-триггер сохраняет свое состояние при любых изменениях сигнала на шине

С 14.

Предлагаемая схема D-триггера может синхронизоваться положительным фронтом тактирующего импульса. Для этого достаточно в функциональном блоке 9 выходы 11 и 12 поменять местами.

Формула изобретения

1 ° D-триггер типа M-S, содержащий информационную шину D тактовую шину

С и два D-триггера с уровневой синхронизацией и с однофаэными цепями положительной обратной связи, выход первого из которых соединен с информационным входом второго D-триггера с уровневой синхронизацией и с однофазной цепью положительной обратной связи, выход которого соединен с выходной шиной Q о т л и ч а ю щ и йс я тем, что, с целью расширения функциональных возможностей, в него введен функциональный блок и две шины управления R u S информационная шина D тактовая шина С, шина управления К и шина управления S соединены соответственно с первым, вторым, третьим и четвертым входами функционального блока, первый выход которо13634 го, реализующий функцию (D R)v S, соединен с информационным входом первого 0-триггера с уровневой синхронизацией и с однофазной цепью положитель5 ной обратной связи, второй и третий выходы функционального блока, реализующие функции соответственно CvRV S и CVRVS.(CVRVS и CVRVS), соЕдинены соответственно с синхровходами пер- 1р вого и второго D-триггеров с уровневой синхронизацией и с однофазными цепями положительной обратной связи °

2, Устройство по и. 1, о т л ич а ю щ е е с я тем, что функциональный блок содержит семь генераторов тока, четыре резистора, две шины опорного напряжения, пятнадцать тран-.211 зисторов, шину питания и общую шину, первый вывод первого генератора тока соединен с эмиттерами первого и второго транзисторов, коллектор последнего из которых соединен с эмиттера- 25 ми третьего, четвертого и пятого транзисторов, коллектор последнего иэ которых соединен с коллектором первого транзистора, с первым выводом первого резистора и с базой шес- gp того транзистора, эмиттер которого соединен с первым выводом второго генератора тока и с первым выходом функционального блока, первый и четвертый,входы которого соединены со35 ответственно с базами третьего и четвертого транзисторов, коллекторы которых соединены с первым выводом второго резистора, база первого транзистора соединена с первым выводом третьего генератора тока и с эмитте-

1 ром седьмого транзистора, база которого соединена с третьим входом функционального блока, первый вывод четвертого генератора тока соединен с эмиттерами восьмого и девятого транзисторов, коллектор последнего иэ которых соединен с эмиттерами десятого и одиннадцатого транзисторов, коллекторы которых соединены соответственно с первыми выводами третьего и четвертого резисторов и с базами двенадцатого и тринадцатого транзисторов, эмиттеры которых соединены соответственно с первыми выводами пятого и шестого генераторов тока и с третьим и вторым выходами функционального блока, второй, третий и четвертый входы. которого соединены соответственно с базами десятого, четырнадцатого и пятнадцатого транзисторов, эмиттеры двух последних из которых соединены с первым выводом седьмого генератора тока и с базой восьмого транзистора, коллектор которого соединен с коллекторами шестого, седьмого, двенадцатого, тринадцатого, четырнадцатого, пятнадцатого транзисторов, с вторыми выводами всех резисторов и с шиной питания, первая шина опорного напряжения соединена с базами пятого и одиннадцатого транзисторов, вторая шина опорного напряжения соединена с базами второго и девятого транзисторов, вторые выводы всех генераторов тока соединены с общей шиной °

1363449

Производственно-полиграфическое предприятие, г. Ужгород, ул, Проектная, 4

Редактор А.Огар

Заказ 6378/52

Составитель Н.Ранов

Техред N.Õoäàíè÷ Корректор Л.Пилипенко

Тираж 900 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Д-триггер типа м-s Д-триггер типа м-s Д-триггер типа м-s Д-триггер типа м-s Д-триггер типа м-s 

 

Похожие патенты:

Г-триггер // 1359887

Изобретение относится к импульсной технике и может быть использовано в автоматике, телемеханике и вычислительной технике

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управлениях

Изобретение относится к области высоковольтной импульсной техники и может быть использовано в качестве источника импульсного электропитания различных электрофизических установок

Изобретение относится к устройствам цифровой автоматики и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2103808
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, в вычислительных устройств, устройствах связи различных отраслей техники

Изобретение относится к области электротехники, в частности к области генерирования электрических импульсов с использованием трансформаторов

Изобретение относится к импульскной технике

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах, работающих в частотном режиме, а также при разработке источников коротких высоковольтных импульсов

Изобретение относится к электротехнике и электронике и может быть использовано в устройствах питания радиоэлектронной аппаратуры, для питания электроприводов и т.д
Наверх