Rs-триггер

 

Изобретение относится к импульсной технике и может быть использовано в интегральных схемах. Целью изобретения является уменьшение потребляемой мощности. Предложенный RS/3 триггер содержит шесть транзисторов 1-6 первого типа проводимости, входы 7 и 8, выходы 9 и 10, транзисторы II и 12 второго типа проводимости, щину 13 питания, транзисторы 14 и 15 второго типа проводимости, транзисторы 16 и 17 первого типа проводимости , дополнительные вькоды 18 и 19. Предложенный триггер может быть изготовлен по планарной или тонкопленочной технологии. При этом он наиболее перспективен для применения в сверхбольших цифровых БИС с минимальными геометрическими размерами вентилей, где особенно важно уменьшить величину энергии потребления. 1 табл.1 ил. (Л W со о -vj OQ 1C

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„Я0„„1370732 А 1 (51)4 Н 03 К 3/286

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCKOMY СВИДЕТЕЛЬСТВУ

М 3

Ю 3

С Р

К) 18

7 8

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4104758/24-21 (22) 11.08.86 (46) 30.01.88. Бюл, У 4 (7.5) А.Л.Якимаха (53) 621.374(088,8) (56) Будинский Я ° Транзисторные переключающие схемы. M. Связь, 1965, с.314, рис.226.

Авторское свидетельство СССР

Ф 1187244, кл. H 03 К 3/286, 1984. (54) RS-ТРИГГЕР (57) Изобретение относится к импульсной технике и может быть использовано в интегральных схемах. Целью изобретения является уменьшение потребляемой мощности. Предложенный RSтриггер содержит шесть транзисторов

I-6 первого типа проводимости, входы

7 и 8, выходы 9 и 10, транзисторы

11 и 12 второго типа проводимости, шину 13 питания, транзисторы 14 и 15 второго типа проводимости, транзисторы 16 и 17 первого типа проводимости, дополнительные выходы 18 и 19.

Предложенный триггер может быть изготовлен по планарной или тонкопленочной технологии. При этом он наиболее перспективен для применения в сверхбольших цифровых БИС с минимальными геометрическими размерами вентилей, где особенно важно уменьшить величину энергии потребления. I табл.I ил.

1 137073

Изобретение относится к импульсной технике и может быть использовав

55 но в микромощных интегральных схемах.

Целью изобретения является умень5 шение потребляемой мощности.

На чертеже изображена электрическая схема устройства.

RS-триггер содержит шесть транзисторов 1 — 6 первого типа проводимости, базы транзисторов 1 и 2 соединены соответственно с первым 7 и вторым 8 входами, эмиттеры — соответст— венно с базами транзисторов 3 и 4, эмиттеры которых соединены с общей 15 шиной, а коллекторы подключены соответственно к базам транзисторов 5 и

6, коллекторы которых соединены соответственно с первым 9 и вторым IO выходами и подключены соответственно 20 к коллекторам седьмого ll и восьмого

12 транзисторов второго типа проводимости, эмиттеры которых соединены с шиной 13 питания, коллекторы транзисторов l и 2 соединены соответственно с базами девятого 14 и десятого

15 транзисторов второго типа проводимости, эмиттеры одиннадцатого 16 и двенадцатого 17 транзисторов первого типа проводимости соединены с 30 общей шиной, базы подключены соответственно к эмиттерам транзисторов

5 и 6, коллекторы соединены соответственно с первым 18 и вторым !9 дополнительными выходами и подключены соответственно с коллектором транзисторов 14 и 15, эмиттеры которых соединены соответственно с базами транзисторов 11 и 12, а базы подключены соответственно к коллекторам 40 транзисторов 6 и 5, базы которых соединены соответственно с коллекторами транзисторов 16 и 17.

В таблице представлены возможные логические состояния на входах и вы- 45 ходах устройства.

RS-триггер работает следующим образом.

Пусть на входы 7 и 8 поступают низкие уровни напряжения лог,О (см. таблицу), Тогда транзисторы 1, 3 и 2, 4 будут находиться в закрытом состоянии, а значит не будут влиять на состояния остальных транзисторов 5,6, 11,12,14,15,16 и 17. Таким образом, на выходах 9 и 18 будет произвольное состояние и инверсное ему — Х вЂ” на выходах 10 и 19.

Если на вход 7 поступает уровень лог.1, а на вход 8 — уровень лог,О, то независимо от предыдущего состояния RS-триггера на выходах 9 и 18 установится высокий уровень лог ° 1, а на выходах 10 и 19 — низкий уровень лог.О напряжения, При этом транзисторы 1,3,14,11,6 и 17 будут открыты, а транзисторы 15,16,2,4,15 и 12 закрыты. Состояние лог.! на выходе

9 обеспечивается током открытого транзистора 11, в то время как состояние лог.l на выходе 18 является потенциальным, поскольку ток коллектора транзистора 14 значительно меньше тока коллектора транзистора 11. Аналогично состояние лог.О на выходе

I9 также обеспечивается током коллектора транзистора !7, в то время как состояние лог ° О на выходе 10 током не обеспечивается, поскольку ток коллектора транзистора 6 значительно меньше тока коллектора транзистора 17, Если на вход 7 поступает уровень лог.О, а на вход 8 — уровень лог.1, тогда независимо от предыдущего состояния RS-триггера на выходах 9 и 18 будет низкий уровень напряжения лог.О, а на выходах 10 и 19 — высокий уровень напряжения лог.1. При этом транзисторы 5, 16, 2, 4, 15 и

12 будут открыты, а транзисторы 1, 3, 14, 11, 6 и 17 — закрыты. Состояние лог.О на выходе 18 обеспечивается током транзистора 16, а состояние лог.О на выходе 9 не обеспечивается током. Аналогично состояние лог.l на выходе 10 также обеспечивается током открытого транзистора 12, а состояние лог,l на выходе 19 является потенциальным.

При поступлении на оба входа 7 и

8 высоких уровней напряжения лог.! открываются все транзисторы, входящие в схему устройства. На выходах

9, 18 и 10, 19 взаимно противоположные состояния, тогда как на выходах

18 и 19, а также 9 и 10 состояния совпадают. Такое состояние для RSтриггера должно быть запрещенным, поскольку после его снятия на всех выходах устанавливается неопределенное и непредсказуемое состояние °

В режиме переключения иэ одного логического состояния в другое исключена ситуация прохождения сквозного тока как через мощные транзис3

137 торы 16, 11 или !7, 12, а также при принудительном переключении через транзисторы 3 12 и 4, 11. Это в значительной мере уменьшает потребление энергии устройством при переключении. Предлагаемое устройство имеет минимальное потребление энергии по своим управляющим входам 7 и 8, поскольку все дополнительные транзисторы включены по схеме Дарлингтона, т.е ° по существу инверторы управляются практически потенциалами, как и МДП-транзисторы, только величина пороговых напряжений здесь жестко стабилизирована, К напряжению питания Ч (шина 13) предъявляется требование, чтобы оно находилось в диапазоне

2В=2 (Ч-и +у-г ) - <„- 4 ч д „=4,84В, где V,„ — пороговые напряжения транэисторов, разделяющие экс— поненциальные и полиномиальные участки ВАХ; — ширина запрещенной эоны

4 <" Р в полупроводнике, из которого изготовлены все транзисторы (q „ =1,21 В для Si).

В предлагаемом устройстве реализована функция расщепления выходных напряжений, которые могут обеспечиваться токами открытых транзисторов или нет, Например, к выходам 9 и 10 можно подключать базы транзисторов первого типа проводимости, а к выходам 18 и 19 можно подключать базы транзисторов с вторым типом проводимости, RS-триггер предназначен для изготовления по планарной или тонкопленочной технологиям. Топология изготовления транзисторов — гребенчатая.

Геометрические размеры транзисторов

l6, 17, 11 и 12 могут быть равны друг другу или отличаться в зависимости от концентрации легирующих примесей в полупроводнике областей баэ, а геометрические размеры транзисторов 1,2,3,4,14 и 1э могут быть в

0732

5-10 раз меньше размеров указанных транзисторов .

Предлагаемое устройство наиболее перспективно для применения в сверх— больших цифровых БИС с минимальными геометрическими размерами вентилей, где особенно важно уменьшить величину энергии потребления.

2()

Формула изобретения

RS-триггер, содержащий шесть транзисторов первого типа проводимости, базы первого и второго транзисторов соединены соответственно с первым и вторым входами, змиттеры — соответственно с базами третьего и четвертого транзисторов, эмиттеры которых соединены с общей шиной, а коллекторы подключения соответственно к базам пятого и шестого транзисторов, коллекторы которых соединены соответственно с первым и вторым выходами и подключены соответственно к коллекторам седьмого и восьмого транзисторов второго типа проводимости, эмиттеры которых соединены с шиной питания, коллекторы первого и второго транзисторов соединены соответственно с базами девятого и десятого транзисторов второго типа проводимости, отличающийся тем, что, с целью уменьшения потребляемой мощности, введены одиннадцатый и двенадцатый транзисторы первого типа проводимости, эмиттеры которых соединены с общей шиной, базы подключены соответственно к эмиттерам пятого и шестого транзисторов, коллекторы соединены соответственно с первым и вторым дополнительными выходами и подключены соответственно к коллекторам девятого и десятого транзисторов, эмиттеры которых соединены соответственно с базами седьмого и восьмого транзисторов, а базы подключены соответственно к коллекторам шестого и пятого транзисторов, базы которых соединены соответственно с коллекторами одиннадцатого и двенадцатого транзисторов.

5 1370732 и 7 8 9 18 и/ l0 l9

Х Х Х Х

0 0 1 1

0 0

Запрещенное состояние

П р и м е ч а н и е. + — состояния, обеспеченные токами (остальные потенциальные);

Х вЂ” произвольное состояние.

Составитель А.Янов

Редактор Е. Копча Техред М.Дидык Корректор А. Зимокосов

Заказ 426/53 Тираж 928 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5

Производственно-полиграфическое предприятие,г,Ужгород,ул.Проектная,4

Rs-триггер Rs-триггер Rs-триггер Rs-триггер 

 

Похожие патенты:

Г-триггер // 1370731
Изобретение относится к вычислительной технике и может быть использовано для индикации моментов окончания параллельных переходных процессов

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах для счета и хранения информации в условиях неблагоприятных внешних воздействий

Изобретение относится к импульсной технике и может быть использовано в электронных счетно-решающих устройствах и в устройствах, требующих сохранения длительной пямяти при выключенном питании

Изобретение относится к вычислительной технике и способствует повышению точности формирования заданного закона распределения псевдослучайных реличин

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управлениях

Изобретение относится к области высоковольтной импульсной техники и может быть использовано в качестве источника импульсного электропитания различных электрофизических установок

Изобретение относится к устройствам цифровой автоматики и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2103808
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, в вычислительных устройств, устройствах связи различных отраслей техники

Изобретение относится к области электротехники, в частности к области генерирования электрических импульсов с использованием трансформаторов

Изобретение относится к импульскной технике

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах, работающих в частотном режиме, а также при разработке источников коротких высоковольтных импульсов

Изобретение относится к электротехнике и электронике и может быть использовано в устройствах питания радиоэлектронной аппаратуры, для питания электроприводов и т.д
Наверх