Пятистабильный счетный триггер

 

Изобретение относится к цифровой технике и может быть использовано для пересчета импульсов. Триггер содержит элементы И-НЕ 1 - 3 и 7, коммутирующие элементы И-НЕ 4-6. Введение элементов И-ИЛИ-НЕ 9-12 значительно уменьшает нагрузку на тактовую шину 8, т.к последняя соединена с элементами И-НЕ 4 - 6„ Таким образом устройство обеспечивает повьппенную экономичность как по цепям питания, так и по информационным входам. 1.. табЛо I ил

СОЮЗ СО8ЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU„1396278 А 1 (б!) 4 Н 03 К 29/00

ГОСУДАРСТ8ЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ

К A BTOPCHOMY СВИДЕТЕЛЬСТВУ (54) ПЯТИСТАБИЛЫ1ЫЙ СЧЕТНЬЙ ТРИГГЕР (57) Изобретение относится к цифровой технике и может быть использовано для пересчета импульсов. Триггер содержит элементы И-НЕ 1 — 3 и 7, коммутирующие элементы И-HE 4 — 6.

Введение элементов И-ИЛИ-НЕ 9 — 12 значительно уменьшает нагрузку на тактовую шину 8, т.к. последняя соединена с элементами И-НЕ 4 — 6. Таким образом устройство обеспечивает повышенную экономичность как по цепям питания, так и по информацион-ным входам. 1 табл. 1 ил. (21) 4061592/24-21 (22) 24.04.86 (46) 15.05.88. Бюл. № 18 (72) В.Ф.Мочалов и В.Н.Николаев (53) 621.374,32 (088.8) (56) Авторское свидетельство СССР № 733112, кл. Н 03 К 29/00, 1977.

Авторское свидетельство СССР № 733108, кл, Н 03 К 29/00, 1976.

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

1396278

Изобретение относится к цифровой технике и может быть использовано для пересчета импульсов.

Целью изобретения является повы5 шение экономичности пятистабильного

40 счетного триггера.

На чертеже изображена структурная схема пятистабильного счетного триггера. !0

Пятистабильный счетный триггер содержит три основных элемента И-НЕ

1 — 3, три коммутирующих элемента

И-НЕ 4 — 6 и вспомогательный элемент

И-НЕ 7. Выход первого основного элемента И-НЕ I соединен с входами третьего основного элемента И-НЕ 3 и с входом вспомогательного элемента

И-НЕ 7. Выход третьего основного элемента И-НЕ 3 соединен с входом первого основного элемента И-НЕ 1, Выход 1"ro коммутирующего элемента

И-НЕ (например, четвертого) соединен с входом (1+1)-го коммутирующего элемента И-НЕ (5) в кольце. Выход 25 третьего коммутирующего элемента И-НЕ

6 соединен с входом вспомогательного элемента И-НЕ 7 и с входом первого основного элемента И-НЕ 1. Выход вспомогательного элемента И-HE 7 сое- 30 динен с входом третьего коммутирующего элемента И-НЕ 6. С входами коммутирующих элементов И-НЕ 4 — 6 соединена тактовая шина 8, элементов

9 — 12 — соответственно первый—

35 четвертый элементы И-ИЛИ-HE. Выход первого элемента И-ИЛИ-НЕ 9 соединен с входами первого 1 и второго 2 основных элементов И-НЕ и с входами первых групп входов по И третьего

ll и четвертого 12 элементов

И-ИЛИ-НЕ. Выход второго элемента

И-ИЛИ-HE 10 соединен с входами

I второго 2 и третьего 3 основных элементов И-НЕ, с входами вторых 45 групп входов по И первого 9 и третьего 11 элементов И-ИЛИ-НЕ, с входом первой группы входов по И четвертого элемента И-ИЛИ-НЕ 12 и с входом третьего коммутирующего элемента И-НЕ 6. Выход первого основного элемента И-НЕ 1 соединен с входами вторых групп входов по И первого

9, второго 10 четвертого 12 элементов И-ИЛИ-НЕ и с входом первой груп55 пы входов по И первого элемента

И-ИЛИ-НЕ 9. Выход второго основного элемента И-НЕ 2 соединен с входами вторых групп входов .по И первого 9 второго 10, третьего 11 элементов

И-ИЛИ-НЕ и с входами первых групп входов по И первого 9. и второго 10 элементов И-ИЛИ-НЕ. Выход третьего основного элемента И-HE 3 соединен с входами первых групп входов по И второго !О и третьего 11 элементов

И-ИЛИ-НЕ и с входами вторых групп входов по И второго IO и четвертого

12 элементов И-ИЛИ-НЕ. Выход первого коммутирующего элемента И-НЕ 4 соединен с входом второго основного элемента И-НЕ 2, входами первых групп входов по И первого 9 и третьего 1! элементов И-ИЛИ-НЕ и с входом второй группы входов по И третьего элемента

И-ИЛИ-НЕ 11 Выход второго коммутирующего элемента И-НЕ 5 соединен с входом третьего основного элемента

И-НЕ 3, с входом первого коммутирующего элемента И-НЕ 4, с входами первых групп входов по И второго 10 и четвертого 12 элементов И-ИЛИ-НЕ и с входом второй группы входов по И четвертого элемента И-ИЛИ-НЕ 12, а с входами первого 4 и второго 5 коммутирующих элементов И-НЕ соединены соответственно выходы третьего ll u четвертого 12 элементов И-ИЛИ-НЕ.

Устройство работает следующим образом.

В исходном состоянии сигнал на входе 8 отсутствует (равен "0"), на выходах элементов 7,9,10 и 12 сигнал равен "0" а на выходах остальных элементов — "! .

С приходом первого тактового им" пульса срабатывает элемент 4, сигнал

"О" с выхода которого вызывает появление "1" на выходе. элемента 9. Сиг нал "1" с выхода элемента 9, поступая на вход элемента 1, вызывает появление на его выходе сигнала "0" . Наличие связи с выхода элемента 4 на входы элементов 5 и 11 препятствует пои и явлению на их выходах сигнала О при действии первого тактового импульса, что исключает опасные состязания в данном такте.

В паузе после первого тактового импульса на выходе элемента ll появляется сигнал "0", а на выходах

-элементов 7 и 12 — сигналы "1", Таким образом, элемент 5 подготовлен к срабатыванию.

С приходом второго тактового импульса срабатывает элемент 5, в результате чего на выходе элемента 10

Выходы элементов

0 1 1

0 0 1 1

1 0 0 1

1 1 0 0

1 1 0

30

Фо р мул а

13962 появляется сигнал "1", а на выходе элемента 2 — сигнал "0", В паузе после второго тактового импульса на выходах элементов ll u

12 будут сигналы "0", на выходе элемента 7 — "1", а подготовленным к срабатыванию будет элемент 6.

Последовательно поступающие на вход 8 третий, четвертый и пятый tp счетные импульсы вызывают срабатывание соответственно элементов 6, 4 и 5. Переключение элементов 1,2, 3,9 и 10, образующих двухфазный пятистабильный элемент памяти, показано 15 в таблице.

После поступления на вход 8 пяти тактовых импульсов схема возвращается в исходное состояние.

В устройстве нагрузка на тактовую шину сравнительно мала; так как вход

8 соединен с входами трех элементов

И-НЕ 4 — 6.

Таким образом, предлагаемый пяти-. 40 стабильный счетный триггер обеспечивает повышенную экономичность как по цепям питания, так и по информационным входам.

45 изобретения

Пятистабильный счетный триггер, содержащий три основных элемента И-НЕ, три коммутирующих. элемента И-НЕ и вспомогательный элемент И-НЕ, выход первого основного элемента И-НЕ соединен с входами третьего основного элемента -HE и вспомогательного эле мента И-НЕ, выход третьего основного элемента И-HE соединен с.входом первого основного элемента И-НЕ, выход

l-ro коммутирующего элемента И-НЕ соединен с входом (1+I)-ro коммутирующего элемента И-НЕ в кольце, выход третьего коммутирующего элемента

И-НЕ соединен с входом вспомогательного элемента И-НЕ и с входом первого основного элемента И-HE выход вспомогательного элемента И- НЕ соединен с входом третьего коммутирующего элемента И-НЕ, а с входами коммутирующих элементов И-НЕ соединена тактовая шина, отличающийся тем, что, с целью повышения экономич-. ности, в него введены четыре элемен-, та И-ИЛИ-НЕ, причем выход первого элемента И-ИЛИ-НЕ соединен с входами первого и второго основных элементов И-HE и с входами первых групп входов по И третьего и четвертого элементов И-ИЛИ-НЕ, выход второго элемента И-ИЛИ-НЕ соединен с входами второго и третьего основных элементов И-НЕ, с входами вторых групп входов по И первого и третьего элементов И-ИЛИ-НЕ, с входом первой группы входов по И четвертого элемента .

И-ИЛИ-НЕ и с входом третьего коммутирующего элемента И-НЕ, выход первого основного элемента И-НЕ соединен с входами вторых групп входов по И первого, второго, четвертого элементов

И-ИЛИ-НЕ и с входом первой группы входов по И первого элемента И-ИЛИ-НЕ, выход второго основного элемента И-НЕ соединен с входами вторых групп вхадов по И первого, второго, третьего элементов И-ИЛИ-НЕ и с входами первых групп входов по И первого и второго элементов И-ИЛИ-HE выход третьего основного элемента И-НЕ соединен с входами первых групп входов по

И второго и третьего элементов

И-ИЛИ-НЕ и с входами вторых группвходов по И второго и четвертого элементов И-ИЛИ-НЕ, выход первого коммутирующего элемента И-НЕ соединен .с входом второго основного элемента И-НЕ, с входами первых групп входов по И первого и третьего элементов И-KIN-НЕ и с входом второй группы входов по И третьего элемента

И-ИЛИ-НЕ, выход второго коммутирующего элемента И-НЕ соединен с входом, третьего основного элемента И-НЕ,с входом первого коммутирующего элемента И-НЕ, с входами первых групп входов по И второго и четвертого элементов И-ИЛИ-HE u с входом второй группы входов по И четвертого элемента И-ИЛИ-НЕ, 1396278 а с входами первого и второго коммутирующих элементов И-НЕ соединены соответственно . выходы третьего и четвертого элементов И-ИЛИ-НЕ.

Составитель О.Скворцов

Техред Л.Сердюкова

Реда кто р. Е . Копча

Корректор H.Муска

Заказ 2504/57 Тираж 928 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-.полиграфическое предприятие, r. Ужгород, ул. Проектная, 4

Пятистабильный счетный триггер Пятистабильный счетный триггер Пятистабильный счетный триггер Пятистабильный счетный триггер 

 

Похожие патенты:

Изобретение относится к цифровой технике и может быть использовано для пересчета импульсов

Изобретение относится к импульсной технике и может использоваться при построении технических средств в этой области

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике и может быть использовано для троичного счета логических импульсных сигналов

Изобретение относится к цифровой технике и может быть использовано для счета импульсов

Изобретение относится к вычислительной и импульсной технике

Группа изобретений относится к устройствам цифровой вычислительной техники, в частности к недвоичной схемотехнике, и предназначена для создания троичных счетных триггеров и счетчиков. Техническим результатом является создание троичного триггера со счетным входом (Т-триггера) и троичного реверсивного счетчика, содержащего троичный триггер. Троичный Т-триггер содержит узел троичной схемотехники, троичный полусумматор, троичный D-триггер и пять пороговых элементов троичной логики. 2 н.п. ф-лы, 6 ил., 6 табл.

Изобретение относится к устройствам цифровой вычислительной техники, в частности к недвоичной схемотехнике. Технический результат заключается в обеспечении в среде интегральной полупроводниковой электроники устройств на основе симметричной троичной системы с цифрами +1, 0 и -1. Технический результат достигается за счет включения в троичного реверсивного регистра сдвига, который содержит троичные дешифраторы 1×3, троичные мультиплексоры, троичные D-триггеры и два пороговых элемента троичной логики. 2 ил., 3 табл.
Наверх