Логическая схема "запрет"

 

Класс 42гп, 14 . о 142078

СССР

ЕС. с,")Д, „ ff ц гоп.".. 3

ТЕХ@;; „;;t,;д, Б"Б."Г " е

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

H ЗАВИСИМОМУ АВТОРСКОМУ С8ИДЕТЕЛЬСТВУ

Подписная групп п X 174

Е. И. Гурвич

ЛОГИЧЕСКАЯ СХЕМА «ЗАПРЕТ»

Заявлено 26 декабря 1960 за № 690622/26 в Комитет по делам ивобретений и отнрьпий при Совете Министров CCCP

Опуб.1инованс и «Бюллетене и обретений» № 20 ва 1961 г.

Основное авт. св. № 130239 от 14 июля 1959 г. на имя того же лица

Известны логические схемы «запрет», выполненные на дву. ферри-транзисторных ячейках с одним источником коллекторного питания (авт. св. М 130239).

Предлагаемая схема является дальнейшим усовершенствованием известной схемы и дает возможность уменьшить величину мощности, потребляемой от источника продвигающих импульсов, что достигнуто последовательным и встречным включением выходных обмоток основного и запрещающего сердечника в б "çîâóþ цепь транзисторов и применением дополнительного сопротивления, создающего цепь для базового тока при блокинг-процессе.

На чертеже изображена принципиальная схема описываемой схемы.

Основная феррит-транзисторная ячейка содержит ферритовый сердечник 1 и полупроводниковый транзистор 2, а запрещающая — сердечник 8 и транзистор 4. Выходные обмотки 5 и б основного и запрещающего сердечников включены последовательно и встречно в базову:о цепь транзисторов 2 и 4. Эмиттеры транзисторов 2 и 4 соединены вместе и подключены к зажиму 7, к которому подключен плюс источника коллекторного питания. Между точкой соединения эмиттеров и общей точкой обмоток 5 и 6 включено сопротивление 8, служащее для создания цепи базового тока при блокинг-процессе. Обмотки 9 и 10 питаются от источника продвигающих импульсов, не показанного на чертеже. Обмотки 11 и 12 включены в коллекторные цепи транзисторов 2 и 4. Свободный конец обмотки 11 подключен к нагрузке.

В процессе осуществления запрета транзистор 2 основной ячейки остается запертым, а транзистор 4 запрещающей ячейки входит в режим насыщения. При выходе из режима насыщения рассасывание нео"..новных носителей тока базы транзистора 4 может проходить не только через сопротивление 8, но также и через цепь эмиттер — база основного № 142078 транзистора 2. При этом может иметь место открывание транзистора К сопровождающееся выдачей небольшого импульса помехи. Для устранения этого импульса соПротивление 8 шунтируется диодом 13, через который и проходят неосновные.носители тока базы транзистора 4 в процессе его выхода,из насыщения. При сердечниках с малой прямоугольностью пЕтли гистерезиса последовательно с сопротивлением А зашунтированным диодом 18, может быть включен источник напряжения смещения.

Использование в запрещающей ячейке транзистора вместо обычно применяемого в ней диода уменьшает в 2 — 2,5 раза потребляемую от источника продвигающих импульсов мощность ввиду наличия обмотки положительной обратной связи, способствующей перемагничиванию запрещающего сердечника, возбуждаемого продвигающими импульсами при списывании.

Предмет изобрстс ни я

Редактор Н. С. Кутафина

Текред T. П, Курилко Корректор Г. Кудрявцева

Поди. к печ. 13.1-62 r

?>ак 11312

Формат бум. 70X108 /, Тираж 680

ЦБТИ при Комитете по делам изобретений и открытий при Совете Министров ССГР

Москва, Центр, Ы Черкасский пер., д. 2/6

Объем 0,18 изд. л.

Цена 4 коп.

Типография ЦБТИ Комитета цо делам изобретений и открытий при Совете Министров СГГР, Москва, Петровка, 14.

Логическая схема «запрет» по авт. св. ¹ 130239 на двух ферриттранзисторных ячейках с одним источником коллекторного питания, о тл и ч а ю щ а я с я тем, что, с целью уменьшения потребляемой мощности от источника продвигающих импульсов, выходные обмотки основного и запрещающего сердечников включены последовательно и встреч но в базовую цепь обоих транзисторов, эмиттеры которых соединены между собой, и между точкой соединения эмиттеров и общей точкой обеих обмоток включено сопротивление, предназначенное для создания цепи баз»ного тока при блокинг-процессе, параллельно которому включен диод.

Логическая схема запрет Логическая схема запрет 

 

Похожие патенты:

Изобретение относится к элементам автоматики и вычислительной техники, в частности к магнитным тонкопленочным запоминающим и переключаемым элементам
Наверх