Электронный блок запаздывания

 

Класс 42d, 10

42m, 14 № 149236 г-ссср .- \ (//

:!

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Подписная группа № 166

Я, И. Гриня

ЭЛЕКТРОННЫЙ БЛОК ЗАПАЗДЫВАНИЯ

Заявлено 27 ноября 1961 г за № 75327!/26-24 в Комитет по делам изобретений и открытий при Совете Министров СССР

Опубликовано в «Ьюллетене изобретений» № 15 за 1962 г

3n — (и+2) = 2 (и — 1) .

Путем изменения величин коэффициентов усиления от Кв до К„ можно осуществить установку запаздывания в широких пределах ог т до пт.

Известен электронный блок запаздывания на решающих усилителях, моделирующих передаточную функцию последовательно соединенных h звеньев запаздывания второго порядка.

Схема предложенного электронного блока запаздывания является более экономичной по сравнению с известными и содержит меньшее количество усилителей. Этот эффект достигается в нем соединением

h простейших ячеек, включающих по одному усилителю, последовательно между собой и выхода каждой из них, а также входа блока через сопротивления, величины которых соответствуют биноминальным коэффициентам разложения передаточной функции, с сумматором, выход которого подключен к инвертору.

Схема электронного блока запаздывания приведена на чертеже.

Схема включает в себя и последовательно соединенных однотипных ячеек с операторным коэффициентом передачи, в которых используются решающие усилители У,— У„, суммирующий усилитель У „ на вход которого подключаются выходы ячеек с коэффициентами усиления, соответствующими треугольнику Паскаля, и выходной усилитель У,+2, предназначенный для инвентирования сигнала Как видно из схемы, общее число решающих усилителей составляет (п+2) и, таким образом, экономичная схема позволяет уменьшить общее число усилителей на № 14923á

Предмет изобретения

Электронный блок запаздывания на решающих усилителях, моделирующих передаточную функцию последовательно соединенных h. звеньев запаздывания второго порядка, отличающийся тем, что, с целью уменьшения количества усилителей, в нем h простейших ячеек, включающих по одному усилителю, соединены между сооой поледовательно и выход каждой из них, а также вход блока через сопротивления, величины которых соответствуют биноминальным коэффициентам разложения передаточной функции, соединены с сумматором. В61ход которого подключен к инвертору.

1 с

Составитель Г. В. Чуйко

Рсаактор И С Кутафина

Тскрсд А. А. Кудрявинкая Корректор С. Ю. Цверина

Поди, к псч. 10.3 11-62 г. Форм rr бум. 70X108 / 6

Объем 0 18 изд. л.

Зак. 7875 Тираж 900 Цена 4 коп.

ЦЬТИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Центр, М Черкасский пер., д 2/6.

Типография ЦБТИ, Москва, Петровка, 14.

Электронный блок запаздывания Электронный блок запаздывания 

 

Похожие патенты:

Изобретение относится к аналоговой технике и может быть использовано в радиотехнической и связной аппаратуре для генерирования сложных колебаний, являющихся переносчиками канальных сообщений в многоканальных системах передачи информации, т.е

Изобретение относится к радиотехнике и может использоваться для генерирования колебаний специальной формы

Изобретение относится к автоматике и аналоговой вычислительной технике

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров
Наверх