Устройство для контроля импульсных последовательностей

 

Изобретение относится к импульсной технике и может быть использовано для контроля импульсных последовательностей цифровых блоков. Цель изобретения - расширение функциональных возможностей устройства - достигается путем фиксации характера и .местоположения искажений, а также осуществления контроля импульсных последовательностей с непостоянным периодом повторения. Для этого в устройство дополнительно введены триггер 3, блок 4 управления и блок 5 памяти. Устройство также содержит элемент 1 неравнозначности, счетчик 2 импульсов. На чертеже также показаны входы и выходы блока управления. В состав этого блока в.ходят один формирователь, два элемента задержки, пять элементов И, один элемент ИЛИ и два триггера. Функциональная схема блока управления приводится в описании изобретения. 1 з. п. ф-лы, 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (504 H 03 519

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АBTOPCHGMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМ ИТЕТ CCC P

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4061013/24-21 (22) 22.04.86 (46) 07.06.88. Бюл. № 21 (72) Б. А. Суханов и A. И. Батуев (53) 621.374 (088.8) (56) Авторское свидетельство СССР № 790231, кл. Н 03 К 5/19, 1978.

Авторское свидетельство СССР № 911715, кл. Н 03 К 5/19, 1980. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ИМПУЛЬСНЫХ ПОСЛЕДОВАТЕЛЬНОСТЕИ" (57) Изобретение относится к импульсной технике и может быть использовано для контроля импульсных последовательностей цифровых блоков. Цель изобретения — расшиЛ0,» 1401586 А 1 рение функциональных возможностей устройства — достигается путем фиксации характера и местоположения искажений, а также осуществления контроля импульсных последовательностей с непостоянным периодом повторения. Для этого в устройство дополнительно введены триггер 3, блок 4 управления и блок 5 памяти. Устройство также содержит элемент 1 неравнозначности, счетчик 2 импульсов. На чертеже также показаны входы и выходы блока управления. В состав этого блока входят один формирователь, два элемента задержки, пять элементов И, один элемент ИЛИ и два триггера. Функциональная схема блока управления приводится в описании изобретения. 1 з. п. ф-лы, 2 ил.

1401586

Изобретение относится к импульсной технике и может быть использовано для контроля импульсных последовательностей цифровых блоков.

Целью изобретения является расширение функциональных возможностей путем фиксации характера и местоположения искажений, а также осуществления контроля импульсных последовательностей с непостоянным периодом повторения.

На фиг. 1 представлена блок-схема устройства; на фиг. 2 — пример реализации блока управления.

Устройство для контроля импульсных последовательностей содержит элемент 1 неравнозначности, счетчик 2 импульсов, триггер 3, блок 4 управления и блок 5 памяти, управляющий вход которого объединен с

R-входом триггера 3 и подключен к первому выходу 6 блока 4 управления, второй выход 7 которого соединен со сбросовым входом счетчика 2, информационные выходы которого соединены с адресными входами блока 5 памяти, выход которого соединен с первым входом элемента 1, выход которого соединен с

D-входом триггера 3, выход которого соединен с первым входом 8 блока 4, третий выход 9 которого соединен с синхронизирующим входом триггера 3 и счетным входом счетчика 2, выход переполнения которого соединен с вторым входом 10 блока 4, четвертый выход 11 которого соединен со стробирующим входом блока 5 памяти, информационный вход которого объединен с вторым входом элемента 1 неравнозначности и является информационным входом 12 устройства, а третий 13 и четвертый 14 входы блока 4 являются управляющими входами устройства.

Блок 4 управления содержит кнопку 15, формирователь 16, элементы 17 и 18 задержки, элементы И 19 — 23, элемент ИЛИ

24 и триггеры 25 и 26.

Выходные сигналы блока 4 управления связаны с его входными сигналами следующими логическими функциями: а) выход 7 = вход 13 л вход 8, б) выход 9 = вход 8 Л вход 10 Л вход 14, задержанный на %, где <=.: времени выборки из блока памяти 5, в) выход 11 = выход 6Л выход 9 V выход 6 Л вход 8 h вход 14.

Устройство работает следующим образом.

При нажатии кнопки 15 импульс с формирователя 16 устанавливает триггер 25 в единичное состояние, потенциал логической единицы с прямого выхода которого поступает на D-вход триггера 26. С поступлением импульса «Синхронизация серии» с входа

13 блока 4 управления на синхронизирующий вход триггера 26 последний установится в единичное состояние. Потенциал логи5 l0

55 ческой «1» с его прямого выхода поступает на выход 6 блока 4 управления, с которого устанавливает режим «Запись» в блоке 5 памяти и, поступая на К-вход триггера 3, удерживает его в сброшенном состоянии.

Кроме этого, потенциал с прямого плеча триггера 26 поступает на вход элемента И 19, на второй вход которого поступает задержанный на элементе 17 задержки синхронизирующий сигнал. С выхода элемента И 19 сигнал поступает на R-вход триггера 25 и сбрасывает его. Потенциал логической «1» с инверсного выхода триггера 3 поступает на вход 8 блока 4 управления, и согласно логической функции а сигнал с выхода 7 узла управления поступает на сбросовый вход счетчика 2, сбрасывая его в нулевое состояние.

Потенциалы информационных выходов счетчика 2, поступая на адресные входы блока 5 памяти, устанавливают адрес памяти

0...0. При поступлении импульса «Такт» на вход 14 блока 4 управления íà его выходах

9 и 11 согласно логическим функциям б и в вырабатываются импульсы. Импульс с выхода 11 блока 4 управления поступает на стробирующий вход блока 5 памяти и производит запись значения информационного входа 12 по адресу 000...00. По заднему фронту импульса с выхода 9 блока 4 управления, который поступает на счетный вход счетчика 2, происходит модификация его на единицу. По приходу второго тактирующего импульса на вход 14 блока 4 управления произойдет запись значения входа 12 в блоке 5 памяти по адресу 00...01. С приходом последующих импульсов происходит запись значения входа 12 в блок 5 памяти по нарастающим адресам. Эти циклы записи прекращаются по переполнении счетчика 2, с выхода переполнения которого потенциал логического «О» поступает на вход 10 блока 4 управления и согласно логическим функциям б и в запрещает выработку импульсов на его выходах 9 и 11. С приходом следующего импульса синхронизации на вход 13 нулевое состояние триггера 25 перепишется в триггер 26. Потенциал логического «О» поступает на управляющий вход блока 5 памяти, устанавливает режим «Чтение». Этот же синхронизирующий импульс согласно логической функции а сбросит счетчик 2 в нулевое состояние. С приходом тактового импульса на вход 14 блока 4 управления на выходе 11 согласно логической функции в вырабатывается импульс, который, поступая на стробирующий вход блока 5 памяти, вызовет считывание информации из ячейки памяти по нулевому адресу.

Значение входа 12 устройства сравнивается с выходом блока 5 памяти на элементе 1 неравнозначности, с выхода которого результат сравнения поступает »a D-вход

1401586

Формула изобретения триггера 3. Наряду с этим, тактовый импульс на входе 14 блока 4 управления, согласно логической функции б вырабатывает импульс задержки на выходе 9, который поступает на счетный вход счетчика 2, модифицируя его на единицу, и синхронизирующий вход триггера 3, фиксируя результат сравнения значения выхода блока 5 памяти с значением входа 12 устройства.

Если данные совпадают, то триггер 3 остается в нулевом состоянии и цикл чтения производится по следующим адресам, а если нет, то триггер 3 устанавливается в единичное состояние. Потенциал логического «О» с его выхода поступает на вход 8 блока 4 управления и запрещает согласно логическим функциям а, б и в выработку импульсов на выходах 7, 9 и 1! блока 4 управления.

Таким образом прекращаются считывание информации из блока 5 памяти, сброс и модификация счетчика 2. Содержимое счетчика, уменьшенное на единицу, указывает на местоположение ошибки в серии импульсов, а значение выхода блока памяти указывает на характер искажения, т. е. если значение выхода блока 5 памяти равно единице, то произошла потеря импульса, а если нулю, то прошел ложный импульс. Из этого состояния устройство можно вывести нажатием кнопки 15 блока 4 управления. Произойдет запись серии в блок 5 памяти, а затем производится аналогичный контроль.

1. Устройство для контроля импульсных последовательностей, содержащее элемент неравнозначности, счетчик импульсов, отличаюигееся тем, что, с целью расширения функциональных возможностей путем фиксации характера и местоположения искажении, в него введены триггер, блок управления и блок памяти, управляющий вход которого объединен с К-входом триггера и подключен к первому выходу блока управления, второй выход которого соединен со сбросовым входом счетчика импульсов, информационные выходы которого соединены с адресными входами блока памяти, выход которого соединен с первым входом элемента неравнозначности, выход которого соединен с D-входом триггера, выход которого

45 соединен с первым входом блока управления, третий выход которого соединен с синхрошгзирующим входом триггера и счстным Вхо дом счетчика импульсов, выход переполпения которого соединен с вторым вхо ьом блока управления, четвертый выход которо соединен со стробирующим Bxo, гом блока памяти, информационный вход которого ооъединен с вторым входом элемента неравпозначности и является информационным входом устройства, à TptTHH B cTBBpTBiH Bxoäы блока управления — управляющими входами устройства.

2. Устройство по и. 1, от,гичаюигееся тем, что блок управления содержит первый и второй триггеры, первый, второй, трегий, четвертый и пятый элементы И, элемент

ИЛИ, первый и второй элементы задержки, формирователь импульсов и кнопку, соединенную с входом формирователя, выход которого соединен с S-входом псрвого триггера, R-вход которого соединен с вы.,одом первого элемента И, первый вход которого соединен с выходом первого элемента задержки, вход которого соединен с третьим входом блока управления, с первым входом второго элемента И, синхронизируюгцим входом второго триггера, прямой выход которого соединен с BTopblM входом первого элемента И, с первым входом третьего элемента И и первым выходом блока управления, второй выход которого соединен с выходом второго элемента И, второй вход которого соединен с первыми входами четвеотого и пятого элементов И и с первым входом блока управления, второй вход которого соединен с вторым входом четвертого элемента И, третий вход которого соединен с выходом второго элемента задержки, вход которого соединен с вторым Вхо..гом пятого элемента И и с четвертым входом блока управления, третий выход которого соединен с выходом четвертого элемента И и с вторым входом третьего элемента И, выход которого соединен с первым входом элемента ИЛИ, второй вход которо-о соединен с выходом пятого элемента И, третий вход которого соединен с инверсным выходом второго триггера, D-вход которого соединен с вы. одом первого триггера, при этом выход элемента ИЛИ соединен с четвертым выходом блока управления.

1401586

Составитель М. Леонова

Редактор H. Гунько Техред И. Верес Корректор И. Эрдейи

Заказ 2540/54 Тираж 928 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

1! 3035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Устройство для контроля импульсных последовательностей Устройство для контроля импульсных последовательностей Устройство для контроля импульсных последовательностей Устройство для контроля импульсных последовательностей 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах коммутации сигналов электрических цепей, содержащих электромеханические контакты

Изобретение относится к импульсной технике и может быть использовано для контроля импульсных последовательностей , в частности для обнаружения потери выходных импульсов с магнитного носителя информации, например с магнитофона

Изобретение относится к автоматике и может быть использовано, например , в цифровьк электроприводах

Изобретение относится к импульсной технике и может быть использовано в устройствах обработки информации систем управления и контроля

Изобретение относится к импульсной технике и может быть использовано в автоматике, измерительной технике и системах обработки информации для селекции импульсов по длительности в заданном диапазоне

Изобретение относится к области радиотехники и автоматики, а также к импульсной и вычислительной технике и может быть использовано для контроля импульсных последовательностей в реальном масштабе времени

Изобретение относится к импульсной технике и может быть использовано в амплитудных селекторах импульсных сигналов с датчиков ионизирующих излучений, датчиков систем автоматики

Изобретение относится к импульсной технике и может быть использовано в системах приема, обработки и передачи информации

Изобретение относится к измерительной технике и предназначено для контроля обеспечения режима насыщения транзисторного ключа - основного элемента при разработке высокоэффективной силовой бесконтактной защитно-коммутационной аппаратуры

Изобретение относится к радиотехнике и может быть использовано в устройствах анализа и измерения параметров регулярных импульсных последовательностей

Изобретение относится к импульсной технике для выделения импульсов (ИМ) по длительности и амплитуде

Изобретение относится к импульсной технике для выделения импульсов (ИМ) по длительности и амплитуде

Изобретение относится к импульсной технике и может быть использовано в устройствах анализа импульсов для выделения импульсов с заданными параметрами по длительности и амплитуде

Изобретение относится к импульсной цифровой технике для формирования импульсов требуемой длительности по каждому из трех событий: при включении питания, по сигналу замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или прекращения изменения входных импульсов при разрешении обнаружения

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (при включении питания, по сигналу от замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или “зависания” (прекращения изменения) импульсов входного импульсного сигнала, при разрешении обнаружения) и может быть использовано, например, в качестве устройства для формирования импульсов системного сброса (RESET (RST)) микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с функцией аппаратного сторожевого таймера для перезапуска прикладной программы при “зависании” М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (по фронту сигнала на первом управляющем входе, по нулевому уровню сигнала от замыкающей кнопки с подавлением дребезга при единичном сигнале на первом управляющем входе, при обнаружении пропуска импульса или “зависания” (прекращения изменения) сигнала на импульсном входе при разрешении единичными сигналами на первом и втором управляющих входах), и может быть использовано, например, в качестве формирователя импульсов системного сброса (RESET (RST)) устройства программного управления (УПУ) с энергонезависимым оперативным запоминающим устройством (ОЗУ) обслуживаемой или необслуживаемой микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с поддержкой режима аппаратного сторожевого таймера для перезапуска УПУ при “зависании” прикладной программы М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности

Изобретение относится к импульсной технике и может быть использовано в устройствах анализа импульсов для выделения импульсов с заданными параметрами по длительности, амплитуде и периоду
Наверх