Самокорректирующийся кольцевой делитель частоты

 

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН (19) (11) А1 (SI)4 Н 03 К 23 40 23 4

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ ;:,",:

К А8ТОРСКОМУ СВИДЕТЕЛЬСТВУ (" i, ) . 1 1;";,.), (21) 4159380/24--21 (22) 10.12.86 (46) 30 06.88. Вюл. N 24 (71) Краснодарский опытный завод

Специального прое ктно-. кон структор ского бюро Промантоматика (72) В. С. Вайнер и A. В. Слуцкий (53) 621.374.3 088.8i (56) Авторское свидетельство ССС!

N= 675604, кл. Il 03 К 23/54,24.02.78.

Авторское свидетельство С(:СР

N 875641, кл. П 03 К ?3/54,13.02.80.

Авторское свидетельство СССР

)! 784006, кл. Il 03 К 23/54,05.02.79. (54) САМОКО! Р1;КТ1!!". !()!Ш!1!СЯ КО. Ь1!Е ВО!!

11ЕЛИТЕЛЬ е!А(, ТОТЫ (57) Изобретение относится к импульс. ной технике и дискретной антоматике и может быть испольэе>нано для реали— зации технических средств в этой области, например н качестве частотных командо-генераторов в малогабаритных переноснь)x устройствах дис— танционного управления. Целью изоб— ретения является повышение помехоустойчивости, а также уменьшение аппаратурных затрат при использовании серийно выпускающейся элементной базы. При этом в процессе нормаль— ной работы устройства н нем обеспечивается защита от "внедения" сбоев н регистр сдвига. Устройство содержит

N-разрядный регистр 1 сдвига, состоя— еш и из разрядов 2.1, 2.2,...,2.М, 2.!!+1,...,2.N-1,2. N, блок 3 анализа кода и входную шину 4. Для повышения помехоустойчивости блок 3 выполнен н виде первого и второго элементов

l l iI I — I l I.. 2 ил .

1406784

Изобретение относится к импульсной технике и дискретной автоматике и может быть использовано для реализации технических средств в этой облас—

5 ти, например, в качестве частотных командо-генераторов в малогабаритных переносных устройствах дистан— ционного управления.

Цель изобретения — повышение поме- Ip хоустойчивости за счет защиты от

"введения" сбоев в регистр сдвига в процессе нормальной работы устройст— ва, а также уменьшение аппаратурных затрат при использовании серийновы- 15 пускающейся элементной базы.

На фиг. I изображена электри— ческая структурная схема самокорректирующегося делителя частоты; на фиг. 2 — фунKöHOHальные 3àBHñèìoс- 20 ти максимального времени коррекции от параметра М, полученные экспериментальным путем для предлагаемого устройства и прототипа.

Самокорректирующийся кольцевой делитель частоты содержит N†- разрядный регистр 1 сдвига, состоящий из раэ— рядов 2 .I 2.2,..., 2.М, 2.М+1 .

2.N-I 2.N, блок 3 анализа кода и 30 входную шину 4, которая соединена с тактовым входом N-разрядного регистра 1 сдвига, инверсный выход N-ro разряда которого соединен с первым входом блока 3 анагнза кода и с информационным входом N-разрядного регистра 3 сдвига. Выходы М-ro, где

М1,2, ° ..,N-l, и N ro разрядов

N-разрядного регистра 1 сдвига соединены соответственно с вторым и тре- 40 тьим входами блока 3 анализа кода.

Первый выход блока 3 анализа кода соединен с входами установки н 0 первых М разрядов 2.1, 2.2,. ° .,2М

N-разрядного регистра 1 сдвига, входы установки в "0" последних N-M разрядов которого соединены с вторым выходом блока 3 анализа кода. Блок

3 анализа кода содержит первый 5 и второй 6 элементы ИЛИ вЂ , выходы ко— торых соединены соответственно с первым и вторым выходами блока 3 анализа кодов, второй вход которого соединен с вторым входом первого 5 и с первым входом второго 6 элементов ИЛИ-НЕ, третий вход — с вторым входом второго элемента ИЛИ-НЕ 6.

Устройство работает следующим образом.

Пусть до подачи тактовых импульсов на шину 4 все разряды регистра

1 находились в состоянии "0", т.е. общее состояние характеризуется кодом 00000000. Тогда на инверсном выходе разряда I .N регистра 1, на информационном входе разряда 1.1 и на первом входе элемента 5 действует уровень "1". На выходе элемента 5 и на входе установки в "0" первых М разрядов 2.1,...,2М регистра 1 действует уровень "0". На первом и втором входах элемента 6 будут уровни

"0"g вследствие чего на его выходе и на входе установки в "0 последних N-M разрядов 2.М+1,. ° .,2N будет уровень "!". Этот сигнал не допускает записи помех в разряды

I.M+I,...,I.N.

При приходе на шину 4 тактового импульса первый разряд 2.1 регистра

1 переводится в состояние "1", т.е. общее состояние устройства характеризуется кодом 10000000.Второй тактовый импульс переводит устройство в состояние 11000000. Третий такто— вый импульс аналогично переводит устройство в состоянии 11100000 и т.д. После прихода М вЂ” го тактового импульса на выходе разряда 2.M ре— гистра 1 и соответственно на первом входе элемента 6 устанавливается уровень !", вследствие чего на вы— ходе элемента 5 и на выходе установки в 0 последних N-M разрядов

2M+1,...,2.N устанавливается уровень 0, что дает возможность при поступпении следующих тактовых нм— пульсов продвигать информацию по последним N-М разрядам в описанном порядке. Таким образом, после при— хода N-ro тактового импульса все К разрядов регистра 1 будут заполнены единицами (состояние llllllll).Ïðè этом на инверсном выходе разряда

2.N регистра 1 и соответственно на информационном входе разряда 2.1

11 11 устанавливается уровень 0, под гота вли в ая регистр 1 к перезаписи информации.

Следующий (N+1)-й тактовый импульс переводит разряд 2.1 в состояние

"0", т.е. состояние регистра 1 становится Olllllll, после следующего тактового импульса состояние стано— сится 00 1 1 11 11, затем 000 1 1 1 11 и т .д.

После прихода (N+M)-го тактового импульса на выходе разряда 2,М и соот—

1406784

Самокорректирующийся кольцевой делитель частоты, содержащий N-разрядный регистр сдвига, инверсный выход N-ro разряда которого соединен с информационным входом первого разряда N-разрядного регистра сдвига, блок анализа кода, выход которого подключен к входам установки в

"0" группы разрядов N-разрядного регистра сдвига, и входную шину, которая соединена с тактовым входом регистра сдвига, о т л и ч а ю щ и йс я тем, что, с целью повышения помехоустойчивости, блок анализа кода выполнен в виде первого и второго элементов ИЛИ-НЕ, причем информационный вход первого разряда Nветственно на втором входе элемента

5 устанавливается уровень "0". На выходе элемента 5 и соответственно на входе установки в "0" первых М разрядов 2.1,..., 2.M устанавливает— ся уровень "1". Этот сигнал не допускает записи помех в первые М раз— рядов регистра 1 в последующие такты, н то же время не препятствуя 10 описанной перезаписи информации н последних N-М его разрядах. После прихода 2 N-ro тактового импульса все разряды регистра Устанавливаются в нулевое состояние (00000000) .15

Устрой ство вернуло сь в исходное состояние.

Последующие тактовые импульсные периодически повторяют описанный цикл .

Экспериментальным путем на кольцевых регистрах, имеющих возможность предустановки ложных кодон, получена дискретная зависимость максимального времени коррекции от показателя М 25 для восьмиразрядного устройства (фиг. 2) . Линия I изображает заниси— мость для предлагаемого устройства, линия 11 — аналогичную зависимость для прототипа, при этом значение М З0 означает, что входы установки н "0"

M первых разрядов подключены к выходу элемента И вЂ” НЕ.

Из графика (линии 17 и 18) следует, что при уменьшении показателя М, т.е. при различных вариантах составления регистра 1, показатели помехозащищенности известного устройства значи— тельно ухудшаются, вплоть до потери

1001-ной глубины контроля, н то время 4П как аналогичные параметры предлагае-мого устройства остаются неизменными на уровне самого лучшего значения для известного устройства той же разрядности. 45

Другими схемотехническими вариантами реального выполнения предлагаемого устройства являются составление регистра 1 сдвига из различных по не— личине частей, внутри которых входы установки в "0" объединены. Так, восьмиразрядный самокорректирующийся делитель частоты может быть с равными результатами по основным показателям помехозащиты составлен из частей, и имеющих (н порядке расположения) ! и 7, 3 и 5, 4 и 4 разрядов (схема такого варианта приведена на фиг. 1), 5 и 3, 6 и 2, 7 и 1 разрядов. При этом для сохранения параметров помехоустойчивости объединенные входы элементов ИЛИ-НЕ 5 и 6 должны в любом приведенном варианте подключаться к прямому выходу последнего разряда первой в порядке расположения составной части регистра, а остальная часть устройства для указанных примерон не изменяется. Оптимальность то— го или иного иэ указанных примеров зависит от соотношения значений разрядности N устройства и разрядности отдельных реальных регистров, которыми располагает разработчик. Выбор конкретного варианта может быть произведен из условия минимальных аппаратурных затрат, т. . количества использованных корпусов микро— схем, или из минимальной стоимости и т.д.

Эквивалентными вариантами выполнения устройства являются любые известные замены элементов ИЛИ-НЕ блока 3 анализа кодов логически равнозначны— ми элементами. Однако приведенный состав блока анализа кодов представ— ляется оптимальным, так как содержит однотипные элементы и не использует для подключения инверсные выходы промежуточных разрядов регистра, кото— рых в регистрах наиболее высокой степени интеграции, как правило, не имеется. Использование сигнала с инверсного выхода последнего разряда несущественно, так как такой сигнал имеется в любом кольценом регистре с перекрестной обратной связью на входе первого разряда.

Формула изобретения!

406784

Х б 7 М

3 9 раг.2

Составитель A. Сс колов

Техред М,1идык Корректор К. by:я1.а

Редактор F.. Копча

Заказ 3207/54 Тираж 928

ВНИИПИ Государгтвенвогс ко.-по дE ëÿì изобреTE .ннй и о1

113035, Москва, 8 — 35, Р 3 шекая

Подписное и ета C:Ñ(;Ð к1 к I пй

Г ° 4! р / г

Производственно — лс.Ii11 рафич око »р< „вр i i i с, I, i к;»;i, i .1, !| i.,i разрядного регистра соединен с первым входом первого элемента ИЛИ-НЕ, выход которого соединен с входом установки в "0" первых M разрядов

N-разрядного регистра сдвига, где

М вЂ” 1побое целое число от 1 до N-1 включительно, входы установки в "Ов последних N-M разрядов которого соеф о

4 ю

7 с б

5 ч

1 2 динены с выходом второго элемента

ИЛИ-НЕ, первый вход которого соединен с вторым входом первого элемен—

5 та ИЛИ вЂ” НЕ и прямым выходом M-го разряда N-разрядного регистра сдвига, прямой выход последнего разряда которого соединен с вторым входом втопого элемента ИЛИ-НЕ.

Самокорректирующийся кольцевой делитель частоты Самокорректирующийся кольцевой делитель частоты Самокорректирующийся кольцевой делитель частоты Самокорректирующийся кольцевой делитель частоты 

 

Похожие патенты:

Изобретение относится к импульсной технике и служит для расширения функциональных возможностей устройства

Изобретение относится к автоматике и вычислительной технике и может быть использовано в качестве двухрежимного пересчетного устройства, работающего в кодах 2 из N и Либау - Крейга

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к импульсной технике

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к импульсной технике и может быть использовано , например, при построении хронизаторов, цифровых синтезаторов и электромузыкальных инструментов

Изобретение относится к импульсной технике и может быть использовано при построении хронизаторов, цифровых синтезаторов частоты и электромузыкаль.ньгх инструментов

Изобретение относится к импульсной технике и может быть использовано , например, при построении синхронизаторов, цифровых синхронизаторов, цифровых синтезаторов частоты и -

Изобретение относится к импульсной технике и может быть использовано , например, при построении хронизаторов, цифровых синтезаторов частоты , электромузыкальных инструментов и других приборов

Изобретение относится к импульсной технике и может бь1ть использовано , например, в синтезаторах частоты

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и синтезаторах частот

Изобретение относится к цифровой вычислительной технике и дискретной

Изобретение относится к вычислительной технике и может быть использовано для приема и преобразования цифрового дифференциального сигнала
Наверх