Устройство для задержки аналоговых сигналов

 

Изобретение относится к.автоматике и может быть использовано в измерительной технике, в системах связи, в телевизионной технике для создания устройств задержки аналоговых сигналов. Целью изобретения является повышение точности устройства задержки за счет дискретного сжатия и последующего восстановления динамического диапазона аналогового сигнала. Для достижения этой цели в устройство введены аналого-цифровой преобразователь и блок задержки дискретных сигналов. Входной и выходной усилители имеют взаимно обратные дискретноизменяемые коэффициенты усиления. Это позволяет динамический диапазон .входного сигнала разделить на ряд поддиапазонов , каждьй из которых не превышает динамического диапазона блока за-с .держки аналогового сигнала, реализованного , например, на ПЗС-регистре. 1 ил. (Л с

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН (19) (11) 00 2 00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н ASTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4017436/24-24 (22) 04.02.86 (46) 15.08.88. Бюп. Р 30 (71) Ленинградский электротехнический институт связи им.проф. М.А.Бонч-Бруевича (72) И.Н.Григорьев и А.В.Кузнецов (53) 681.327.66 (088.8) (56) Приборы с зарядовой связью: Пе ревод с англ./ Под ред. М.Хоувза и Д.Моргана. — М.: Энергоиздат, 1981, с.157.

Шило В.Л. Линейные интегральные схемы в радиоэлектронной аппаратуре. - М.: Сов.радио, 1979, с.171-178. (54) УСТРОЙСТВО ДЛЯ ЗАДЕРЖКИ АНАЛОГОВЫХ СИГНАЛОВ (57) Изобретение относится к,автоматике и может быть использовано в измерительной технике, в системах связи, в телевизионной технике для создания устройств задержки аналоговых сигналов. Целью изобретения является повьппение точности устройства задержки за счет дискретного сжатия и последующего восстановления динамического диапазона аналогового сигнала.

Для достижения этой цели в устройство введены аналого-цифровой преобразователь и блок задержки дискретных сигналов. Входной и выходной усилители имеют взаимно обратные дискретноизменяемые коэффициенты усиления.

Это позволяет динамический диалазон входного сигнала разделить на ряд поддиапазонов, каждый из которых не превышает динамического диапазона блока за- . g ,держки аналогового сигнала, реализо ванного, например, на ПЗС-регистре.

1 ил.

1 1417038 2

К (М) - К {М) =A=cons t, Ъ

ape K (M), K (M) значения коэффициентов усиления усилителей 2 и 3; значение дискретного сигнала. должно сохраняться

М.

Это соотношение при всех возможных

К ° К (M) К (М)=АК

7 3

Изобретение относится к автоматике и может быть использовано в измерительной технике; в системах связи, в телевизионной технике для создания устройств задержки аналоговых сигна5 лов.

Целью изобретения является повышение точности устройства за счет дискретного сжатия и последующего восстановления динамического диапазона аналогового сигнала.

На чертеже приведена схема устройства.

Устройство содержит блок 1 задерж15

:ки аналоговых сигналов, например, на

ПЗС-регистре, входной 2 и выходной 3 усилители с дискретно-изменяемыми коэффициентами усиления, аналого-цифровой преобразователь (АЦП) 4, блок .5 задержки дискретных сигналов, блок б синхронизации. На чертеже показаны также вход 7 и выход 8 устройства.

Входной 2 и выходной 3 усилители могут быть выполнены в виде цифроаналоговых преобразователей, в которых вход подключения опорного напряжения является информационным входом усилителя, а цифровые входы — входами управления коэ хфициентом усиления. 30 устройство задержки аналоговых сигналов работает следующим образом.

Блок б синхронизации вырабатывает тактовые импульсы, необходимые для переноса зар да в блоке 1 задер*хи 35 аналоговых сигналов, выполненном, например, на ПЗС-регистре, и для задержки дискретного сигнала в блоке 5 задержки дискретных сигналов.

Блок 5 задержки дискретных сигналов может быть выполнен, например, ь виде многоразрядного сдвигового регистра, Весь динамический диапазон входных сигналов разбивается на интервалы таким образом, чтобы динамический диапазон входного сигнала в каждом интервале не превышал динамического диапазона блока задержки аналоговых сигналов. Сигнал с входа устройства задержки аналоговых сигналов поступает на информационньй вход входного усилителя 2 с дискретно-изменяемым коэффициентом усиления и на вход АЦП 4. Последний вырабатывает дискретный сигнал в форме двоичного кода значение которого соответству55

У ет тому интервалу входных напряжений, в котором находится значение входного сигнала в данный момент времекн. Этот дискретный сигнал подается на входы управления коэффициентом усиления входного усилителя 2, и его коэффициент усиления изменяется. Зависимость коэффициента усиления от дискретного сигнала выбрана таким образом, чтобы величина сигнала на информационном выходе входного усилителя

2 находилась в пределах динамического диапазона блока 1 задержки аналоговых сигналов при любых возможных значениях входного сигнала. Сигнал с информационного выхода входного усилителя 2 поступает на вход блока 1 задержки аналоговых сигналов, а соответствующий ему дискретный сигнал — на вход

Глока 5 задержки дискретных сигналов.

Продвижение сигналов в блоках 1 и 5 осуществляется синхронно с помощью тактовых импульсов, вырабатываемых блоком 6 синхронизации. Аналоговый сигнал с выхода блока 1 задержки аналоговых сигналов поступает на информационный вход выходного усилителя 3 с дискретно-изменяемьм коэффициентом усиления, на шину управления которого одновременно поступает дискретный сигнал с выхода блока 5 задержки дискретных сигналов. При этом коэффициент усиления усилителя 3 изменяется в соответствии с дискретным сигналом таким образом, чтобы выполнялось соотношение

Таким образом, на информационном выходе выходного усилителя 3 образуется аналоговый сигнал, величина которого пропорциональна значению входного сигнала, а динамический диапазон соответствует динамическому диапазону входного сигнала, т.е. не происходит искажения сигнала. Общий коэффициент передачи устройства определяется только коэффициентом передачи K „блока задержки аналоговых сигналов. Отсутствие блоков с нелиФормула изобретения

Составитель А.Дерюгин

Техред А.Кравчук Корректор Л. Пилипенко

Редактор Е.Копча

Тираж 590 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Заказ 4070/49

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Э 141 нейными характеристиками позволяет увеличить точность работы устройства задержки аналоговых сигналов.

Устройство для.задержки аналоговых сигналов, содержащее входной и выходной усилители со взаимно обратными характеристиками, блок задержки, аналоговых сигналов и блок синхронизации, первый и второй выходы которого соединены с соответствующими тактовыми входами блока задержки анало. говых сигналов, информационный вход и выход которого соединены соответственно с выходом входного усилителя и информационным входом выходного усилителя, выход которого является выходом устройства, а информационный вход вход7038

4 ного усилителя является входом устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения точности устройства, в него введены аналогоцифровой преобразователь и блок saдержки цифровых сигналов, а входной и выходной усилители выполнены в виде усилителей с дискретно-изменяемым

1О коэффициентом усиления, вход аналогоцифрового преобразователя соединен с информационным входом входногоусилителя, а выходы — с входами управления коэффициентом усиления входного

1б усилителя и с информационными входами блока задержки цифровых сигналов, выходы которого соединены с входами управления коэффициентом усиления вы. ходного усилителя, а первый и второй входы — с соответствуницими выходами блока синхронизации.

Устройство для задержки аналоговых сигналов Устройство для задержки аналоговых сигналов Устройство для задержки аналоговых сигналов 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в качестве управляемой цифровой линии з адержки

Изобретение относится к вычислительной технике и может быть использовано в аппаратуре дискретной информации для высокоскоростны.х оуферов в цифровы.х устройствах

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может быть применено для задержки передаваемой информации в системах цифровой обработки данных

Изобретение относится к вычислительной технике и может быть примене но для задержки передаваемой информации

Изобретение относится к вычислительной технике и может быть использовано для задержки цифровой информации

Изобретение относится к цифровой технике и может быть использовано при создании электронных линий задержки

Изобретение относится к радиоэлектронике и может использоваться в устр-вах синхронной коммутации каналов

Изобретение относится к импульсной технике, в частности к устройствам для вьделения цифровых сигналов из каналов цифровой передачи с ограниченной полосой пропускания, и Фив

Изобретение относится к импульсной технике и может быть использовано при создании многоканальных формирователей импульсов для стробоскопического измерителя параметров импульсов

Изобретение относится к вычислительной технике, в частности к устройствам задержки дискретных сигналов, и может быть использовано при построении синхронизирующих блоков вычислительных устройств

Резервированный сдвиговый регистр1изобретение относится к логическим устройствам, применяемым в вычислительной технике и автоматике, в частности к сдвиговым регистрам, имеющим повышенную надежность.известны резервированные сдвиговые регистры, состоящие из трех идентичных каналов, содержащих элементарные ячейки, число которых в каждом канале равно разрядности регистра, связанные между собой на уровне отдельных разрядов по известному принципу связи «всех со всеми».однако в таких регистрах исправление ошибок проводится на уровне отдельных разрядов регистра и оказывается недостаточно эффективным.с целью увеличения быстродействия и надежности устройства в предложенном регистре в качестве элементарных ячеек использованы элементы, совмещающие функции исправления входных одиночных ощибок любого типа, запоминания и задержки. каждая ячейка содержит трехпороговый и однопороговый логические элементы, имеющие общий входной диодно-резисторный линейный сумматор, выходы которых объединены, через схему «и» соединены с двумя управляющими входами ячейки и подключены к двум входам линейного сумматора.на фиг. 1 дана структурная схема резервированного сдвигового регистра; на фиг. 2 — принципиальная схема элементарной ячейки.резервированный сдвиговый регистр содержит три канала. первый канал включает ячейки 1 и 2, второй — ячейки 3 и 4, третий — ячейки 5 и 6. первый, второй и третий каналы 5 содержат по три управляющие щины 7—9, 10—12 и 13—15 соответственно. на шины первого, второго и третьего каналов соответственно подаются управляющие сигналы л№, 5 // 423175
Изобретение относится к логическим устройствам, применяемым в вычислительной технике и автоматике, в частности к сдвиговым регистрам, имеющим повышенную надежность.Известны резервированные сдвиговые регистры, состоящие из трех идентичных каналов, содержащих элементарные ячейки, число которых в каждом канале равно разрядности регистра, связанные между собой на уровне отдельных разрядов по известному принципу связи «всех со всеми».Однако в таких регистрах исправление ошибок проводится на уровне отдельных разрядов регистра и оказывается недостаточно эффективным.С целью увеличения быстродействия и надежности устройства в предложенном регистре в качестве элементарных ячеек использованы элементы, совмещающие функции исправления входных одиночных ощибок любого типа, запоминания и задержки

Изобретение относится к автоматике и вычислительной технике, в частности к устройствам для последовательного выделения нулей из двоичного кода, и может быть использовано в запоминающих устройствах с ассоциативной выборкой
Наверх