Табличный сумматор вычетов

 

Изобретение относится к вычислительной технике и может быть использовано при построении арифметическо-логических устройств ЭВМ. Целью изобретения является расширение функциональных возможностей за счет коррекции одиночных ошибок. Поставленная цель достигается тем, что табличный сумматор вычетов, содержащий группы элементов И 2, 3, 18, 19,21, 22, матрицу 5 элементов И и блок 10 контроля, включает элементы ИЛИ 7-9 и группы элементов НЕ 4, 20,23 с соответствующими связями. 1 ил., 1 з.п.ф.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИ4ЕСНИХ

РЕСПУБЛИК

„„SU„„1441396 А1

GD 4 G Об F 7/72 11/10

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BT0PCH0MV СВИДЕТЕЛЬСТВУ

Я -бл! Ял

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4270673/24-24 (22) 12.05.87 (46) 30.11.88. Бюл. № 44 (72) А.И.Долгов и В.А.Афанасьев (53) 681.325 (088.8) (56) Авторское свидетельство СССР

¹ 1134942, кл. G 06 Р 7/72, G 06 Р 11/10, 1983, Авторское свидетельство СССР № 259479, кл. С 06 F 7/72, 1968. (54) ТАБЛИЧНЫЙ СУММАТОР ВЫЧЕТОВ (57) Изобретение относится к вычислительной технике и может быть использовано прн построении арифметическо-логических устройств ЭВМ. Целью изобретения является расширение функциональных возможностей за счет коррекции одиночных ошибок. Поставленная цепь достигается тем, что табличный сумматор вычетов, содержащий группы элементов И 2, 3, 18, 19, 21, 22, матрицу 5 элементов И и блок 10 контроля, включает элемен. ты ИЛИ 7-9 и группы элементов НЕ 4, 20, 23 с соответствующими связями.

1 ил., 1 з.п.ф.

96 (11) ъi, (12) О, (13) 1 14413

Изобретение относится к вычислительной технике и может быть использовано при построении вычислительных машин, использующих операции над вычетами.

Целью изобретения является расширение функционых воэможностей за счет коррекции одиночных ошибок.

На чертеже представлена схема табличного сумматора вычетов.

Табличный сумматор вычетов содер. жит группу входов 1.1.- 1.п первого слагаемого сумматора, первую группу элементов И2.1 — 2.п вторую группу элементов И 3.1 — 3.п, первую группу элементов НЕ 4.1 — 4.п, матрицу 5 элементов И 5. 1.1 — 5.п.п., группу входов 6.1 — 6.п второго слагаемого сумматора, с первого по третий эле" 20 менты ИЛИ 7-9, блок 10 контроля, выходы 11-13 с первого по третий блока 10 контроля, содержащего неполный дешифратор 14, элемент ИПИ 15 и элемент И 16, группу входов 17.1 — 25

t7.п суммы сумматора, третью группу элементов И 18.1 — 18.п, четвертую группу элементов И 19.1 - 19.п вторую группу элементов НЕ 20.1 — 20.п. пятую группу элементов И 21.t — 21 и, Зп шестую группу элементов И 22.1

22.п, третью группу элементов

HE 23 ° 1 — 23.n (n — разрядность уни" тарного кода).

Матрица 5 элементов И выполняет суммирование по заданному модулю.

Неполный дешифратор 14 предназначен для анализа результата операции и формирования с помощью элементов

ИЛИ 15 и И 16 управляющих сигналов на выходах 11-13, которые означают следующее: код результата операции содержит следующее количество единиц:

Младший выход дешифратора 14 соот-50 вествует нулевому значению входной информации, остальные и выходов значениям 2 (i = 0 — п — 1) входной информации.

Ъ ется, например, подбором слагаемых в состояние, при котором вырабатыва ется лишь один из его выходных сигналон на выходе 11. С помощью этого сигнала осуществляется непосредственное подключение всех входов и выходов сумматора к соответствующим группам входов матрицы 5, при этом табличный сумматор устанавливается в первый режим. Получаемые на выходах сумматора сигналы, характеризующие результат сложения, поступают на вход блока 10 контроля, который осуществляет проверку правильности выполнения операции сложения Если возбужденным оказывается лишь один выход сумматора (признак правильности выполнения операции), то таблич" ный сумматор вычетов оказывается в устойчивом состоянии и на этом сложение заканчивается. Если же возбужденным окажется более, чем один выход сумматора (признак неисправности "закрепления 1"), .либо не возбуждается ни один из выходов (признак неисправности типа "Закрепление 0"), то это приводит к исчезновению сигнала на выходе 11 блока 10 контроля и к появлению сигнала на выходе 12 (признак неисправности "Закрепление

I I

1 ), т.е. табличный сумматор вычетов переводится во второй режим. При этом аналогично предыдущему табличный сумматор при возбуждении лишь одного выхода (признак правильности выполнения операции) окажется в устойчивом состоянии и на этом сложение заканчивается, а в ином случае это приводит к исчезновению сигнала на выходе 12 блока 10 контроля и по. явлению сигнала на выходе 13 (признак неисправности типа "Закрепление 0"), т.е. табличный сумматор переводится в третий режим. Специфическое свойство табличного сумматора проявляется в том, что для любой одиночной неисправности (как типа Закрепление 0", так и типа Закрепление 1") в любой точке, если не второй, то третий режим оказывается устойчивым, что соответствует подбору в соответствующей точке такого значения сигнала, на котором неисправность не проявляется.

Сумматор работает следующим образом.

Перед выполнением операции суммирования блс к iO контроля устанавливаФормула изобретения

Табличный сумматор вычетов, содержащий шесть групп элементов И (35

Составитель А.Клюев

Техред М.Дидык

Корректор М.Васильева

Редактор Е.Копча

Заказ 6289/52 Тираж 704 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4

14413 матрицу элементов И и блок контроля. причем входы первого слагаемого группы сумматора соединены с первыми входами соответствующих элементов И первой группы, выходы которых объединены с выходами соответствующих элементов И второй группы и соединены с соответствующими входами первой группы матрицы элементов И, входы второго слагаемого группы сумматора соединены с первыми входами соответствующих элементов И третьей группы, выходы которых объединены с выходами соответствующих элементов И четвертой группы и соединены с соответствующими входами второй группы матрицы элементов И, выходы группы которой соединены с первыми входами соответствующих элементов И пятой группы, выходы которых объединены с выходами соответствующих элементов И шестой группы, соединены с соответствующими входами группы блока контроля и являются группой выходов суммы сумматора, первый выход блока контроля соединен с вторыми входами элементов И пятой группы, второй выход блока контроля соединен с первыми входами элементов И второй > группы, отличающийся тем, что, с целью расширения функциональных возможностей за счет коррекции одиночных ошибок, он содержит три группы элементов НЕ и три элемента

ИЛИ, причем первый выход блока контроля соединен с первыми входами первого и второго элементов ИЛИ, второй выход блока контроля соединен с вторым входом второго элемента ИЛИ и с первым входом третьего !

4 элемента ИЛИ, второй вход которого соединен с вторым входом первого элемента ИЛИ, с первыми входами элементов И четвертой группы и с третьим выходом блока контроля, входы первого слагаемого группы сумматора через соответствующие элементы НЕ первой группы соединены с вторыми входами соответствующих элементов И второй группы, входы второго слагаемого группы сумматора через соответствующие элементы НЕ второй группы соединены с вторыми входа. ми соответствующих, элементов И четвертой группы, выходы группы матрицы элементов И соединены через соответствующие элементы НЕ третьей группы с первыми входами соответствующих элементов И шестой группы, выходы первого, второго и третьего элементов ИЛИ соединены с вторыми входами элементов И соответственно первой, второй и третьей групп,, 2. Сумматор по п. 1, о т л и— ч а ю шийся тем,.что блок конт роля содержит неполный дешифратор, элемент ИЛИ и элемент И, причем входы группы блока контроля соедине" ны с соответствующими входами разрядов неполного дешифратора, выходы, кроме младшего, которого соединены соответственно с входами элемента

ИЛИ, вьФод которого является первым выходом блока контроля и соединен с первым инверсным входом элемента

И, выход которого является вторым вы ходом блока контроля, третий выход которого соединен с вторым инверсным входом элемента И и с младшим выходом неполного дешифратора.

Табличный сумматор вычетов Табличный сумматор вычетов Табличный сумматор вычетов 

 

Похожие патенты:

Изобретение относится к вычислительной технике и предназначено для использования в быстродействующих специализированных вычислительных системах конвейерного типа, функционирующих в модулярной системе счисления

Изобретение относится к вычислительной технике и предназначено для использования в арифметических устройствах с плавающей запятой, функционирующих в модулярной системе счисления.

Изобретение относится к вычислительной технике и предназначено для использования в быстродействуюших арифметических устройствах с плаваюшей запятой, функционирующих в модулярном коде

Изобретение относится к вычислительной технике, а точнее к устройствам процессоров специализированной вычислительной техники с непозиционным представлением информации

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных машинах высокого быстродействия

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах, функционирующих в системе остаточных классов

Изобретение относится к вычислительной технике и предназначено для использования в быстродействующих арифметических устройствах с плаваю ( 1 щей запятой, функционирующих в модулярном коде

Изобретение относится к вычислительной технике и может быть использовано для построени я быстродействующих специализированных систем различ- .ного назначения, работающих на базе модулярной арифметики

Изобретение относится к цифровой вычислительной технике и может быть использовано в аппаратуре передачи данных с повышенной достоверностью

Изобретение относится к вычис;- лительной технике

Изобретение относится к вычислительной технике и может быть использовано в устройствах контроля цифровых блоков

Изобретение относится к вычислительной технике

Изобретение относится к арифметическим устройства с контролем цифровых вычислительных машин, позволяет вычислять, контролировать и исправлять приближенные значения обратной величины нормализованной двоичной дроби

Изобретение относится к вычислительной технике и предназначено для предоставления оператору информации о состоянии регистров ЭВМ

Изобретение относится к вычислительной технике и используется для контроля на четность информации приемопередающих устройста, использующих фибоначчиевые коды

Изобретение относится к вычислительной технике и может быть использовано для контроля временных диаграмм блоков управления

Изобретение относится к автоматике и вычислительной технике и является усовершенствованием устройстпя по авторскому свидетельству Р 1277115

Изобретение относится к цифровой вычислительной технике и позволяет повысить достоверность контроля и надежность функционирования
Наверх