Устройство для мажоритарного выбора сигналов

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано при обработке резервированной по времени информации . Целью изобретения является упрощение устройства. Устройство формирует на своем сигнальном выходе сигнал в тот момент времени, когда на информационном входе, непосредственно соединенном с инфорьшционным выходом, присутствует истинный сигнал. Устройство не изменяет параметров входного сигнала. Оно содержит два триггера 12, 13, три элемента И 8, 9, 10, два элемента ИЛИ 6, 7 и один элемент ЗАПРЕТ 11. 2 ил.

СОЮЗ СОВЕТСКИХ

COLlHAЛИСТИЧЕСНИХ

РЕСПУБЛИК (i9l ® ((() 1 02 А1 (51)4006 Р 11 00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

H Д ВТОРСИОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО:ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (2 1) 4236859/24-24 (22) 25.03,87 (46) 30.11.88. Бюл. К 44 (7 -) Белорусский государственный университет им, В.И.Ленина (72) И.Н.Тарасевич (53) 621..326 (088,8) (56) Авторское свидетельство СССР

Р 1094034, кл. G 06 F 11/00, 1983.

Букреев И.Fl. и др. Микроэлектронные схемы цифровых устройств, И.:

Сов.радио, 1975. (54) УСТРОЙСТВО ДЛЯ ИЮКОРИТАРНОГО В11БОРА СИГНАЛОВ (57) Изобретение относится K автома" тике и вычислительной технике и может быть использовано при обработке резервированной по времени информации, Целью изобретения является упрощение устройства. Устройство формирует на своем сигHBJIbHohf выходе сигнал в тот момент времени, когда на инфор— мационном входе, непосредственно соединенном с информационным выходом, присутствует истинный сигнал. Устройство не изменяет параметров входного сигнала. Она содержит два триггера

l2, 13, три элемента И 8, 9, 10, два элемента ИЛИ 6, 7 и один элемент ЗА11РЕТ 11 ° 2 ил.

1441402

Изобретение относится к автоматике и вычислительной технике и может быть использовано при обработке резервированной по времени информации.

Цель изобретения — упрощение уст5 ройства.

На фиг.l представлена схема устройства; на фиг.2 — временные диаграммы сигналов, 10

Устройство для мажоритарного выбора сигналов (фиг. 1) содержит вход 1 сброса, тактовый вход 2, информационный вход 3, дополнительный выход 4, информационный выход 5, элементы ИЛИ

6 и 7, элементы И 8-10, элемент ЗАПРЕТ ll двухтактные РБ-триггеры 12 и 13.

Устройство работает следующим образом, 20

3 исходном состоянии триггеры 12 и 13 установлены в нулевое состояние, на входах 1, 2, 3 и выходах 4, 5 сигналы отсутствуют. После каждых трех тактовых сигналов, поступающих на вход 2, на вход поступает сигнал "Сброс . На вход 3 поступает информация, которая транзитом проходит па выход 5.

Рассмотрим работу устройства при 30 поступлении на вход 3 комбинаций, в которых первые два с>тнала одинаковы, т.е. 000,001, 110 и !11. По окончании первого тактового импульса, поступающего на вход 2, в единичное са:тояние устанавливается триггер 12, если на входе 3 "0" или триггер !3, если на входе 3 "!". Ьторой тактовый импульс подтверждает состояние соответствующего триггера и проходит на выход 4 либо через элемент И 9, либо с!О через элемент И 10 (в зависимости от того, нули или единицы поступают на вход 3) . С выхода элемента ИЛИ 7 через элемент ИЛИ 6 триггеры 12 или 13 устанавливаются в нулевое состояние.

По третьему тактовому сигналу в единичное состояние устанавливается один из триггеров 12 или 13, который затем устанавливается в нулевое состояние сигналом "Сброс", поступающим на вход

Таким образом, гри поступлении на вход 3 комбинаций ООО, 001 1!0 ипи

111 сигнал на выходе 4 появляется од новременно с сигналом на выходе 5, указывая истинное значение входного сигнала.

При обработке комбинаций О!О, 011, 100, 101 по первому тактовому импульсу в единичное состояние устанавливается один из триггеров 12 или 13, по второму — другой, а третий тактовый импульс проходит на выход 4 либо через элемент И 9, либо через элемент

И 10 и совпадает с истинным значением информщионного сигнала на выходе 5. Одновременно сигналом с выхода элемента ИЛИ 7 через элемент ИЛИ 6 триггеры 12 и 13 устанавливаются в нулевое состояние. Поступающий затем на вход 1 сигнал "Сброс" подтверждает нулевое состояние триггеров, после чего начинается следующий цикл приема информации.

Ф о р м у л а и з о б р е т е н и я

Устройство для мажоритарного выбора сигналов, содержащее первый элемент И и зле::.ент ЗАПРЕТ, тактовый и информационный входы устройства соединены соответственно с первым и вто— рым входами первого элемента И, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройства, в него введены второй и третий элементы И, первый и второй элементы ИЛИ, первый и второй двухтактовые RS-триггеры, вход сброса устройства подключен к первому входу первого элемента ИГИ . выход которого соединен с нулевыми входами первого и второго двухтактных РБ-триггеров, единичные входы которых и первые входы второго и третьего элементов И подключены соответственно к выходам первого элемента И и элемента ЗАПРЕТ, информацион-! ный и управляющий входы которого сое-! динены соответственно с тактовым входом и инф=.рмационными входом и вь>ходом устройства, прямь.е выходы первого и второго двухтактных RS †триггеров подключены соответственно к вторым входам второго и третьего элементов И, выходы которых соединены с первым и вторым входами второго элемента ИЛИ, выход которого подключен к сигнальному выходу устройства и второму входу первого элемента ИЛИ

1441402

777

Составитель А.Александров

Редактор И.Рыбчекхо Техред М.Дидык Корректор М.Демчик

Заказ 6290/53 тираж 704 Подписное

В11ИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, оектная 4

71

8 б

72

071 /АУ 1171 770

Vv7. 2

8

Устройство для мажоритарного выбора сигналов Устройство для мажоритарного выбора сигналов Устройство для мажоритарного выбора сигналов 

 

Похожие патенты:

Изобретение относится к электросвязи и может использоваться для мажоритарного декодирования многократно повторенных сообщений

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике и может быть исаользовано при построении устройств для передачи и обработки информации

Изобретение относится к электросвязи и может использоватьсядля циклового фазирования в сеансных системах передачи цифровой в идеоинформации

Изобретение относится к телемеханике и вычислительной технике и может быть использовано в системах передачи и обработки дискретной информации для исправления ошибок при многократном повторении сообщений
Изобретение относится к декодированию помехоустойчивого кода

Изобретение относится к технике передачи данных, в частности к адоптивным декодерам мажоритарного декодирования

Изобретение относится к электросвязи, может использоваться в системах передачи информации и является усовершенствованием известного устройства по авт.св

Изобретение относится к автоматике и вычилительной технике и является усовершенствованием извесного устройства по а.с

Изобретение относится к вычислительной технике и технике связи

Изобретение относится к электросвязи и может быть использовано в цифровых системах передачи информации
Изобретение относится к области вычислительной техники и может быть использовано в декодерах цифровых потоков. Техническим результатом является повышение скорости декодирования. Способ содержит этапы, на которых: из канала связи направляют в декодер информационные символы и избыточные символы проверок, преобразуют их в символы регистра синдрома, направляют в пороговый элемент, вычисляют оценки значений информационных символов используемого кода, сравнивают результаты вычислений с пороговыми значениями, принимают решение о необходимости изменения символа используемого кода, причем в пороговом элементе формируют рабочий и частотный массивы памяти, в которые направляют символы проверок, в ячейку рабочего массива с номером значения очередной проверки добавляют единицу, а в очередную, начиная с первой, ячейку частотного массива записывают значение xn, просматривают частотный массив, выбирают два наиболее часто встречающихся значения проверок, используют их в качестве оценки значений ошибок в информационных символах используемого кода для принятия решения о необходимости изменения декодируемого символа.
Изобретение относится к области вычислительной техники. Технический результат заключается в обеспечении возможности выбора решения символьного порогового элемента среди многих значений символов проверок, что и позволяет увеличить скорость декодирования. Такой результат достигается тем, что с некоторого числа ячеек синдромного регистра декодера на вход вычислителя направляют значения символов проверок используемого кода, содержимое которых направляют далее в блок сравнения символов и в блок определения частоты их появления, который выносит решение о значении ошибки, при этом в символьный пороговый элемент введены два массива памяти, в одном из которых хранят значения проверок, а во втором - количество проверок из всех возможных их значений, поступивших на вход декодера.

Изобретение относится к системам телекоммуникаций и вычислительной технике и может найти применение в устройствах приема информации из канала передачи или воспроизведения информации с высоким уровнем ошибок. Техническим результатом изобретения является обеспечение возможности исправления ошибок, в том числе и за пределами гарантированно исправляемой кратности ошибок, при сохранении возможности быстрой обработки кодовой комбинации. Заявленное устройство содержит блок обработки входной последовательности, блок вычисления информационных элементов, выполненный с возможностью вычисления информационных комбинаций на основе двойственного базиса, блок хранения вычисленных элементов и блок принятия решения, содержащий блок поиска максимального значения счетчиков, блок вывода результата декодирования, блок вычисления разности между значениями счетчиков, блок сравнения с порогом. 4 з.п. ф-лы, 6 ил.
Наверх