Комбинированное устройство временной задержки и формирования импульсов

 

Изобретение относится к контроль но-измерительной технике и может использоваться при создании и испытаниях различных устройств автоматики, телемеханики и аналого-цифрового преобразования информации. Цель изобретения - расширение функциональных возможностей путем обеспечения перестройки длительности задержанных импульсов с дискретностью, существенно меньшей периода генератора стабильной частоты, - достигается за счет введения дополнительного регистра 23, двух коммутаторов 24, 25 кодов, счетного триггера 5, формирователя 21 импульсов фронта, элементов ИЛИ 15, 19, 20, одновибратора 6, (п+1)-й лис Ц9 (Л с:

СОЮЭ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (gI) 4 Н 03 K 5/153!

E..-.ОПИСАНИЕ ИЗОБРЕТЕНИЯ сми код

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

f10.ÄÅËÀÌ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ

К А ВТОРСКОМУ СВИДЕТЕРЬСТВУ (21) 4263799/24-21 (22) 21. 04. 87 (46) 07.12.88. Бюл. У 45 (71) Научно-исследовательский институт прикладных физических проблем им. А.Н. Севченко (72) В.Ф. Григорьев и В.В. Данилевич (53) 621.318 ° 5(088..8) (56) Важенина З.П., Волкова Н.Н., Чадович И.И. Методы и схемы временной задержки импульсных сигналов.-M.:

Советское радио, 1971, с.190-191.

Авторское свидетельство СССР

Ф 884112, кл. Н 03 К 5/153, 1980. (54) КОМБИНИРОВАННОЕ УСТРОЙСТВО ВРЕМЕННОЙ ЗАДЕРЖКИ И ФОРМИРОВАНИЯ ИМПУЛЬСОВ

„„Я0„„1443151 А 1 (57) Изобретение относится к контрольно-измерительной технике и может использоваться при создании и испытаниях различных устройств автоматики, телемеханики и аналого-цифрового преобразования информации. Цель изобретения — расширение функциональных воэможностей путем обеспечения перестройки длительности задержанных импульсов с дискретностью, существен-, но меньшей периода генератора стабильной частоты, — достигается за счет введения дополнительного регистра 23, двух коммутаторов 24, 25 кодов, счетного триггера 5, формирователя 21 импульсов фронта, элементов ИЛИ 15, Ж

I9, 20, одновибратора 6, (и+1)-й ли14431 нии задержки 14, формирователя сигнала начального сброса 18. Устройства содержит также генератор стабильной частоты 1, триггеры 2,3, 4.1, 4.?, 4.3, 4.4, схемы совпадений 7 и

8, схемы совпадений 9.1, 9.2, 9.3, 9 4, 10 l, 10 2, 10 3, 10 4, 11.1, 11.2, 11.3, 11.4 соответственно трех групп, линии задержки 12.1, 12.2, 12.3, 13, 14, элементы ИЛИ 16, 17, 18, регистр 22 кода синтезируемой за—

51 держки, дешифратор 26, счетчик 27.

Введенные элементы и их связи позволяют формировать как значение задержки, так и значение длительности задержанных импульсов в два этапа: грубо счетно-импульсным методом при помощи счетчика и точно в пределах грубого шага квантования шкалы при помощи хронотронной схемы, состоящей из последовательно соединенных линий задержки и группы схем совпадений. I ил.!

Изобретение относится к контрольно-измерительной технике и может использоваться при создании и испытаниях различных устройств автоматики, телемеханики и аналого-цифрового преобразования информации.

Цель изобретения — расширение функ1 циональных возможностей путем обеспечения перестройки длительности задержанных импульсов с высокой разрешающей способностью, существенно меньшей периода генератора стабильной частоты.

Поставленная цель достигается за счет введения в известное устройство дополнительного регистра, двух коммутаторов кодов, счетного триггера, формирователя импульсов фронта, трех элементов ИЛИ, одновибратора, линии задержки формирователя сигнала начального сброса с соответствующими связями. Зто позволяет формировать как значение задержки, так и значение длительности задержанных импульсов в два этапа: грубо-счетно- 25 импульсным методом при помощи счетчика и точно в пределах грубого шага квантования шкалы — при помощи хронотронной схемы, состоящей из последовательно соединенных линий за- 3р держки и группы схем совпадений.

На чертеже изображена схема устройства. (число ll схем совпадений в каждой из групп выбрано равным четырем).

Устройство содержит генератор 1 стабильной частоты, триггеры 2,3 и

4.!-4.4, счетный триггер 5, одно2 вибратор 6, схемы 7 и 8 совпадений, схемы совпадений первой 9.1-9.4., второй 10.1 — 10.4 и третьей !1.1. — 11.4 групп линии 12.1 — 12.3, 13 и 14 задержки, логические элементы ИЛИ 1520, формирователь 2!.импульсов фронта, первый регистр кода синтезируемой задержки 22, второй регистр кода длительности задержанного импульса 23, коммутаторы 24 и 25 кодов, дешифратор 26, счетчик 27, формирователь 28 сигнала начального сброса.

Генератор 1 стабильной частоты соединен с первым входом схемы 8 совпадений, второй вход которой подключен к инверсному выходу триггера 2, а выход — к первому входу элемента

ИЛИ 16. Схема 7 совпадений первым входом соединена с прямым выходом триггера 2, а выходом подключена к второму входу элемента ИЛИ 16. Триггер 3 выходом подключен к первым входам схемы 9.1-9.4 совпадений первой группы, соединенных выходами со входами элемента ИЛИ 17. Каждая из схем

10.1-10.4 совпадений второй группы соединена своим выходом с входом установки единицы одного из триггеров

4.1-4.4, схем 11..1.-11.4 совпадений третьей группы соединены своими первы" ми входами с прямыми выходами соответствующих триггеров 4. 1-4, 4, а выходами — с четырьмя входами второго элемента ИЛИ 18.

Входы регистра 22 соединены пораз- рядно с шинами записи кода задержки.

Вторые входы схем 9,1-9.3, 10.1-10.3 и 11.1-11.3 совпадений во всех трех

25 з ! 443 .группах подключены к входам соответствующих линий 12.1 — 12.3 задержки, соединенных последовательно друг с другом, вторые входы схем 9.4,10.4 и 11.4 совпадений соединены с выходом линии 12.3 задержки, третьи входы схем 9.1-9.4 совпадений первой группы соединены с соответствующими выходами дешифратора 26, а вход ли- )p нии 12,1 задержки соединен с выходом элемента ИЛИ 16; Выход элемента ИЛИ

18 соединен с тактовым входом счетчика 27, выход которого подключен к входу установки единицы триггера 2 15 непосредственно и через линию 13 задержки — к входу установки единицы триггера 3 и второму входу схемы 7 совпадений. Входы установки нуля триггеров 2 и 3 соединены между собой и подключены к выходу элемента

ИЛИ 20, инверсный выход каждого из триггеров 4.1-4.3 соединен с третьим входом соответствующей схемы 11.2, 1l.3 и 11.4 совпадений, а триггер

4.4 ийверсным выходом подключен к третьему входу схемы 11.1 совпадений.

Регистр 23 соединен входами с шинами записи кода длительности выходных импульсов, коммутатор 24 со- ЭО единен поразрядно своими первыми и вторыми входами с выходами младших разрядов регистров 22 и 23 соответственно, а выходами подключен поразрядно к соответствующим входам дешифратора 26, коммутатор 25 соединен поразрядно своими первыми и вторыми входами с выходами старших разрядов регистров 22 и 23 соответственно, а выходами подключен пораз- 4р рядно к соответствующим информационным входам счетчика 27, счетный триггер 5 подключен своим тактовым вхо: дом к выходу элементов ИЛИ 17 и первому входу элемента ИЛИ 29, а выхо- 45 дом соединен с управляющими входами коммутаторов 24 и 25, выходной клеммой устройства и через формирователь

21 импульсов фронта — с первым входом элемента ИЛИ 15, соединенного вторым 5О ,входом с входной клеммой устройства, а выходом через одновибратор 6 — с входом установки режима счетчика 27 и, кроме того, через линию 14 задержки— с первыми входами схем 10.1 10.4 55 совпадений второй группы и пятым входом элемента ИЛИ 18.

Формирователь 28 сигнала начального сброса своим выходом соединен с

l5l входом установки нуля счетного триггера 5, вторым входом элемента ИЛИ

20 и первым входом элемента ИЛИ 19, второй вход которого соединен с выходом счетчика 27, а выход — с входами установки нуля триггеров 4.1 — 4.4.

Требуемое значение задержки в устройстве формируется в два этапа: грубо-счетно †импульсн методом при помощи счетчика и точно в пределах грубого шага квантования шкалы— при помощи хронотронной схемы, состоящей из последовательно соединенных линий 12.1 12.3 задержки и группы схем 9.1-9.4 совпадений. Аналогичным образом задается длительность выходного импульса устройства.

В качестве эталона времени в схеме грубой задержки используется непрерывно работающий генератор стабильной частоты, неопределенность фазы которого относительно запускающих импульсов компенсируется с точностью до точного кванта при помощи устройства синхронизации, включающего в себя, кроме упомянутых линий 12.1 — 12.3 задержки, две группы схем совпадений (10.1-10.4, 11.1 — 11.4) и триггеры

4 ° 1.-4.4.

При включении питания устройства формирователь 28 сигнала начального сброса вырабатывает импульс, приводящий в нулевое состояние триггер 5, через элементы ИЛИ 19 — триггеры 4.14,4, а через элемент ИЛИ 20 — триггеры 2 и 3. Перед началом .работы в регистры 22 и 23 любым известным способом по шинам записи заносятся коды, соответствующие требуемым значениям задержки и длительности выходного импульса.

Нулевому состоянию триггера 5, управляющего коммутаторами 24 и 25, соответствует подключение младших разрядов регистра 22 к входам дешифратора, а старших — к информационным входам счетчика. Триггер 2 блокирует схему 7 совпадений и деблокирует схему 8 совпадений, вследствие чего импульсы генератора 1, пройдя схему 8 совпадений и логический элемент ИЛИ

16, поступают на последовательно соединенные линии 12.1 — 12.3 задержки.

Триггер 3 блокирует по первому входу схемы 9.1-9.4 совпадений первой группы. Выходы дешифратора 26 блокируют по третьему входу все схемы совпадений первой группы, за исключением

144315) схемы, номер которой на единицу пре— вышает число, занесенное в младшие разряды регистра 22. На входах дешифратора 26 присутствует код младших разрядов регистра 22, подключен5 ного к нему через коммутатор 24.

Задерживаемый импульс через логический элемент ИЛИ 15 запускает одно1 вибратор 6, сигналом с выхода которо- )0 го счетчик 27 переводится в режим занесения. В это время сигналом элемента

ИЛИ 15, прошедшим линию 14 задержки и элемент ИЛИ 18, осуществляется занесение в счетчик 27 цифрового эквивален- )В та грубой части задержки, содержащегося в старших разрядах регистра 22.

Одновременно схемы совпадений второй группы регистрируют совпадения выходного сигнала линии 14 задержки со 20 сдвинутыми друг относительно друга во времени выходными импульсами элемента ИЛИ 16 и линий 12.1.-12.3 задержки. На выходах схем 10.1-10.4 совпадений группы, зарегистрировавших совпадения, появляются импульсы, которые устанавливают в единичное состояние соответствующие триггеры 4.1—

4.4. группы. При этом первый из установившихся триггеров 4.1.-4.4 блоки в 30 рует схему 11.)-11.4 совпадений третьей группы, номер которой превышает на единицу номер упомянутого триггера, и открывает схему совпадений с номером, равным номеру триггера, Так как вторые входы каждой схемы 11.1—

11.4 совпадений третьей группы присоединены к соответствующим отводам линий задержки 12.1 — 12.3 задержки, то в зависимости от момента прихода 40 запускающего сигнала относительно фазы генератора ) на выходе одной из схем 11.1-11.4 совпадений третьей груп= ! пыпоявляется серияимпульсов,сфазированная с моментом появления запускающе- 45 го сигнала и начинающаяся следующим за совпадающим с этим сигналом импульсом об разцового генератора. С выхода логического элемента ИЛИ 18 эта серия импульсов поступает на тактовый вход б0 счетчика 27, включенного в режим вычитания.

Для правильной работы схемы длительности входного задерживаемого и опорных сигналов, а следовательно, и временное разрешение схем 10.1-10.4" совпадений выбираются так, чтобы совпадения могли регистрироваться только в одной или в двух смежных схемах

10.1-10.4 совпадений группы. Соотношение длительности импульсов 1 образцового генератора 1 и типовой средней задержки r распространения использу3 емых элементов в предлагаемом устройстве должно обеспечивать правильность функционирования цепочек элементов

10.i-4.i-)l.i. Его максимальное значение должно быть таким, чтобы исключить прохождение через вентили группы 1).1.-11.4 импульсов, зарегистрированных как совпадающие в соответствующих вентилях группы 10,11-10.4 с выходными сигналами элемента 14, Минимальная длительность импульсов

I определяется самой элементной базой.

При обнулении счетчика ?7 его вь1ходным сигналом устанавливается в единичное состояние триггер 2 и через элемент ИЛИ 19 сбрасываются триг-, геры 4.1.-4.4, Триггер 2 блокирует при этом схему 8 совпадений и деблокирует схему 7 совпадений, а на тактовый вход счетчика 27 прекращается поступление импульсов с логического элемента ИЛИ 18.

Задержанный линией 13 задержки на время, необходимое для прекращения переходных процессов в линиях 12.1.—

12.3 задержки, выходной импульс счетчика 27 поступает на второй вход схе мы 7 совпадений и вход установки единицы триггера 3, который при переключении B это состояние деблокирует по первым входам все схемы 9.1.-9.4 совпадений первой группы.

Импульс с выхода схемы 7 совпадений,пройдя логический элемент ИЛИ 16, поступает на вход линии 2. ) задержки .

Далее этот импульс, пройдя по цепи линий 12. 1 —.12.3 задержки и одну схему

9.!-9.4 совпадений первой группы, которая деблокирована по третьему входу дешнфратором 26, подается на логический элемент ИЛИ 17. Выходньы сигналом логического элемента ИЛИ 17 через логический элемент ИЛИ 20 сбрасываются в исходи е состояние триггеры 2 и 3. Одновременно с этим выходным сигналом логического элемента

ИЛИ 17 переключается в единичное состояние счетный триггер 5, что приводит к переключению коммутаторов 24 и

25, так, что входы деши ратора 26 ока зываются соединенными с младшими раз" рядами регистра 23, а выходы старших разрядов регистра 23 через коммутатор, 1443151 цессы.

Величина временной задержки, формируемой устройством, определяется З0 выражением:

Т, .= Т, + КТ,+ 1Т где Т, — постоянная величина, куда . входит временной сдвиг, создаваемый линиями 13 и 14 задержки, а также задержки логических элементов;

Т вЂ” временной сдвиг, создаваемый одной секцией линии 12 40 задержки;

К вЂ” число, занесенное в младшие разряды регистра 22 (для варианта устройства, приведенного на чертеже, оно может 45 принимать значения от О до

3);

Т вЂ” период следования импульсов генератора стабильной частоты 1; 50

M — число, занесенное в старшие разряды регистра 22.

Величина Т должна выбираться из условия nT = Т . В реальной схеме это условие может не выполняться, 55 из-за, чего возникнет несоответствие грубого и точного шагов квантования и неоднородность последнего. Для обеспечения работоспособности схемы и

25 присоединяются к информационным входам сч е тч ик а 27 .

Положительный перепад напряжения с выхода триггера 5 поступает на фор5 мирователь 21, вырабатывающий короткий импульс с длительностью, равной длительности входного задерживаемого сигнала, который, пройдя через логический элемент ИЛИ 15 и линию за- )0 держки 14, запускает цикл формирования длительности выхсдного импульса, Цикл формирования длительности повторяет предыдущий от момента поступления запускающего сигнала на второй l5 вход логического элемента ИЛИ 15 до появления импульса на выходе логического элемента ИЛИ 17. Последним сбрасывается в нулевое состояние счетный триггер 5 н схема переводится в исход.20 ное состояние. Наличие линии 14 задержки обеспечивает при этом запуск цикла формирования длительности толького после того момента, когда последний импульс цикла формирования за- 25 держки покинет элементы 12.1.-12.3 и в них завершатся переходные происключения погрешностей по грубой шкале необходимо, чтобы превышение пТ над Т не превосходило некоторой критической величины, когда возможно перекрытие очередного выходного импульса элемента 16 с предшествующим импульсом, еще не покинувшим цепь линий 12.1-12.3 задержки. Подобные ограничения накладываются и на превышение Т, над пТ, т.е. на отклонение их разности в противоположную сторону. Это необходимо для тогр, чтобы исключить тройные совпадения и просчеты по точной шкале.

Величина длительности импульса, формируемого на выходе устройства, определяется аналогичным образом через числа, занесенные в старшие и младшие разряды регистра 23, а также содержит постоянную составляющую ограничивающую снизу диапазон длительности выходных сигналов.

Скважность импульсов опорного генератора в предлагаемом устройстве зависит от выбранного значения шагов квантования по точной и грубой шкале. Определяющим при этом является значение точного шага кван-, тования, минимально достижимое зна- чение которого зависит, прежде всего, от временного разрешения цепочек схем совпадений группы 10. Разрешение должно быть больше устанавливаемого шага квантования во избежание пропуска дискретов по точной шкале. С другой стороны оно не должно превышать 2Т во избежание фиксации тройных совпадений импульсов образцового генератора с входными импульсами. .Длительность выходного импульса задается с высокой точностью и может перестраиваться с малым шагом в пределах, соответствующих пределам перестройки значения задержки.

Достигается данный результат без существенного усложнения устройства, поскольку основные цепи формирования задержки используются также и для задания длительности импульса.

Конструктивно устройство полностью реализуется на интегральных схемах эмиттерно-связанной и транзисторно-тразисторной логики. формула изобретения

Комбинированное устройство временной задержки и формирования им14431

9 пульсов, содержащее и-1 последовательно соединенные линии задержки одинаковой длины, первую группу из п схем совпадений, соединенных выходами с первыми п входами первого элемента ИЛИ, вторую группу из и схем совпадений, каждая из которых соединена своим выходом с входом установки единицы одного из и триггеров,,10 третью группу из и схем совпадений, соединенных своими первыми входами с прямыми выходами соответствующих триггеров, а выходами — с первыми и входами второго элементами ИЛИ, ге- 15 нератор стабильной частоты, соединенный с первым входом (Зп+1)-й схемы совпадений, второй вход которой подключен к инверсному выходу (и+1)—

ro триггера, а выход — к первому вхо- 20 ду третьего элемента ИЛИ, (Зп+2)-ю схему совпадений, первым входом соединенную с прямым выходом (и+1)-ro триггера, а выходом подключенную к второму входу третьего элемента ИЛИ, (и+2)-й триггер, выходом подключенный к первым входам п схем совпадений первой группы, регистр, входы которого соединены с шинами записи кода задержки, причем первые и-1 одноименных схем совпадений во всех трех группах соединены своими вторыми входами с входами соответствующих линий задержки, вторые входы схем совпадений с номером и всех трех 35 групп соединены с выходом (n-1)-й линии задержки, вход первой линии задержки соединен с выходом третьего элемента ИЛИ, выход второго элемента ИЛИ соединен с тактовым входом 40 счетчика, третьи входы каждой из и схем совпадений первой группы соединены с соответствующими выходами дешифратора, выход счетчика подключен к входу установки единицы (и+1) — 45 го триггера и через и-ю линию задержки — к входу установки единицы (n+2)-ro триггера и второму входу (3n+2)-й схемы совпадений, входы установки нуля (n+1) -ro и (n+2)-ro 50 триггеров соединены между собой, инверсный выход каждого из и-1 первых триггеров соединен с третьим входом одной схемы совпадений третьей группы с номером, на единицу большим номера триггера, а и-й триггер инверсным выходом подключен. к третьму входу первой схемы совпадений третьей группы, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей путем обеспечения перестройки длительности задержанных импульсов с дискретностью, существенно меньшей периода генератора стабильной частоты, в него введены дополнительный регистр, соединенный входами с шинами записи кода длительности выходных импульсов, два коммутатора кодов, счетный триггер, формирователь импульсов фронта, четвертый, пятый и шестой элементы ИЛИ, одновибратор, (nial)-я линия задержки, формирователь сигнала начального сброса, причем первый коммутатор соединен поразрядно своими первыми и вторыми входами с выходами младших разрядов соответственно основного и дополнительного регистров, а выходами подключен поразрядно к соответствующим входам дешифратора, второй коммутатор соединен поразрядно своими первыми и вторыми входами с выходами старших разрядов соответственно основного и дополнительного регистров, а выходами подключен поразрядно к соответствующим информационным входам счетчика, счетный триггер подключен своим тактовым входом к выходу первого элемента ИЛИ и первому входу четвертого элемента ИЛИ, а выходом соединен с управляющими входами коммутаторов, выходной клеммой устройства и через формирователь импульсов фронта — с первым входом пятого элемента ИЛИ, соединенного в свою очередь вторым входом с входной клеммой устройства, а выходом через одновибратор — с входом установки режима счетчика и, кроме того, через (и+1)-ю линию задержки — с первыми

1 входами и схем совпадений второй группы и (и+1)-м входом второго элемента ИЛИ, формирователь сигнала начального сброса своим выходом соединен с входом установки нуля счетного триггера, вторым входом четвертого элемента ИЛИ и первым входом шестого элемента ИЛИ, второй вход которого соединен с выходом счетчика, а выход — с входами установки нуля первых и триггеров, выход четвертого элемента ИЛИ соединен с входами установки нуля (n+1)ro и (и+2}-ro триггеров.

Комбинированное устройство временной задержки и формирования импульсов Комбинированное устройство временной задержки и формирования импульсов Комбинированное устройство временной задержки и формирования импульсов Комбинированное устройство временной задержки и формирования импульсов Комбинированное устройство временной задержки и формирования импульсов Комбинированное устройство временной задержки и формирования импульсов 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использова-

Изобретение относится к импульсной технике и может быть использовано при контроле периодических импульсных последовательностей в системах управления и регулирования

Изобретение относится к области импульсной технике и может быть ис пользовано в вычислительной технике ив автоматике

Изобретение относится к области аналого-цифровой техниЛи и предназначено для использования в автоматических приемных устройствах, устройствах анализа импульсных сигналов и устройствах автоматики для определения моментов появления и уровня локальных и основного максимумов сигнала

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики для блокировки импульсного сигнала на входе ждущего генератора или счетчика команд программного устройства

Изобретение относится к контрольно-измерительной технике и может быть использовано для формирования задержанньк импульсов с необходимо

Изобретение относится к области электроники и может найти применение в интегральных схемах на МДП-транзисторах преимущественно дпя построения углов синхронизации микропроцессорных интегральных схем

Изобретение относится к автоматике и вычислительной технике и может быть использовано для формирования импульсов, свободных от влияния дребезга контактов в устройствах с механическими контактами и для формирования коротких одиночных импульсов по фронту длинных импульсных или потенциальных сигналов

Изобретение относится к преобразовательной технике, в частности к детектированию амплитудных значений сигнала

Изобретение относится к преобразовательной технике, в частности к измерениям пиковых (амплитудных) значений сигнала

Изобретение относится к контрольно-измерительной технике и может быть использовано при измерении скорости вращения роторов турбонасосных агрегатов энергоустановок и других вращающихся узлов

Изобретение относится к импульсной технике и может быть использовано в системах автоматики и вычислительной техники при управлении сложными технологическими объектами, функционирующими в нечеткой обстановке

Изобретение относится к области информационно-измерительной и вычислительной техники и предназначено для подсчета выбросов или провалов напряжения, длительность превышения которыми различных уровней анализа больше заданных критических значений

Изобретение относится к области информационно-измерительной и вычислительной техники и предназначено для подсчета выбросов или провалов напряжения, длительность превышения которыми различных уровней анализа больше заданных критических значений

Изобретение относится к области информационно-измерительной и вычислительной техники и предназначено для подсчета выбросов или провалов напряжения, длительность превышения которыми различных уровней анализа больше заданных критических значений

Изобретение относится к области информационно-измерительной и вычислительной техники и предназначено для подсчета выбросов или провалов напряжения, длительность превышения которыми различных уровней анализа больше заданных критических значений

Изобретение относится к информационно-измерительной и вычислительной технике и предназначено для подсчета выбросов или провалов напряжения, длительность превышения которыми различных уровней анализа больше заданных критических значений, а также определения суммарного времени отказов электрооборудования при нестационарном напряжении в электрических сетях
Наверх