Многостабильный счетный триггер

 

Изобретение относится к цифровой технике и может быть использовано для счета импульсов. Цель изобретения - упрощение устройства. Она достигается за счет новых функциональных связей между элементами схемы. Многостабильный счетный триггер содержит входную шину 1, вспомогательные элементы И-НЕ 2-5, коммутирующие элементы И-НЕ 6-9 и основные элементы И-НЕ 10-16. 1 ил.

СО!ОЗ СОНЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (5!)4 II 03 К 29/00

ГОСУДАРСТНЕ1-!НЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (21) 4315632/24-21 (22) 09.10.87 (46) 15,05.89. Бюл. !1:. 18 (72) В,Ф,Мочалов и В.H.ÍHêoëàåâ (53) 621.374,3(088 8) (56) Авторское свидетельство СССР

М 733108, кл. Н 03 K 29/00» !980.

Горбатов В.А. и др, Регулярные струКтуры автоматного управления.

М.: Машиностроение, 1980, с. 193, рис. 102.

„„SU,» 1480124 (54) МЬ!ОГОСТАБИЛЬНЬЙ СЧЕТНЫЙ ТРИГГЕР (57) Изобретение относится к цифровой технике и может быть использовано для счета импульсов. Цель изобретения — упрощение устройства, Она достигается за счет новых функциональных связей между элементами схемы. Многостабильный счетный триггер содержит входную шину вспомогательные элементы И-НЕ

2-5, коммутирующие элементы И-НЕ

6-9 и основные элементы И-HE 10-!6.

1 ил.! 480! 24 2

Изобретение относится к цифровой технике и может быть использовано для пересчета импульсов.

Цель изобретения — упрощение многостабильного счетного триггера.

На чертеже изображена функц»»ональная схема предлагаемого триггера.

М»»огостабильнь»й» счетный триггер содержит входную шину 1 с первого . по четвертый вспомогательные элементы И-НЕ 2-5, с первого по четвертый коммутирующие элементы И-НЕ 6-9, 15 с первого по седьмой основные элементы И-HE 10-16. Выход первого основного элемента И-IIE 10 соединен с входом первого вспомогательного элемента

И-НЕ 2 и входами второго 11, четвертого 20

13, пятого 14 и седьмого 16 основных элементов И-!IE, Выход второго основного элемента И-НЕ 11 соединен с входом второго вспомогательного элемента

И-НЕ 3 и входами первого 10, третьего 12, пятого 14 и шестого 15 основных элементов И-НЕ. Выход третьего основного элемента И-НЕ 12 соединен с входами второго 11, четвертого

13, шестого 15 и седьмого 16 основ- 30 ных элементов И-НЕ, выход четвертого основного элемента И-НЕ 13 соединен с входами первого 10, третьего 12, пятого 14 и седьмого 16 основных элементов И-HE. Выход пятого основного элемента И-НЕ 14 соединен с входами первого 10, второго 11, четвертого

13 и шестого 15 основных элементов

И-НЕ, выход шестого основного элемента И-НЕ 15 соединен с входами второ- <0

ro ll, третьего 12, пятого 14 и седьмого 16 основных элементов И-HE. Выход седьмого основного элемента И-НЕ

16 соединен с входами первого 10, третьего 12, четвертого 13 и шестого 45

15 основных элементов И-. HE. Выход

i-го коммутирующего элемента И-НЕ (например, 6) соединен с входом i-ro (2-ro) вспомогательного элемента И-НЕ выход которого соединен с входом

i-ro (6-го) коммутирующего элемента

И-HE. Выход четвертого коммутирующего элемента И-.НЕ 9 соединен с входом первого коммутирующего элемента И-HE

6, С входами всех коммутирующих элементов И-НЕ 6-9 соединена входная шина 1. Выход первого вспомогательного элемента И-НЕ 2 соединен с входом четвертого коммутирующего элемента

И-Ш; 9, выход которого соединен с входом шестого основного элемента

И"HE 15. Выход второго вспомогательного элемента И-НЕ 3 " îå..äèíåí с входом первого коммутиру»ощего элемента

И-HF. 6, выход которого соединен с входами всех остальных коммутирующих элементов И-НГ 7-9 и входами перво-. го 10 и седьмого 16 основных элементов И-HE . Выход третьего вспомогательного элемента И-НЕ соединен с входом второго коммутирующего элемента H-HE 7, выход которого соединен с. входами первого 6 и третьего 8 коммутирующих элементов И-НЕ с входами второго 11 и третьего 12 основных элементов И-НЕ. Выход четвертого вспомогательного элемента И-НЕ 5 соедипен с входом третьего коммутирую»»»его элемента И-НЕ 8, выход которого соединен с входами всех остальных коммутирующих элеме»»тов И-НЕ 6, 7 и 9

z» входами четвертого 13 и пятого !

4 основных элементов И-НЕ, Выход третьего основного элемента И-НЕ 12 соединен с входом второго вспомогательного элемента И-НЕ 3, Выходы четвертого 13 и пятого 14 основных элементов И-HE соединены с входами третьего вспомогательного элемента

И-НЕ 4. Выход шестого основного элемента -HF. 15 соединен с входом четвертого вспомогательного элемента

И-НЕ 5, выход седьмого основного элемента И-НЕ 16 соединен с входами первого 2 и четвертого 5 вспомогательных элементов И-НЕ и входом четвертого коммутирующего элемента И-HE

9.

И»»огостабильный счетный триггер работает следующим образом.

В исходном состоянии сигнал на входе 1 отсутствует (п0» ), на выходах элементов И-НЕ 4, 5, 10 и 12 — "0", а на выходах остальных элементов

k,-!IE — "1"

С приходом первого тактового импульс срабатывает элемент И-НЕ 6, "0" с выхода которого устанавливает на выходах элементов И-HE 10 — 16 код 11010

1101011 и блокирует элементы И-НЕ 2, 7, 8, 9 от возможного срабатывания в этом такте, В паузе после первого тактового импульса на выходе элемента И-kIE 2 появляется "0", а на выходе элемента И-НЕ 4 — "1", и подготовленным к срабатывани»о будет элемент .Vi E!E 7. С появлением второго тактово3 1480124

4 го импульса на выходе элемента И-НЕ

7 появляется "0", который устанавливает на выходах элементов И-НЕ 10-6 .код 1111010. В паузе после второго тактового импульса на выходе элемента И-HE 3 появляется "0", а на выходах элементов И-НЕ 2, 5 — "1", и подготовленным к срабатыванию будет элемент И-НЕ 8 и т,д., последовательно срабатывающие элементы И-НЕ 5) 6, 7, 8 и 9 установят на выходах элементов

И-НЕ 10-16 коды: 1011110, 1010111, i 110101, 0111101. Таким образом на выходах многоустойчивого триггера, выполненного на элементах И-НЕ 10-16, получают семь устойчивых состояний;

0101111, 1101011 1111010, 1011110, 10101111, 1110101, 0111101.

Все элементы V-11Е могут быть заменены на элементы ИЛИ-НЕ.

Формула изобретения

11ногостабипьный счетный триггер, 25 содержащий входную шину, вспомогательные, коммутирующие и основные элементы И-НЕ, выход первого основного элемента P.-HE соединен с входом первого вспомогательного элемен- 30 та И-НЕ и входами второго, четвертого, пятого и седьмого основных элементов И-НЕ, выход второго основного элемента И-НЕ соединен с входом второго вспомогательного элемента

И-НЕ и входами первого, третьего, пятого и шестого основных элементов

h-НЕ, выход третьего основного элемента h-HE соединен с входами второго, четвертого, шестого и седьмого 40 основных элементов И-НЕ, выход четвертого основного элемента И-НЕ соединен с входами первого, третьего, пятого и седьмого основных элементов

Vi-HE, выход пятого основного элемен- 4 та И-НЕ соединен с входами первого, второго, четвертого и шестого основных элементов И-НЕ, выход шестого основного элемента И-НЕ соединен с входами второго, третьего, пятого и седь-5 мого основных элементов V-НЕ, выход седьмого основного элемента И-НЕ соединен с входами первого, третьего, четвертс го и шестого и< ног н,.х алев ментов 11-НЕ ) BbE0jI, 1 -Го комму тирующего элемента И-НЕ (i 1,2,3,4) соерц. нен с входом i,-го вспомогательного элемента И-НЕ, выход которого соединен с входом i-го коммутирующего эле. мента И-НЕ, выход четвертого коммутирующего элемента 1"-НЕ соединен с входом первого коммутирующего элемен та И-НЕ, а с входамп всех коммутнру«. щих элементов И-НЕ соединена входная шина, отличающийся тем, что, с целью его упрощения, выход первого вспомогательного элемента И= НЕ соединен с входом четверто-. го коммутирующего элемента И-НЕ, выход которого соединен с входом шестого основного элемента И-НЕ, выход второго вспомогательного элемента

И-НЕ соединен с входом первого коммутирующего элемента И-НЕ, выход которого соединен с входами всех остальных коммутирующих элементов И-НЕ и входами первого и седьмого основных. элементов И-НЕ, выход третьего вспомогательного элемента И-НЕ соединен с входом второго коммутирующего элемента И-НЕ, выход которого соединен с входами первого и третьего коммутирующих элементов И-НЕ и входами второго и третьего основных элементов

И-НЕ, выход четвертого вспомогательного элемента И-НЕ соединен с входом третьего коммутирующего элемента

И-НЕ, выход которого соединен с входами всех остальных коммутирующих элементов И-.НЕ и входами четвертого и пятого основных элементов И-НЕ, выход третьего основного элемента И-НЕ соединен с входом второго вспомогательного элемента И-НЕ, выходы четвертого и пятого основных элементов

-HE соединены с входами третьего вспомогательного элеменТа К-НЕ, выход шестого основного элемента И-HE соединен с входом четвертого вспомогательного элемента И-НЕ, выход седьмого основного элемента И-НЕ соединен с входами первого и четвертого вспомогательных элементов И-НЕ и с входом четвертого коммутирующего элемента И-НЕ.

Многостабильный счетный триггер Многостабильный счетный триггер Многостабильный счетный триггер 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано для троичного счета логических импульсных сигналов

Изобретение относится к цифровой технике и может быть использовано для пересчета импульсов

Изобретение относится к цифровой технике и может быть использовано для пересчета импульсов

Изобретение относится к импульсной технике и может использоваться при построении технических средств в этой области

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к вычислительной и импульсной технике

Группа изобретений относится к устройствам цифровой вычислительной техники, в частности к недвоичной схемотехнике, и предназначена для создания троичных счетных триггеров и счетчиков. Техническим результатом является создание троичного триггера со счетным входом (Т-триггера) и троичного реверсивного счетчика, содержащего троичный триггер. Троичный Т-триггер содержит узел троичной схемотехники, троичный полусумматор, троичный D-триггер и пять пороговых элементов троичной логики. 2 н.п. ф-лы, 6 ил., 6 табл.

Изобретение относится к устройствам цифровой вычислительной техники, в частности к недвоичной схемотехнике. Технический результат заключается в обеспечении в среде интегральной полупроводниковой электроники устройств на основе симметричной троичной системы с цифрами +1, 0 и -1. Технический результат достигается за счет включения в троичного реверсивного регистра сдвига, который содержит троичные дешифраторы 1×3, троичные мультиплексоры, троичные D-триггеры и два пороговых элемента троичной логики. 2 ил., 3 табл.
Наверх