Генератор символов

 

Изобретение относится к вычислительной технике и может быть использовано при построении устройств для отображения графической информации. Цель изобретения - расширение области применения генератора путем увеличения числа воспроизводимых форматов символов. Это достигается введением коммутаторов 9 и 10, регистра 14, преобразователя кодов 12, сумматора 13, блока 15 сравнения и соответствующих функциональных связей, что позволяет осуществлять предварительный расчет и хранение коэффициентов увеличения каждого элемента разложения матрицы символа за счет линейной интерполяции и формировать требуемый размер символа с учетом рассчитанных коэффициентов путем выдачи символов приращения относительно заданных координат крайнего левого нижнего элемента матрицы. 8 ил.

СОЮЗ СОЯЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (gg)g С 09 С 1/08

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н ABTOPCHOMY СВИДЕТЕЛЬСТВУ

Цель изобретения — расширение области применения генератора путем увеличения числа воспроизводимых форматов символов. Это достигается введением коммутаторов 9 и 10 регистра . t4 преобразователя кодов 12, сумматора

13, блока 15 сравнения и соответствующих функциональных связей, что позволяет осуществлять предварительный расчет и хранение коэффициентов увеличения каждого элемента разложения матрицы символа sa счет линеййой интерполяции и формировать требуеммый размер символа с учетом рассчитанных коэффициентов путем выдачи символов приращения относительно заданных ко: ординат крайнего левого нижнего эле, мента матрицы. 8 ил. нюх

ГОСУДАРСТ8ЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЬГГИЯМ

ПРИ ГННТ СССР (21) 4235066/24-24 (22) 23. 04. 87 (46) 15. 03. 90 ° Бюл. № 10 (71) Донецкий политехнический институт (72) Ю.А. Коба, А.Я. Аноприенко и Е.А. Башков (53) 681.327.11(088.8) (56) Патент США № 4409591, кл. G 06 F 3/14, опублик. 1982, Патент США ¹ 4283724, кл, G 06 F 3/14, опублик. 1981, (54) ГЕНЕРАТОР СИМВОЛОВ (57) Изобретение относится к вычислительной технике и может быть испольsoвано при построении устройств для отображения графической информации., Я0, 1550572 А 1

1550572

Изобретение относится к вычислительной технике и может быть использовано при построении устройства для

Отображения графической информации.

Цель изобретения - расширение об5 ласти применения генератора за счет увеличения числа воспроизводимых форматов символов, На фиг. 1 представлена структур«ая схема генератора; на фиг. 2— труктурная схема блока управления; а фиг. 3 — структурная схема преобазователя кодов; на фиг. 4 - струкурная схема блока сравнения" на 15

r, 5 — - таблица прожига ПЗУ микроманд блока управления; на фиг. 6-8— икропрограмма работы устройства.

Генератор:символов содержит блок

1 постоянной памяти (разложения матиц символов), сдвиговый регистр 2, ервый 3, второй 4, третий 5, четверчьм 6 и пятый 7 счетчики, блок 8 огеративной памяти (параметры генерируе чого символа). первый 9 и второй 10 25 коммутаторы, первый регистр 11, преобразователь 12 кодов, сумматор 13, втор эй регистр 14, блок 15 сравнения, блок 16 управления.

Позициями 17-24 обозначены соответствующие входы, а 25-40 - соответствующие выходы блока 16 управления.

Блок 16 управления содержит ПЗУ 41 рокоманд, регистр 42 адреса, комтаторы 43 и 44, элементы И 45-48, э пементы ИЛИ 49-51, триггер 52.

Позициями 53-58 обозначены соот1 в этствующие входы и выходы в блоке 16.

Преобразователь 12 коцов содержит формирователь 59 константы М, формиро-40 ватель 60 константы N коммутатор

6 1, формирователь 62 обратного кода, Позициями 63 и 64 обозначены входы к эммутатора 61.

Блок 15 сравнения содержит узел бр сравнения с нулем, узел 66 сравненйя с константой М, узел 67 сравнения с константой (М + N + 1) и узел 68 сравнения с константой (М-1).

Блок 1 постоянной памяти предназначен для хранения битового разло50 жЕния матриц всех генерируемых симвОлов с возможностью считывания при подаче соответствующего адреса и управляющего сигнала.

Сдвиговый регистр 2 слукит для приема и хранения размера символа в единицах растра по вертикали, а также приема, хранения и сдвига вправо-влево считанной информации из блока 1. Все действия выполняются по сигналу, формируемому элементом

Ю1И 50.

Первый счетчик 3 представляет собой счетчик rro модулю M и предназначен для, формирования младших разрядов адре.са блока 1 разложения мат" риц символов.

Второй 4 и третий 5 счетчики служат для формирования адреса считывания-записи блока 8 аператйвной памяти о

Четвертый 6 и пятый 7 счетчики являются вычитающими и предназначены для приема из блока 8 оперативной памяти масштабного коэффициента по координате 7 и Х соответственно и его последовательного уменьшения на единицу.

Блок 8 оперативной памяти служит для приема и хранения масштабных коэффициентов .каждого элемента матрицы разложения по координатам Х и Y. Емкость его составляет (М + N) ячеек памяти.

Позициями 69-73 обозначены соответственно информационный вход, входа сигналов управления записью координат Х и У, вход сигнала сброса и вход синхросигнала генератора.

Коммутатор 9 предназначен для коммутации на сдвиговый регистр 2. информации, поступающей либо с входа

69, либо с выхода блока 1 под действием управляющего сигнала с выхода

33. блока 16.

Коммутатор 10 служит для коммутации адреса считывания-записи блока 8 оперативной памяти, поступающего либо с выхода счетчика 4, либо с выхода счетчика 5 под действием управляющего сигнала с выхода 28 блока 16 управления.

Регистр 11 осуществляет прием и хранение размера символа в единицах растра rio горизонтали, а также прием и хранение кода генерируемого символа, который служит в качестве старших разрядов адреса блока 1 разложения матриц символов.

Преобразователь 12 кодов предназначен для формирования коснтант М и N, коммутации коммутатором 61 под действием управляющих сигналов с блока 16 управления информации с четырех направлений на одно со сдвигово1550572

20 го регистра 2, регистра i 1, формирователей 59 и 60 констант М и N, а также получения обратного кода числа и возникающего переноса с помощью формирователя 62 обратного кода под действием управляющего сигнала с вхо-. да 63.

Сумматор 13 служит для суммирования информации, поступающей с преобразователя 12 и регистра 14 с учетом переноса °

Регистр 14 осуществляет запись и хранение результата суммирования, поступающего с сумматора 13.

Блок 15 сравнения предназначен для формирования признаков выполнения операций, которые анализируются в блоке 16 управления, причем узел

65 сравнения с нулем вырабатывает признаки "Ст4=0" и "Ст5=0". узел 66 сравнения с константой М вЂ” признак

"СтЗ=М", узел 67 сравнения с константой (M + N. + 1) формирует признаки

"СтЗ=(М + И + 1)" и "Ст2=(М + N+ 1)", 25 а узел 68 сравнения с константой (М-1) — признак "Ст2=(М-1). В блоке

15 вырабатывается сигнал в результате суммирования поступающей информации на сумматоре 13 и является знаком 30 этой суммы Зн Е .

Блок 16 управления необходим для управления работой генератора путем выдачи управляющих сигналов с учетом анализа сформированных признаков.

Таблица прожига ПЗУ МК 41 представлена на фиг. 5.

Устройство работает следующим образом.

В основу процесса определения ко- 4р эффициентов увеличения каждого элемента разложения матрицы символа по координате Х положена линейная интер= поляция диагонали прямоугольника со сторонами по горизонтали и вертикали 45 соответственно йХ и М, где ЬХ— размер поля генерируемого символа;

М вЂ” размер стандартной матрицы этого символа, хранимый в блоке 1, по горизонтали в единицах растра.. Опреде- 5р ление коэффициентов увеличения каждого элемента разложения матрицы символа по координате Y производится аналогично, но для диагонали прямоугольника со стороны соответственно

N и Ь7, где N — размер стандартной матрицы, хранимой в блоке 1; ЬУ— размер поля генерируемого символа по вертикали в единицах растра. Под полем генерируемого символа понимается прямоугольная область экрана с размерами сторон д Х, йУ, в которую необходимо "вписать" символ.

Очередной шаг интерполяции выбирается при анализе знака оценочной функции F: если íà i-м шаге F.; О, то делается шаг по Х и F;, Г, — ДУ; если F; (О, то шаг по Y и F;„

= F

В исходное состояние генератор устанавливается по входу 72 сигналом

"Сброс". При этом обнуляется триггер

52 и регистр 42 адреса микрокоманд (МК), что приводит к установлению логического "О" на управляющем входе регистра 42 М и считыванию с нулевой ячейки ПЗУ МК 41 первого слова МК (фиг. 5). Поскольку нулевой разряд

MK равен нулю, ЗпХ=О, Зп7=0, то на информационном входе триггера 52 элементом ИЛИ 51 формируется логический "О", который будет записываться по переднему фронту сигнала СИ в каждом последующем такте, что приведет к удержанию логического "О" на управляющем входе регистра 42 адреса до прихода сигналов ЗпХ, ЗпУ по входам 70 и 71. С инверсного выхода триггера 52 логическая "1" подается на вход элемента И 45, разрешая передачу сигнала ЗпХ на вход элемента . ИЛИ 51. Таким образом, генератор перейдет в состояние ожидания прихода внешних сигналов ЗпХ, ЗпУ. Коммутатор 43 подключает на свой выход один из восьми информационных сигналов

"О", 24, 19, 20, 17, 21, 18, 22 в зависимости от управляющего поля (УП) MK (разряды — 1-3 ПЗУ МК 41, фиг. 5) . Поскольку в нулевой ячейке

ПЗУ МК 41-УП-ООО, то коммутатор 43 выдает на свой выход логический "О".

Коммутатор 44 под действием этого сигнала подключит на свои выходы адресное поле (входы) 57, т.е. адрес следующей МК=00001, который будет удерживаться на входе регистра 42 адреса до прихода переднего фронта сигнала с выхода 54 элемента И 46.

Установка размера поля генерируемого символа осуществляется следующим образом (фиг. 6, блок 2). По приходу сигнала ЗпХ, который как и ЗпУ может быть асинхронным по отношению с СИ, на информационном вхо|де триггера 52 через элементы И 45 и ИПИ 51 устанавливается логическая

1550572!

II lt 1, которая записывается в триггер

52 по ближайшему переднему фронту сигнала СИ (фиг. 7), что ведет к формированию на информационном входе триггера 52 логического "О", так как инверсный выход этого триггера 52 запрещает действие сигнапа ЗпХ, а улевои разряд считанной по адресу

0000 NK равен О„ Одновременно логи=1! !!

t0 еская 1 с выхода 53 триггера 52 разешает прохождение сигнала СИ через лемент И 46; По переднему фронту

1 формированного импульса в регистр

42 адреса записывается адрес 00001

15 йо которому осуаествляется выборка следующей МК из ПЗУ NK 4t. Поскольку УП=ООО, то коммутатор 43 передает

Йа управляющий вход коммутатора 44

Йогичес1сий "0", который под действи м этого сигнала формирует на входе

20 регистра 42 адреса адрес 000 tO. По переднему фронту сигнала ЗпХ осуществляется запись значения Д Х, установленного ранее на входе 69, регистр

9 этом же такте осуществляется обнуление регистра 14 по сигналу с 18-го азряда ПЗУ МК 4) (блок 4, фиг. 6) . о переднему фронту очередного сигнаа СИ в триггер 52 запишется логичес- 30 кий "О", который запретит подачу СИ фа управляющий вход регистра 42 адреса — генератор перехоцит в состояние ожидания. По приходу сигнала Зп7 (блок 5) на выходе элемента ИЛИ 51 формируется логическая "i которая

3!, 11

Записывается в триггер 5? по переднему фронту сигнала СИ, что разрешает

pro подачу на управляющий вход регистфа 42 адреса, куда записывается адрес

О0010. По этому адресу из ПЗУ МК 41

Фчитывается очередная NK9 у которой йулевой разряд равен "1",. (Этот сиг5

Вал через элемент ИЛИ 5 1 передается на информационный вход триггера 52.

Одновременно коммутатор 9 под действием управляющего сигнала с 25-го разряда ПЗУ МК 41 (логический "0") в соответствии с фиг. 5 коммутирует на йнформационный вход сдвигового регист= ра 2 информацию с входа 69. На управ50 ляющий вход этого регистра поступают сигналы с 26-ro и 27-ro разряда ПЗУ

NK 41, которые настраивают сдвиговый регистр 2 на режим записи. По сигналу

d. выхода элемента ИЛИ 50, равному 1 (так как Злу=1), Й 7, скоммутиров анное на вход сдвигового регистра 2 коммутатором 9, записывается в сдвиговый регистр 2 (блок б, фиг. 6) ° Одновременно по сигналам с 14-ro u

32-ro разряда ПЗУ МК 41 обнуляются четвертый б и третий 5 счетчики, а по сигналам с 20-го и 21-го разрядов преобразователь 12 осуществляет коммутацию с выхода регистра " 1 на вход сумматора ",3, где и происходит суммирование. Указанная коммутация производится следующим образом. Сигналы с 20-го и 21-го разрядов ПЗУ

NK 41, объединенные в третью группу выходов 38 блока 16 управления, поступают ra управляющие входы 63 и

64 (фиг. 3) коммутатора 61, который осуществляет коммутацию выхода регистра 11 на вход формирователя 62 обратного кода. Поскольку сигнал с 20-ro разряДа ПЗУ МК 41 (управляющий вход 63) равен "О", то формирование обратного кода и переноса не производится и формирователь 62 пе" редает скоммутированный код на вход сумматора 13 без изменения. Результат суммирования по сигналу с 19-го разряда ПЗУ МК 41 записывается в регистр t4. В следующем такте по переднему фронту сигнала СИ в триггер

52 записывается "1"9 что разрешает подачу СИ на управляющий вход регистра 42 адреса, куда записывается

00011. По этому адресу из ПЗУ NK 41 считывается МК, поле управляющих сигналов которой содержит управляющие сигналы для преобразователя 12, сдви.гового регистра 2 и счетчика 6. Преобразователь 12 коммутирует на вход сумматора t3 обратный код константы

М с сформированным переносом, который.используется для получения на сумматоре 13 дополнительного кода константы М в процессе суммирования с содержимым регистра 14.

Коммутация и формирование обратного кода с переносом производится следующим образом. Сигналы с 20-ro и 2 1 ro разрядов ПЗУ МК 41 поступают на управляющие входы 63 и 64 ,фиг. 3) коммутатора 61, который осуществляет коммутацию выхода формирователя 59 константы M на вход формирователя 62 обратного кода. Поскольку сигнал с 20-го разряда ПЗУ NK 41 (управляющий вход 63) равен "1"

9 то происходит формирование обратного кода константы М и переноса, которые поступают на соответствующие входы сумматора t3, В результате суммирова1550572

10 ния обратного кода константы М, переноса и содержимого регистра 14 суммы получается разность регистр 14 суммы — формирователь кода M (PC-ФКМ), которая по сигналу с 19-ro разряда

ПЗУ МК 41 запишется в регистр 14. По сигналу с 15-ro разряда ПЗУ MK 41 к содержимому счетчика 6 прибавляется 1 (блок 7, фиг. 6). В этом же такте знак суммы (Зн 7) с выхода сумматора 13 поступает в блок 16 управления на вход коммутатора 42, который передает его на управляющий вход коммутатора 44, (так как УП=001). Если

Зн Х =О (результат суммирования положительный), то коммутатор 44 скоммутирует на вход регистра 42 адреса адресное поле, соответствующее группе выходов 57 ПЗУ МК 41 и равное

00011, т.е. происходит зацикливание блока 7 (фиг. 6) до достижения условия 3H X =1 (результат суммирования отрицательный). Если Зн = 1, то коммутатор 44 передает на вход регистра

42 адреса адрес 00100, что соответствует переходу на блок 9. В следу. ющем такте после считывания из ПЗУ

MK 41 по адресу 00100 очередной МК осуществляется запись содержимого счетчика 6 в блок 8 оперативной памяти по адресу, хранящемуся в счетчике 5, а также прибавление содержи. мого регистра 14 с содержимым регистра 11 и запись результата суммирования в регистр 14. Выполнение блока 9

35 означает окончание вычисления очередного (в данном случае первого) коэффициента увеличения для элемента стандартной матрицы символа по координа- 4 те Х. Это достигается формированием сигнала записи БОП 8 коммутацией коммутатора 10, коммутацией преобразователя 12 и формированием сигнала записи регистра 14 на 19-м разряде ПЗУ МК 41.45

В следующем такте (блок 10) очередная ИК считается по адресу 00101, где происходит обнуление счетчика 6 по сигналу с 14-ro разряда ПЗУ МК 41 и прибавление +1 к счетчику 5 по сигналу с 31-ro разряда ПЗУ MK 41.

В этом же такте содержимое счетчика

5 поступает в блок 15, где вырабатывается признак "СтЗ=М", который поступает на вход коммутатора 43.

УП = 010, этот признак передается на управляющий вход коммутатора 44.

Если признак "СтЗ=И" равен нулю, (т.е. содержимое СтЗ/М), то коммутатор 44 передает на вход регистра 42 адреса адрес 00011, что соответствует зацикливанию до окончания счета всех коэффициентов увеличения элементов разложения матрицы символа по координате Х (блок 11). Если признак

"СтЗ=М"=1, то передается адрес 00110, что соответствует началу счета коэффициентов увеличения по координате Y.

После считывания из ПЗУ МК 41 очередной MK по адресу 00110 происходит обнуление регистра 14 (блок 12) по сигналу с 18-го разряда ПЗУ МК 41.

В следующем такте (блок 13) из ПЗУ

MK 41 считывается МК по адресу 00111 поле управляющих сигналов которой содержит управляющие сигналы для выполнения операции вычитания содержимого сдвигового регистра 2 из содержимого регистра 14 и запись значения результата в регистр 14. Это достигается выдачей управляющих сигналов на преобразователь 12 с целью коммутации обратного кода содержимого сдвигового регистра 2 на вход сумматора 13 и формирования переноса для получения дополнительного кода этого числа на сумматоре 13, а также выдачей сигнала записи сдвигового регистра 2 с

19-ro разряда ПЗУ МК 41. В следующем такте МК, считанная по адресу 01000, выдает управляющие сигналы для выполнения блока 14, а именно-. управляющие сигналы для передачи константы N на вход сумматора 13, сигнал записи результата суммирования содержимого регистра 14 и константы N в регистр 14 — 19-й разряд РЗУ МК 41, сигнал увеличения содержимого счетчика 6 на 1 — 15-й разряд ПЗУ MK 41.

В этом же также осуществляется анализ знака результата суммирования

Зн Е (блок 15). Если знак Зн Ъ =1 (знак результата суммирования отрицательный), то следующим адресом считывания МК .будет адрес 01000, т.е. осуществляется зацикливание выполнения блока 14 до выполнения условия

Зн K =О (знак результата суммирования положительный). Если Зн 2 =О, то осуществляется переход по адресу 01001, т.е. на выполнение блока 16. Условие равенства нулю знака результата суммирования означает, что счет очередного (в данном случае первого) коэффициента увеличения элемента разложения матрицы по координате Y закончен.

Величина коэффициента при этом нахо1550572 дится в четвертом счетчике 6, Следовательно, результатом выполнения блока 16 должно стать занесение содержимого счетчика 6 в блок по адресу, хранящемуся в счетчике 5 генератора.

Это достигается выдачей упраг-,ляющего сигнала с 33-го разряда ПЗУ МК 41 (логический "0") на второй коммута тор 10, который коммутирует на ад-.

10, ресный вход блока 8 выход счетчика 5. На управляющий вход блока 8 с 34-го

l и 35-го разрядов ПЗУ МК 41 выдается сигнал записи. Одновременно на преоб1 разователь 12 поступают управляющие

15 сигналы, которые коммутируют на вход сумматора 13 обратный код содер жимого сдвигового регистра 2 и фор= мируют перенос для получения допол нительного кода этого числа на сумма1

20 торе l3, суммирования его с содержимым регистра 14. В результате суммирования на выходе сумматора 13 образуется разность содержимых регистра

14 и сдвигового регистра 2, которая 25 по сигналу с 19-го разряда ПЗУ MK 41 записывается в регистр 14. В следующем такте по адресу 01010 из ПЗУ MK 41 считывается ИК, голе управляющих сигналов которой содержит управ- 0 ляющие сигналы обнуления счетчика б. 14-й разряд ПЗУ МК 41,, увеличение со-: держимого счетчика 5 на 1 — 31-й раз-, ряд ПЗУ МК 41 (блок 17). В этом же такте признак сравнения содержимого ! счетчика 5 и константы (М + N + 1) .35

"Ст32 = .(И + N + 1)", вырабатываемый блоком 15, передается через коммутатор 43 (так как УП =: 011) на управляющий вход коммутатора 44, управляя передачей на вход регистра 42 адреса либо адреса 01000, если признак "Ст3 =-. (М + N + 1 ) 0 (таею .содер>илмое счетчика 5 не равно константе (М +

+ N + 1), что соответствует переходу на счет следующего коэффициента увеличения элемента разложения матрицы

ПО координат(Y н d. блОК 1 4), либО ад " реса 01011, если признак "Ст3 = (М +

+ N + .1)" = 1 что свидетельствует

5О об окончании счета коэффициентов увеличения элементов разложения матрицы по координате У и завершения счета коэффициентов в целом. В следующем такте по адресу 01011 из ПЗУ МК 41 считывается ИК, нулевой разряд кото55 рой равен нулю. Этот разряд формирует на информационном входе триггера

52 логический "0",, Поскольку УП = 000, то на выход коммутатора 43 коммутируется логический "0", который подается на управляющий вход коммутатора 44, который, в свою очередь, подает на вход регистра 42 адреса содержимое поля адреса 57. Таким образом, на входе регистра 42 адреса формируется адрес перехода на следующую МК

0 1100, По приходу переднего фронта счгнала СИ в триггер 52 записывается логический "0", который, поступая на вход схемы И 46, блокирует прохождение синхроимпульсов СИ на управляющий вход регистра 42 адреса, таким образом переводя генератор в состояние ожидания. На этом расчет коэффициентов увеличения по Х и Y заканчивается.

При выходе из состояния ожидания генератор принимает код генерируемого символа и последовательно формирует сигналы вывода точечного изображения этого символа, хранимого в блоке 1, с учетом рассчитанных коэффициентов увеличения каждого элемента разложения матрицы по двум координатам Х и У, которые хранятся в блоке 8.

Формирование сигналов последовательного вывода элементов матрицы производится в виде приращений координат на одну единицу растра по каждой из осей (по оси Х только в положительном направлении) нли по одной из них.

Поэтому предлагается, что абсолютные координаты начального элемента матрицы символа (крайний левый нижний элемент) известны заранее., При наличии на входе 69 кода генерируемого символа по сигналу ЗпХ генератор (блок 19) выводится из состояния ожидания и осуществляется запись поступившего кода в регистр 11 по сигналу ЗпХ. Одновременно сигнал ЗпХ через элементы И 45 и ИПИ 51 передается на информационный вход триггера 52, (так как инверсный выход триггера в данный момент равен "1") и записывается по переднему фронту сигнала СИ, устанавливая в единичное состояние выход 53, что способствует прохождению сигналов СИ на управляющий вход регистра 42 адреса. С инверсного выхода триггера 52 логический "0" поступает на вход элемента

И 45, тем самым блокируя прохождение сигнала ЗпХ на информационный вход триггера 52. Сформированный передний фронт сигнала с выхода 54 элемента

И 46 записывается в регистр 42 адре13

14

155057 2 са адре с 01 1 00, по ко торому о суще ствляется чтение очередной МК. У считанной МК и у последующих MK до конца генерации символа нулевой разряд равен "1", что способствует установке в каждом такте триггера 52 в единичное состояние, что, в свою очередь, является условием прохождения стробирующих сигналов СИ на управляющий ,вход регистра 42 адреса. В текущем

1 такте по сигналам с 20-го и 21-го разрядов ПЗУ MK 41 осуществляется формирование константы М на входе вто рого счетчика 4, куда она и заносит ся по сигналу с 32-ro разряда ПЗУ

MK 41. По этому же сигналу осуществляется обнуление первого 3 и третьего 5 счетчиков (блок 20). Таким образом, после выполнения данных операций в счетчике 5 будет находиться

;начальный адрес расположения в блоке

8 коэффициентов увеличения элементов матрицы символа по координате Х, а во втором счетчике 4 — начальный ад- 25 рес расположения в блоке 8 коэффициента увеличения элементов матрицы символа по координате У, В следующем такте по адресу 01101 из ПЗУ MK 41 считывается МК, поле управляющих сиг- 30 налов которой содержит управляющие сигналы записи сдвигового регистра 2. содержимым блока 1 разложения матриц символов по адресу, старшие разряды которого образованы кодом символа, хранимого в регистре 11, а младшие - . содержимым счетчика 3, записи счетчика 7 содержимым блока 8 по адресу, хранящемуся в счетчике 5, а также сигнал внешнего выхода "-1у" (22-й разряд ПЗУ МК 41). Необходимость

40 предварительного шага "-1у" вызвана требованием генерации символа с заданных координат начального элемента, а блоки 24 и 25 предполагают Форми- 45 рование сигналов приращения "+1у" и признака генерации одновременно, что может привести к смещению сформированного символа на строку растра вверх.

Для выполнения записи сигналы с 20-ro и 21-ro разрядов ПЗУ MK 41 подаются

50 на управляющие входы преобразователя

12, который коммутирует выход регистра t1 на адресный вход блока 1. Одновременно логический "0" с 33-ro разряда ПЗУ.МК 41, попадая на управляющий

55 вход коммутатора 10, управляет коммутацией на адресный вход блока 8 выхода счетчика 5. Разряды 34 и 35 формируют сигнал чтения содержимого блока 8.

По сигналу с 36-ro разряда ПЗУ MK 41 содержимое считанной ячейки блока 8 записывается в счетчик 7. Этот же сигнал разрешает выборку из блока первого столбца стандартной матрицы разложения символа. Одновременно логическая "1" с 25-ro разряда ПЗУ МК 41 поступает на управляющий вход коммутатора 9 и коммутирует на информационные входы сдвигового регистра 2 выход блока 1 разложения матриц символов, а на управляющие входы сдвигового регистра 2 поступают с 26-го и 27-го разрядов ПЗУ MK 41, которые настраивают сдвиговый регистр 2 на режим записи. Сигнал с 28-го разряда ПЗУ MK 41 через элемент ИЛИ 50 разрешает запись содержимого считанной ячейки блока 1 разложения матриц символов в сдвиговый регистр 2 (блок 21). В следующем такте (блок 22) по адресу 01110 из

ПЗУ ИК 41 считывается МК, поле управляющих сигналов которой содержит управляющие сигналы для записи счетчика 6 содержимым ячейки блока 8, адрес которой находится в счетчике 4.

Для этого логическая "1" с 33-го разряда ПЗУ ИК.41 поступает на управляющий вход коммутатора t0 и коммутирует на адресные входы блока 8 выхо ды счетчика 4, а на управляющие входы блока 8 поступают сигналы с 34-го и 35-ro разрядов ПЗУ МК 41, которые формируют сигнал чтения блока 8. Одновременно по сигналу с 16-ro разряда ПЗУ МК 41 осуществляется запись содержимого считанной ячейки блока 8 в счетчик 6, В следующем такте происходит совмещение выполнения блоков

С23)Я Для этого по адресу 01111 из

ПЗУ fK 41 считывается ИК, которая формирует сигналы вывода анализируемого элемента стандартной матрицы.

В данном такте анализируется нулевой разряд сдвигового регистра 2 (Q (СР) ), т.е. первый нижний элемент формируемого столбца матрицы символа. Считанная MK в поле управляющих сигналов имеет сигналы с 17-го и 23-ro разрядов ПЗУ МК 41 (соответственно уменьшение содержимого счетчика 6 на

1 и +1у), которые подаются на входы элемента И 47, на третий вход которого подается нулевой разряд сдвигового регистра 2. Таким образом, если

Q,(ÑÐ) = 1, то на выходе элемента

И 47 формируется логическая "1", ко 1550572

16, торая через элемент ИЛИ 49 передается на выход устройства, что является признаком генерации, ". е. признаком вывода или не вывода текущей координаты на экран. При 0,(СР) = О такой признак не формируется, следоВательно, осуещствляется только приащение координаты беэ ее визуализаи. В этом же такте по сигналу с 17-го разряда ПЗУ NK 41 происходит

10 уменьшение содержимого счетчика 6 на ,,1 и проверка признака равенства нулю содержимого этого счетчика Ст4 = О

9 формируемого блоком 15, так как поле

М=100. Если признак Ст4 = 0 равен "О", то коммутатор 44 передает на ход регистра 42 адреса адрес 01111, .е. произойдет зацикливание блоков (23), (22, (Д) до того, пока текущий соэффициент увеличения элемента матри цы по координате Y не станет равным аулю. Если признак "Ст4 = 0" равен 1 !!

1, то следующая МК будет считыватьея по адресу 10000 (блок 27 ) „кото- 25 ая в поле управляющих сигналов име ет сигнал с 29-ro разряда ПЗУ МК 41 оторый увеличивает содержимое счет чика 4 на 1 (т.е. приращения адреса зыборки очередного коэффициента увели-, чения элементов матрицы символа по координате Y), и сигналы управления сдвиговым регистром 2, которые, по ступая с 26-го и 27-го разрядов ПЗУ

К 41, устанавливают режим сдвига право на один разряд, который осу цествляется по сигналу с выхода элемен та ИЛИ 50, (так как 28-й разряд

ПЗУ МК. 41 равен единице). В этом же

"такте анализируется признак сравнения содержимого счетчика 4 с константой (М + N + 1) Ст2 — (N + N + 1) сформированный блоком 15, так как поле УП = 101. Если "Ст2 = (М + N +

+ 1)" = О, т.е. содержимое счетчика 4

1 ие равно константе (М + N + 1), то

45 коммутатор 44 под воздействием этого сигнала на вход регистра 42 адреса передаст адрес перехода 01110, т.е. произойдет зацикливание формирования признака генерации, который зависит от значения нулевого разряда сдвигоleoro регистра 2, до конца текущего столбца (блок (Q ). Если "Ст2 (М + N + 1)" = 1, то осуществляется

3 пе еход и считывание NK из ПЗУ МК 41 по адресу 10001 (блок 29). Считанная МК в ноле управляющих сигналов имеет пва сигнала уменьшения второго 4 и пятого 7 счетчиков на 1 (разряды соответственно 30 и 37 ПЗУ MK 41), а в поле УП код 110, который, поступая на управляющий вход коммутатора 43, управляет передачей признака равенства нулю счетчика 7 "Ст5 = О", формируемого блоком 15, на управляющий вход коммутатора 44, который в случае, если "Ст5 = О" = О, коммутирует на вход регистра 42 адреса адрес 10010.

Равенство нулю признака "Ст5 = О" означает, что содержимое счетчика 7, в котором хранится коэффициент увеличения элементов матрицы символа по координате Х, не равно нулю, следовательно, необходимо продолжать последовательное формирование сигналов вывода текущего столбца до выполнения указайжго равенства. С этой целью по адре с у 1 001 О из ПЗУ NK 41 считывается

NK, в поле управляющих сигналов которой находятся сигналы с 23-го и 24-го разрядов ПЗУ NK 41, которые выдают на выход устройства приращение по координатам Х и У, т,е. сигналы "+1х" и "--1y" (блок С31) ) . .Сигнал "+1х" необходим для перехода на следующий столбец формируемого символа. Сигнал

11 1t

+1 x необходим для приращения координаты по 7 вследствие одновременного формирования сигналов приращения — 1у и признака генерации в последующем (блоки Я34, (35 ), что может привести к смещению изображения формируемого столбца по отношению к уже сформированв:ому. Поскольку поле УП прочитанной МК равно 000, то в следующем такте в регистр 42 адреса запишется адрес 10011, по которому из ПЗУ МК 41 счи ается МК, после управляющих сигналов которой содержит сигналы записи счетчика 6 содержимым блока 8 по адресу, находящемуся в счетчике 4. При этом логическая "1" с 28-го разряда

ПЗУ МК 41 управляет коммутацией коммутатора 10 и подключает выход счетчика 4 на адресный вход блока 8. Одновременно сигналы с 34-ro и 35-ro разрядов ПЗУ МК 41 формирует сигнал чтения для блока 8, а по сигналу с

16-ro разряда ПЗУ NK 41 содержимое считанной ячейки записывается в счетчик 16. Поле УП выполняемой MK равно

000, поэтому адрес следующей МК определяется полем 57. В следующем такте происхццит совмещение выполнения блоков 33) + Я61 подобно описанному (блоки 23) - 2ф ). По адресу 10100 из

15505 72

ПЗУ MK 41 считывается МК, которая фор- (М-1) содержимого счетчика 4 (блок мирует сигналы вывола анализируемого С38) ) "Ст2=(М-1)", вырабатываемьпЪ элемента стандартной матрицы. Отличие блоком 15, который происходит следузаключается в анализе последнего ющим образом. Поле УП-111 поступает (N-l)-го разряда сдвигового регистра на управляющий вход коммутатора 43, (, <9,1(Р)), .е.последнего верхнего которыи в соответствии с поступившим элемента формируемого столбца матри- кодом УП коммутирует признак "Ст2=(М-1)" цы символа. Считанная МК в поле уп- на Управляющий вход коммутатора 44, равляющих сигналов имеет сигналы с 10 который, в свою очередь, в зависимос17-ro и 22-ro разрядов ПЗУ 41 (умень- ти от поступившего сигнала (О или 1) шение содержимого счетчика 6 на 1, коммутирует на вход регистра,42 адреи -1у), которые подаются на входы са либо адрес с группы выходов 57

9 элементы H 48, на третий вход которой либо адрес с группы выходов 58. Если подается (N-1) -й разряд сдвигового 15 "C72=(M-1) "=0 (т. е. содержимое второрегистра 2. Таким образом, если го счетчика 4 не равно константе (М-1)

0 (СР) =1

3 ÄÄl (СР) =1, то на выходе элемента что означает окончание развертки оче9

И 48 формируется логическая "1", ко- редного элемента столбца матрицы, но торая через элемент ИЛИ 49 передает- не столбца в целом) ° то необходимо ся на выход устройства, что являетСя 20 продолжать генерацию текущего столбца признаком генерации. При 0(z (СР) =О, матрицы символа и адрес считывания как и в предыдущем случае, такой при- очередной ИК будет 10011. Если знак не формируется, следовательно 9 "Ст2=(И-1)" (генерация столбца заверосуществляется только приращение ко- шена), то адрес перехода 10110 ординаты. В этом же такте по сигналу 25 (блок О39 ) . .МК, считанная по этому с 17-го разряда ПЗУ MK 41 происходит адресу, в поле управляющих сигналов уменьшение счетчика 6 на единицу и проверка признака равенства нулю со- и декремента а пятого счетчиков, что

7 держимого этого счетчика "Ст4=0", фор- соответствует сигналам с 29-го и 37-го мируемого блоком 15, так как поле 30 разрядов ПЗУ ИК 41. В этом же такте

УП=100. Если "Ст4=0"=О то произойдет производится анализ признака ранензацикливание илеков (333 Я35, что ства нулю содержимого пятого счетчиприведет к развертке увеличиваемого ка 7 "Ст5=0", формируемого блоком 15 элемента столбца сверху вниз (в от- (блок С40} ). личии от зацикливания блоков фЗ) С25), З5 где приращение по Y положительно +1у, Возможны два варианта. Если

II следовательно, развертка снизу-вверх). Ст5=0 =О, то это значит, что текуЗацикливание обуславливается комму- щии коэффициент увеличения элемента тацией на вход регистра 42 адреса при матрицы по координате Х, хранимый

"Ст4=0"-0 адреса возврата на текущий 40, s счетчике 7, не равен нулю и следу— блок — 10100. При "Ст4=0"=1 (т.е. ет пРодолжать генерацию выбранного содержимое счетчика 6 равно нулю) столбца матрицы, предварительно сдеследующая МК будет считываться с.ад- aaa mar no X и У (+1х, -1у, блок 041 ), реса 10101 (блок Я7 ). .Считанный В этом случае выполняется- ИК по адреМК в поле управляющих сигналов имеет .45 су 101119 которая выдает сигналы с сигналы уменьшения содержимого счетчи 22 ro и 24 ro paspapos 1137 MK 41 ка 4 на единицу и сдвига содержимого управление передается zio адресу 01110 сдвигового регистра 2 на один разряд (на 6zzoz Я) ). .Если "Ст5=0"=1 влево. Выполнение действия Ст2=Ст2-1 (блок 40 ), то это свидетельствует о происходит по сигналу с 30-ro разряда 50 завершении генерации текущего столбца

ПЗУ МК 41. С 26-го и 27-ro разряда матрицы как по координате Х, так и

ПЗУ МК 41 на управляющий вход сдвиго- по . В этом случае по адресу 11000 вого регистра 2 поступают сигналы, ко- считывается МК, которая выдает управторые устанавливают режим работы ляющий сигнал инкрементирования

II It рования с

Сдвиг влево, который осуществляет- 31-го разряда ПЗУ МК 41 кото ый

55 . ся по сигналу с выхода элемента ИЛИ увеличивает на единицу содержимого

50, так как 28-й разряд ПЗУ МК 41 ра- третьего 5 и первого 3 счетчиков вен 1. В этом же такте осуществляется (6JIQK Я4 ), что означает изменение анализ признака равенства константе адреса для выборки из блока 8 следу1550572

20 ющего коэффициента увеличения элемента матрицы по координате Х и изменение адреса для выборки из блока 1 следующего столбца стандартной матрицы соответственно. В этом же такте произ-5 вводится анализ признака равенства константе N содержимого третьего счетчика 5 "СТЗ=М" (блок С43) ), формируемого блоком 15. Если "СтЗ=М"=1 .

10 (содержимое счетчика 5 равно М), то генерация символа завершена и произ-. водится переход по адресу 01011 ,(блок 16 ), что переводит генератор в состояние ожидания приема следующе- 15 ro кода символа. Если "СтЗ=М"=О, то по адресу 11001 из ПЗУ МК 41 считывается MK поле управляющих сигналов ,: которой содержит сигналы приращения

"+1х", "-1у", сигналы для записи в счетчик 7 содержимого ячейки блока. 8, адресуемой счетчиком 5, сигналы для записи в сдвиговый регис.тр 2 очеред ного столбца матрицы из блока 1, адрес которого содержится в регистре 11 25 (старшие разряды адреса), и в счетчике 3 (младшие разряды адреса) (блок 43 ). Для выполнения указанных

;действий логической "0" с 33-го разряда ПЗУ МК 41 поступает на коммутатор 10 и коммутирует на адресные входы блока 8 выход счетчика 5. Сигналы с 34-ro и 35-го разрядов ПЗУ МК 41 поступают на управляющий вход блока 8 и формируют сигнал чтения. Одновременно сигналы с 20-го и 21-го разряда

ПЗУ NK 41 поступают на управляющий вход преобразователя 12, коммутируют на адресный вход блока 1 выход регистра 11. По сигналу с 36-го разряда 40

ПЗУ MK 41 происходит запись счетчика 7, считанной из блока 8 ячейки и чтение блока 1. Оцновременно сигналы с 26-го и 27-го разрядов ПЗУ MK 41 настраивают сдвиговый регистр 2 на ре- 5 жим записи, а логическая "1" с 25-го разряда ПЗУ МК 41 поступает на управляющий вход коммутатора 9 и в соответствии с таблицей (фиг. 5) коммутирует выход блока 1 на вход сдвигового регистра 2. По сигналу с выхода элемента ИЛИ 50 (так как 28-й разряд

ПЗУ МК 41 равен единице) осуществляется запись содержимого считанной ячейки блока 1 в сдвиговый регистр 2.

В этом же такте выдаются сигналы приращения "+1" и "-1 " соответственно с 24-го разряда ПЗУ МК 41. Поскольку в МК поле УП=ООО, то осуществляется переход по адресу 01110 (на блок (22) ) . При "Ст5=0"=1 (блок (30) ) o6paботка блоков 45-47 ведется аналогично описанной обработке блоков Q4 )-Я44 соответственно. Различие состоит в формировании в блоке QaZ сигнала приращения "+1у" (23-й разряд ПЗУ МК 41), а не "-1у", как это было в блоке O44) .

Равенство содержимого счетчика 7 константе М {признак "СтЗ=М"=l) блок

С463 свидетельствует об окончании формирования символа, причем последний генерируемый элемент будет правым крайним верхним элементом символа.

Генерацию же нового символа необходимо начинать с крайнего левого нижнего элемента. Поэтому следует переместить текущее положение координаты на число элементов в столбце вниз.

Это производится блоками 48 — 52 ).

После выполнения MK с адресом 1 1010 (блоки С45) и С46) ) в случае, если

"СтЗ=М"=1, в следующем такте будет выполнение МК с адресом 11100 (блок

О

48 ), поле управляющих сигналов которой содержит логическую "1" с 33-ro разряда ПЗУ МК 41, которая поступает на управляющий вход коммутатора 10 и коммутирует на адресные входы блока

8 выход счетчика 4. Сигналы с 34-го и 35-ro разрядов ПЗУ МК 41 формируют сигнал чтения блока 8. По сигналу с 36-ro разряда ПЗУ МК 41 считанная информация записывается в счетчик 7.

Поскольку в МК поле УП=ООО, то следующая МК считывается по адресу 11101 (блок Я49, Д5 ) ). .В этом такте выдаются сигналы с 22-го и 37-ro разрядов

ПЗУ МК 41 (внешний сигнал "-,1у" и сигнал декремента счетчика 7 соответственно) и анализируется признак равенства нулю содержимого счетчика 7.

"Ст5=0", формируемый блоком 15. Сигнал признака генерации, формируемый элементами И 47 и 48 и ИЛИ 49, не выдается, поскольку 17-й разряд ПЗУ

МК 41 (декремент счетчика 6), заведенный на входы элементов И 47 и 48, равен "О". Если "Ст5=0"=0, то происходит вовврат на блок Q49 (адрон

11101 с группы выходов 57 ПЗУ МК 41).

Если "Ст5=0"=1 (т.е. равенство нулю содержимого пятого счетчика 7 выполняется), то осуществляется переход на MK по адресу 11110 (блок Я), адрес поступает с группы выходов 58

ПЗУ МК 41). Поле управляющих сигна лов этой MK содержит сигнал декремен21

15505 72 та счетчика 4 (30-й разряд ПЗУ МК 41) .

В этом же такте осуществляется анализ признака равенства содержимого счетчика 4 константе (М-1) " Ст2=(М-1)"

9 формируемого блоком 15. Если "Ст2=

=(М-1)"=О, то осуществляется переход на МК по адресу 11100 (на блок Я4 )..

При "Ст2=(М-1)"=1 производится переход на МК по адресу 01011, т.е. на ввод следующего кода символа (блок

{Q9) ). При .необходимости изменения формата генерируемого символа или окончания работы генератора выход из цикла осуществляется по сигналу

"Сброс". Во всех МК, где блок 8 и сдвиговый регистр 2 не задействованы,. они находятся в режиме хранения, что достигается подачей сигналов на их управляющие входы с 34-го, 35-го и мб-.го, 27-ro разрядов ПЗУ МК 41.

Предлагаемый генератор символов произвольного формата позволяет увеличить области применения таких устройств за счет увеличения числа воспроизводимых форматов по сравнению с существующими устройствами для генерации символов. торого соединен с первым информационным входом преобразователя кодов, второй информационный вход которого соединен с выходом первого регистра, 5 второи выход сдвигового регистра подключен к первому информационному входу блока управления, второй информационный вход которого соединен с первым выходом сумматора, второй выход которого подключен к информационному входу второго регистра, выход которого соединен с первым информационным входом сумматора, второй и третий информационные входы которого соединены с первым и вторым выходами преобразователя кодов, второй выход которого подключен к информационному входу четвертого счетчика, а третий выход— к первому адресному входу блока постоянной памяти, второй адресный вход которого соединен с выходом первого счетчика, а выход — с вторым информационным входом первого коммутатора, выходы второго и третьего счетчиков подключены к первому и второму информационным входам второго коммутатора, соединенным соответственно с первым

I и вторым входами блока сравнения, третий и четвертый входы которого подключены соответственно к выходам четвертого и пятого счетчиков, выход четвертого счетчика подключен к информационному входу блока оперативной

35 памяти, адресный вход которого соединен с выходом второго коммутатора, а выход — с информационными входами четвертого и пятого счетчиков, с первого по шестой выходы блока сравнения подключены соответственно к управляющим входам с третьего по восьмой блока управления, выход второго регистра соединен с третьим информационным нходом сумматора, первый выход блока

45 управления под "н ч н к первому ууправ ляющему входу пятого счетчика, второй выход †. к нторому управляющему входу пятого счетчика и унравляющему входу блока постоянной памяти, третий

50 выход — к управляющему входу блока оперативной памяти, четвертый выход— к управляющему входу второго коммутатора, пятый выход — к первым управляющим входам .третьего, второго и

55 первого счетчиков, шестой выход— к вторым управляющим входам третьего и первого счетчиков, седьмой выход—

Формула изобретения

Генератор символов, содержащий блок постоянной памяти, сдвиговый регистр, с первого по пятый счетчики, блок оперативной памяти и блок управления, отличающийся тем, что, с целью расширения области применения генератора за счет увеличения числа воспроизводимых форматов символов, генератор содержит первый и второй коммутаторы, первый и второй регистры, преобразователь кодов, сумматор и блок сравнения, первый информационный вход первого коммутатора и информационный вход первого регистра являются информационным входом генератора, входом сигнала управления записью координаты Х которого являются управляющий вход первого регистра и первый управляющий вход блока управления, второй управляющий вход которого является входом сигнала управления записью координаты Y генератора, входом сигнала сброса и входом синхросигнала которого являются вход сброса и синхровход блока управления, выход первого коммутатора подключен к информационному входу сдвигового регистра, первый выход кок второму управляющему входу второго счетчика, восьмой и денятый выходы—

1550572 к: управляющим входам сдвигового регистра и первого коммутатора соответcòâeííî, с десятого по тринадцатый выходы являются с первого по четвертый выходами генератора, четырнадцатый, пятнадцатый и шестнадцатый выходы блока управления соединены соответственно с управляющими входами преобразователя кодов, второго регистра и четвертого счетчика.

3 550572

1550572 ф ; о0

4 ® »Р + 4 ч ц ч. ъ» ©Ь Я Ъ% ЧФ м » } в 4Ц"",0» }" а,,( л О} 0 ч, »»» щ (»У (} ю У Ре} О ь" ф.

Рю

ОООО0ОО0О0 ОеаОО àÎÎ 00 0 OOOO 0 а О 0 0 0 w 0 O 0 0»» O O 0 0 O 0 а О 0 O O» O O O 0 N

ОО О . O < © b 0 О (:) 0 O О О 0 О g О 0 «О O 0 О» 0 О» С;)

OO O O 0 0 O O O O O O O O O O O a 0 О О» O C}»

OO O 0 0 0 О О О O O O O 0 ««O» < О 0 0 < 0 O < 0 0 < > «» 0 < O O O < O» < O 0 < 5 »} Cb O ««>

« i » 0 «О O O O Q <» ««0 g < O » < g O Q

0 0 0 0 w O 0 O O Q w w w », к 0 Ъ }»» w О ъ. 0 0 »„

000 OO@ > «««« 0O%OOO««O< w

O 0 4 4 0 O 0 O O 0 O 0 0 0 4 Ъ О < «w «О» O w «w»

O O O < O 0 O O 5 к O O O O O» O О 0 0» 0 0 5 O O O 0 0» ф 0 ф ф ф 0» О 0 О 0,. О 0 О 0 0 О к 0 О 0» » 0» 0 0 О», »

0000Ú 00 0 OOOOO O« OO 0 00 000

00» с, »ь |с ° » »». ь. з 0» » ес, » » » а, » ъ ес ь, » ч ь, » »с» е, ъ

0 О, 0» 0» 0» 0»с 0» 0 ъ,0», 0 ь 0 ° О» :}»ь 0 е О»,, 0

O0«00 0 0 0O 0Oi 0

0 O 0 0 < <» . < O 0 0 0 + " » » O O O 0 ««O Cb O 0»" »»

C}000 0 O00 «« « 000 0000

0 0 0 0 O 0 0 0 % 0 0 cb O O 0 0 < a w w» w » w w w» » .

М, фо Ц

Ц

Я

Фг

Ф

Ь, ф

Ф

Ф », а а ф

Фе» а

Ц»

М ф

00 000

»» .а » 0

»ь.» » О

OO0O0

OO OO

00 000

00 ООО

ОО OOO

00 ООЮ

ОО w OO

O0» OO

ООО OQ

ООО<<

ОО 000

00 0 bO

00 0»O

0 0» »" »

0" ООО

00 OOO

OOOO 0 00»О

О0 <О0

0 O O 0 0 0 O C} O < 0 O < O > O O O O C} O 0» O

Oo0 ooo o b oQ ООООООО О ОО ч »», » 0 \ ь 00» »»

0 O O O 0 O < % O Q 0 O C}»» 0 0 0 O 0 0 O C}» 0 Q

OO0OOOQ 0<0О 0000 ООOOOOОООО O O 0 O I O 0 0 O Q O O C} 0 0 Q C} O l 0 О 0 O 0

0 o o O o o 0 0 o c} 0 0» 0 0 а» О 0 О 0 О О а 0»

O 0 0 0 O O O O O O O» O 0 C} 0 0 C} C} 0 0 0 0 O ©

О 0000 Оаа»00» ОООО»О ОО»OWOC}C}

Q O O O 0 0 0 C} w О C} w 0 C} О О О Q 0 ф w >» O О 0

OOOO© 000 0000<00 «О0»О< OQ0

ОО0 О0 ООО 00О 00000 ООО O»00 0

О O O O O O O O O O O O О» О О О О O» O» O O 0

O 0 O O O O O O O O» 0 O» O 0 O O 0 O O O O 0 0

O+O00 O0ООOOO OOO 0 0» 0 0C} O O 0 O OOOOOOO Oc} 000«OOOO

0 Ф» О» О О 0 O O O 0 0 О О 0 О 0 O 0 0 О О 0 C} 0

OO 00OO0OOOOOOO а 0000000 0 О

0 0 000000000000qo C}00 0 C}no Оа

0000000000»» Oooow0000 ООО 00 0

000 OOOOOO& 00 OOWOO а ЮО 0 OOOOO

ОО0 00

1550572

1550572

Составитель И. Загинайко

Техред А.Кравчук

Корректор C. ЧеРни

Редактор Е. Копча

Заказ 276 Тираж 388 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101

Генератор символов Генератор символов Генератор символов Генератор символов Генератор символов Генератор символов Генератор символов Генератор символов Генератор символов Генератор символов Генератор символов Генератор символов Генератор символов Генератор символов Генератор символов Генератор символов 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в АСУ и системах коллективного пользования

Изобретение относится к средствам обучения и пособиям для учебных целей и предназначено для отображения векторных диаграмм токов и напряжений

Изобретение относится к автоматике и вычислительной технике и может быть использовано для вывода графической информации на ЭВМ

Изобретение относится к вычислительной технике и может быть использовано в устройствах отображения информации

Изобретение относится к автоматике, телемеханике и вычислительной технике и предназначено для вывода на экран динамически изменяющейся информации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении устройств вывода и отображения графической информации на экране электронно-лучевой трубки (ЭЛТ)

Изобретение относится к автоматике и вычислительной технике и может быть использовано при проектировании устройств отображения информации

Изобретение относится к вычислительной технике, предназначено для отображения графической и символьной информации на экране ЭЛТ, может быть использовано в качестве периферийного устройства ЭВМ

Изобретение относится к автоматике и вычислительной технике и может быть использовано для вывода информации на экран электронно-лучевой трубки

Изобретение относится к вычислительной технике и может быть использовано в устройствах и системах отображения информации на базе электронно-лучевой трубки

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах отображения графической информации, поступающей из ЭВМ, для отображения поверхностей сложных форм, в том числе, в режиме реального времени

Изобретение относится к информационной технике и может быть использовано для реализации вычислительных систем, систем построения изображения, а также оптоэлектронных модуляторов

Изобретение относится к информационно-вычислительной технике и может быть использовано для реализации вычислительных систем, систем построения изображений, а также оптоэлектронных модуляторов

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах машинной графики, в частности в системах синтезирования изображений
Изобретение относится к средствам сигнализации и выдачи команд об изменении движения экскурсионного транспорта

Изобретение относится к вычислительной технике и может быть использовано в устройствах машинной графики, в частности в системах синтезирования изображений

Изобретение относится к вычислительной технике и может быть использовано при проектировании устройств отображения информации на экране ЭЛТ

Изобретение относится к измерительной технике, в частности к регистрации на экранах ЭЛТ импульсных сигналов, и может быть использовано для индикации различных сигналов, например, при проведении испытаний на одиночные удары
Наверх