Усилитель парафазного сигнала

 

Изобретение относится к вычислительной технике и может быть использовано для создания запоминающих устройств, встроенных в микропроцессоры. Целью изобретения является повышение процента выхода годных приборов за счет снижения требований к воспроизведению конструктивных и электрических параметров усилителя и их стабильности к внешним воздействиям. Усилитель парафазного сигнала на дополняющих МОП-транзисторах содержит шину стробирования, шину установки, адресную шину, разрядные шины, источник парафазного сигнала, P-канальные транзисторы предварительной установки разрядных шин, переключающие P-канальные транзисторы с перекрестными связями, формирователь уровня логического нуля, выполненный из двух управляющих P-канальных транзисторов, двух ключевых N-канальных транзисторов установки и двух ключевых N-канальных транзисторов. В усилителе при реализации цикла считывания число сигналов, для которых существует необходимость жестких требований к временным интервалам и последовательности передачи, сокращается до двух. Это сигналы установки разрядных шин и сигнал считывания информации на разрядные шины. Сигнал стробирования усилителя на шину можно подать в широком интервале времени. 2 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

as>SUaa (g1)g С 11 С 7/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ, Н ABTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

1 (21) 4353252/24-24

22) 09.12. 87

46) 15.05,90, Бюл. Р 18 (72) С.Е.Артамонов, А.В.Зеленцов, А,А.Красильников и .К.С.Свинцицкий (53) 681. 327. 6 (088. 8) (56) IREE G.of Solid state Circuits, ч.sc-11, okt, 1976.

Там же, v.sc-17, oktober, 1982. (54) УСИЛИТЕЛЬ ПАРАФАЗНОГО СИГНАЛА (57) Изобретение относится к вычислительной технике и может быть использовано для создания запоминающих устройств, встроенных в микропроцессоры.

Цель изобретения — повьппение процента выхода годных приборов эа счет снижения требований к воспроизведению конструктивных и электрических параметров усилителя и их стабильности к внешним воздействиям. Усилитель парафазного сигнапа на дополнягшцих МОПтранзисторах содержит шину стробироИзобретение относится к вычислительной технике и может быть использовано для создания запоминающих устройств, встроенных в микропроцессоры.

Цель изобретения — повьппение процента выхода годных приборов за счет снижения требований к воспроизведению конструктивных и электрических параметров усилителя и их стабильности к внешним воздействиям.

На фиг.1 приведена электрическая схема усилителя парафазного „сигнала; на фиг.2 — временная диаграмма его работы.

2 вания, шину установки,, адресную шину, разрядные шины, источник парафазного сигнала, р-канальные транзисторы предварительной установки разрядных шин, переключающие р-канальные транзисторы с перекрестными связями, формирователь уровня логического нуля, выполненный из двух управляющих р-канальных транзисторов, двух ключевых п-ка-. нальных транзисторов установки и двух ключевых и-канальных транзисторов. В усилителе при реализации цикла считывания число сигналов, для которых существует необходимость жестких требований к временным интервалам и последовательности передачи, сокращается до двух. Эти сигналы установки разрядных шин и сигнал считывания информации на разрядные шины. Сигнал. стробнрования усилителя на шину можно подать в широком интервале времени.

2 ил.

Усилитель парафазного сигнала на дополняющих МОП-транзисторах содержит шину 1 стробирования, шину 2 установки, адресную шину 3, разрядньге шины 4 и 5, источник 6 парафазного сигнала, р-канальные транзисторы 7 и 8 предва.рительной установки разрядных шин, переключающие р-канальные транзисторы 9 и 10 с перекрестными связями, формирователь уровня логического ну,ля, выгголненный из двух управляющих р-канальных транзисторов 11 и 12, двух ключевых и-канальных транзисторов 13 и 14 установки и двух ключе1564690 вых и-канальных транзисторов 15 и 16.

Усилитель парафазного сигнала работает следующим образом.

В статическом исходном состоянии

S яа шину 2 установки, шину 1 стробирования и адресную шину 3 источника 6 парафаэного сигнала поцан уровень

1I И лог. 0 1 При этом открыты транзисто-10 ры 7 и 8, транзисторы 13 и 14, на азрядных шинах 4 и 5 поддерживается ровень лог. "!", В результате закрыы транзисторы 11 .и 12, транэистоы 15 и 16, транзисторы 9 и 10. !5

В режиме чтения через интервал ремени Г (фиг.2), необходимый для становки уровня лог. "1" на разрядix шинах 4 и 5, подается уровень

d or. "1" на шину 1 стробирования,что 20 пределяет готовность транзисторов 11

12 отслеживать появление уровня ог. "0" на разрядных шинах 4 и 5.

Ватем на шину 2 установки подаетоя ! ровень лог. "1", что приводит к за-! срыванию транзисторов .7 и 8 ° Через интервал времени c < (фиг,2) подает я уровень лог. "1" на адресную шиу 3, что приводит к считыванию инормации на разрядные шины 4 и 5.

Для определенности будем считать, 4то на разрядную шину 5 считывается ровень лог. "1". Состояние транзисторов 9, 12, 14 и 16, подключенных

1 разрядной шине 5, остается без

Изменения. Уровнем лог, 0, отрабаи и

35 гываемым на разрядной шине 4, закрывается транзистор 13, открываются транзистор 11 и транзистор 10, который обеспечивает поддержание уровня 40

1I 11 лог. 1 на разрядной шине 5. Уровень лог. "1", поданный на шину 1 тробирования, через открытый транЗистор ll поступает на затвор транЗистора 15 и открывает последний. В результате замыкается контур положиГельной обратной связи по поддержанию уровня лог. "0" на разрядной шине 4.

В предлагаемом усилителе парафазного сигнала при реализации цикла считывания число сигналов, для которых существует необходимость жестких требований к временным интервалам и последовательности подачи, сокращается до двух. Зто сигналы установки разрядных шин и сигнал считывания информации на разрядные шины. Сигнал стробирования усилителя на шину 1 можно подать в широком интервале времени ñ> (фиг.2), Формул а изобретения

Усилитель парафазного сигнала на дополняющих MOII-транзисторах, содержащий р-канальные транзисторы предварительной установки разрядных шин, истоки которых соединены с шиной питания, затворы — с шиной установки, сток каждого — с соответствующей разрядной шиной, переключающие р-канальные транзисторы . — с перекрестными связями, истоки которых соединены с шиной питания, а затворы и стоки — с соответствующими разрядными шинами, и формирователь уровня логического нуля, отличающийся тем, что, с целью повышения процента выхода годных приборов, формирователь уровня логического нуля выполнен на двух управляющих р-канальных транзисторах, двух ключевых п-канальных транзисторах и двух ключевых и-канальных транзисторах установки, истоки управляющих р-канальных транзисторов подключены к шине стробирования, затворы — к соответствующей разрядной шине, сток каждого управляющего р-канального транзистора подключен к затвору соответствующего ключевого и-канального транзистора и стоку соответствующего ключевого и-канального транзистора установки, истоки которых подключены к общей шине, а сток ключевого и-канального тра. нстора и за. вор ключевого и-канального транзистора установки — к -соответствующей разрядной шине.

1564690

Техред М.Дидык

Редактор M.Ïåòðîâà

Корректор О. Ципле

Тираж 4.88

Заказ 1164

Подпи сио е

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул. Гагарина, 01

Усилитель парафазного сигнала Усилитель парафазного сигнала Усилитель парафазного сигнала 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в статических запоминающих устройствах для усиления сигналов считывания информации

Изобретение относится к микроэлектронике более конкретно к

Изобретение относится к электронной и вычислительной технике и предназначена для использования, в частности, в интегральных схемах репрограммируемых постоянных запоминающих устройств на МОП- транзисторах

Изобретение относится к вычислительной технике, в частности к интегральным биполярным схемам оперативной памяти

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах на КМДП-транзисторах

Изобретение относится к вычислительной технике и используется в запоминающих устройствах на КМДП- транзисторах для усиления считьшаемой информации

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах с высоким быстродействием и малой потребляемой мощностью

Изобретение относится к технике передачи электрических сигналов между цифровыми устройствами и может быть использовано в системах, управляемых от микроэвм с единым каналом и асинхронным принципом обмена с подтверждением, в том числе для подключения дополнительных устройств, использующих канал в режиме прямого доступа в память

Изобретение относится к вычислительной технике и может быть применено при создании усилителей считывания для запоминающих устройств

Изобретение относится к вычислительной технике, в частности к устройствам записи информации в полупроводниковые запоминающие устройства

Изобретение относится к вычислительной технике и автоматике

Изобретение относится к вычислительной технике и может быть использовано в электрически программируемых полупостоянных запоминающих устройствах

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств на магнитных элементах

Изобретение относится к вычислительной технике, а именно к запоминающим устройствам, и может быть использовано в магнитных ОЗУ и ПЗУ в качестве блока считывания

Изобретение относится к вычислительной технике и может быть использовано при проектировании аналого-цифровых преобразователей

Изобретение относится к вычислительной технике и может быть использовано при проектировании аналого-цифровых преобразователей

Изобретение относится к вычислительной технике и может быть использовано при построении систем памяти для ЭВМ

Изобретение относится к вычислительной технике, а именно к устройствам, управляемым ЭВМ, и может быть использовано для автоматизации процесса программирования и контроля микросхем программируемой логики

Изобретение относится к вычислительной технике и может быть использовано для регенерации динамической памяти ЭВМ
Наверх