Устройство для сложения длительностей импульсов

 

Изобретение относится к вычислительной технике и может быть использовано при разработке решающих устройств цифровых вычислительных машин. Цель изобретения - увеличение точности результата сложения. Устройство для сложения длительностей импульсов содержит K групп, состоящих из N ячеек 1 каждая, причем каждая ячейка содержит бистабильный элемент 2, триггер 3, элемент 4 задержки, элемент И5 и два элемента ИЛИ 6,7, соединенных между собой функционально. Каждая из K групп, кроме того, содержит по два элемента И 8, 9, элемент ИЛИ-НЕ 10, элемент НЕ 11, информационный вход 12, вход 13 синхронизации, установочный вход 14 и выход 15, соединенный между собой функционально. 1 ил.

. СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

И91 а>

18 А1 (51)5 Об Р 7/62

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BTOPCHOMY СВИДЕТЕЛЬСТВУ

12

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ П.!НТ СССР

1 (21) 4478147/24-24 (22) 05. 09.88 (46) 30. 06. 90. Бюл, Р 24 (71) Винницкий политехнический институт (72) В.П.Кожемяко, Т,Б.Мартынюк, В .Б. Гайда, Я .Г.Скорюкова и Л.В .Коровинаа (53) 68!.325(088.8) (56) Кожемяко В.П. Оптоэлектронные логико-временные информационно-вычислительные среды. Тбилиси, 1984, с.73, рис. 2.3.

Авторское свидетельство СССР .1! 951330. кл. С 06 G 7/14, 1980. (54) УСТРОЙСТВО ДЛЯ СЛОЖЕНИЯ ДЛИТЕЛЬ

КОСТЕЙ ИМПУЛЬСОВ (57) Изобретение относится к вычисли2 тельной технике и может быть использовано при разработке решающих устройств цифровых вычислительных машин.

Цель изобретения — увеличение точности результата сложения. Устройство для сложения длительностей импульсов содержит К групп, состоящих из и ячеек

1 каждая, причем каждая ячейка содержит бистабильный элемент 2, триггер

3, элемент 4 задержки., элемент И 5 и два элемента ИЛИ б, 7, соединенные между собой функциональна. Каждая из

К групп, кроме того, содержит по два элемента И 8, 9, элемент ИЛИ-НЕ 10, элемент НЕ 11 информационный вход !2, вход 13 синхронизации, установочный вход 14 и выход 15, соединенные между собой функционально, l ил. !

1575178

Изобретение относится к вычислительной технике и может быть использовано при разработке решающих устройств цифровых вычислительных машин, Цель изобретения — увеличение точности результата сложения.

На чертеже представлена функциональная. схема устройства.

Устройство для сложения длитеЛьн стей импульсов содержит К групп„ срстоящих из и ячеек 1 каждая, причем каждая ячейка содержит бистабильн и элемент 2, триггер 3, элемент 4 ! задержки, элемент И 5 (кроме п-ой ячейки) и элементы ИЛИ 6 и 7, соединенные между собой функционально, Каждая из К групп, кроме того, содер щит элементы И 8 и 9, элемент ИЛИ-НЕ

1 0, элемент HE 11 информационный вход 12, вход 13 синхронизации, ус"тановочный вход 14 и выход 15, соединенные между собой функционально.

Устройство работает следующим

Образом. 25

Перед началом работы по сигналу, поступающему на установочный вход

14 группы устройства, выполняется установка в нулевое состояние бистабильных элементов 2 всех ячеек 1,, В начальный момент времени с информационного входа 12 группы устройства поступает входной сигнал на йервый вход элемента К 9, на второй вход которого с выхода элемента KIHHE 10 поступает логическая 1, в ре11 35 зультате чего на выходе элемента

И 9 формируется сигнал логической

"1", Таким образом, на вход ячейки

1, а следовательно, на единичный вход бистабильного элемента 2 и R-вход

RS-триггера 3:ячейки 1 приходит единичный сигнал. В этот же момент времени входной сигнал поступает на первый вход элемента И 8, на второй его

45 вход подаются тактовые импульсы с входа 13 синхронизации устройства. С выхода элемента К 8 тактовые импульсы подаются на тактирующие входы бистабильных элементов 2 ячеек 1,,...,1„, а на входы элемента К 5 поступают нулевые сигналы с выхода бистабильного элемента 2 ячейки и с вы2 хода элемента НЕ 11, Таким обра.зом, на S-входе RS-триггера 3 присутствует нулевой сигнал с выхода элемента 55

И 5 а на его R-входе — единичный сигнал с выхода элемента И 9. RS-триггер 3 устанавливается в нулевое состояние и с его прямого выхода на нулевой вход бистабильного элемента

2 ячейки 1 . поступает логический

"0", что не вызывает его обнуления, Через время о прохождения сигнала

/ через элемент 4 задержки он поступает на первый вход элемента ИЛИ 6, а на его второй вход поступает, через время t единичный сигна.л с выхода бистабильного элемента 2 ячейки 11. Аналогичным образом с задержкой 2 q устанавливается.в единичное состояние бистабильный элемент 2 ячейки 12, а с задержкой и ь — бистабильный элемент

2 ячейки 1 1, По окончании входного сигнала длительностью i o на выходе бистабильного элемента 2 ячейки 1 сохраняет1 ся единичный сигнал, На входы элвментов И 5 ячеек 1,. . .1,;, поступает единичный сигнал с выходов бистабильных элементов 2 ячеек 12...,,1, и единичный сигнал с выхода элемента НЕ !1.

В результате с выхода элементов К 5 на S-вход RS-триггеров 3 ячеек 1 1..., 1„, поступает единичный сигнал, устанавливая послецние в единичное состояние. Логическая "1" на прямом выходе

RS-триггеров 3 ячеек 1„,...,1,, по .— ступающая на нулевые входы бистабильных элементов 2 ячеек 1 ...,,1„ обнуляет их. Таким образом, биста1бильные элементы 2 срабатывают по следовательно до тех пор, пока временной интервал не преобразуется в цифровой код, соответствующий количеству сработавших за это время бистабильных элементов 2, При этом после прекращения поступления входного сигнала происходит обнуление всех сработавших бистабильных элементов

2, кроме последнего, i-го. Наличие единичного сигнала хотя бы на одном из входов элемента ИЗБАМ-НЕ 10 обеспечивает логический "0" íà его выходе, Поэтому при поступлении следующего входного сигнала. определенной длительности на информационный вход

12 группы устройства на выходе элемента И 9 остается нулевой сигнал, что приводит к срабатыванию бистабильного элемента 2, следующего пос— ле последнего сработавшего. Аналогично срабатывают следующие бистабильнь1е элементы 2„ число которых соответствует длительности входно го сигнала. Таким образом происхо5 1 дит сложение длительностей импульсов.

Функционирование устройства определяется следующими временными ха.рактеристиками

5751 78 6 ный вход бистабильного элемента в каждой i-й ячейке соединен с входом элемента задержки, входом установки в "()" триггера и является информацион5 ньм входом ячейки, первые входы элементов И i-х ячеек с первой по {и-1)-ю соединены соответственно с единичными выходами бистабильных элементов (i+1)-х ячеек, вторые входы элементов И i-x ячеек с первой по (и -1)-ю являются управляющими входами ячеек, а управляющим входом и-ой ячейки является вход установки в "1" триггера, выходы элементов И i-x ячеек с первой по (n-1)-ю соединены соответственно с входами ус.тановки в "1" триггеров, выход триггера i-й ячейки соединен с первым входом второго эле20 мента ИЛИ, второй вход которого является установочным входом ячейки, а единичный вход бистабильного элемента х-й ячейки является синхровходом ячейки, выход каждой i-й ячейки соеди25 пен с информационным входом (i+1)-й ячейки с первой по (n-1)-ю выход п-й т ячейки является выходом )-й группы устройства (где j=l 2,...,К), единичные выходы бистабильных элементов и

30 ячеек j-й группы соединены соответственно с п входами элемента ИЛИ-НЕ группы, выход которого соединен с первым входом первого элемента И группы, второй вход которого соединен с первым входом второго элемента Vi с входом элемента НК и с информационным входом группы, синхровходы .-й группы соединены со вторыми входами вторых элементов И соответствующих групп и с синхровходом устройства, выход каждого j-го второго элемента И соединен с синхровходами п ячеек соответствующей группы, выход каждого j-ro элемента

НЕ соединен с управляющими входами

45 и ячеек соответствующей группы усв тановочные входы 1-х групп соединены с установочными входами п ячеек соответствующей группы и с установочным входом устройства, I

7=t +t>+ ... +

1 2 ь где t — время записи длительности

31 первого входного сигналя; — время записи длительности

5Q п-го входного сигнала;

tg ° где m — число сработавших бистабильных элементов; — время срабатывания одного

1-го б ис та 6 иль ног о эл еме нта.

Время t может регулироваться временем 3 срабатывания элемента 4 задержки.

Формула изобретения

Устройство для сложения длительностей импульсов, содержащее К групп, состоящих из п ячеек каждая, причем каждая ячейка содержит бистабильный элемент, элемент И и первый и второй элементы ИЛИ, причем выход второго элемента ИЛИ соединен с нулевым входом бистабильного элемента, о т— л и ч а ю щ е е с я тем, что, е целью увеличения точности результата сложения, в каждую из К групп устройства введены первый и второй элементы И, элемент НЕ и элемент ИЛИ-НЕ, а в каждую из и ячеек группы введены элемент задержки и триггер, причем в каждой i-й ячейке (i =1,2;...,n) единичный выход бистабильного элемента соединен с первым входом первого элемента ИЛИ, второй вход которого соединен с выходом элемента задержки, а выход первого элемента ИЛИ является выходом ячейки, единичСоставитель В.Гусев

Редактор Н.Киптулинец Техред Л.Сердюкова Корректор С,Шекмар т.ираж 5б7

Заказ 1785

Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, 11осква, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.Ужгород, ул. Гагарина,101

Устройство для сложения длительностей импульсов Устройство для сложения длительностей импульсов Устройство для сложения длительностей импульсов 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в устройствах цифровой обработки информации в двоично-десятичной системе счисления

Изобретение относится к вычислительной технике и может быть использовано в устройствах, выполняющих арифметические операции над величинами, представленными длительностями интервалов времени

Изобретение относится к области вычислительной техники и может быть использовано при построении устройств обработки информации в автоматизированных системах управления технологическими процессами

Изобретение относится к вычислительной технике и может быть использовано при построении арифметико-логических устройств в информационно-измерительных и управляющих системах

Изобретение относится к области импульсной техники, может быть испольэовано в устройствах вычислитель- Hdft техники, где необходимо вьщеление отдельных импульсов, и представляет собой усовершенствование технического решения

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах программного управления шаговым приводом

Изобретение относится к автоматике и вычислительной технике, может быть использовано в цифровых системах управления и контроля и является усовершенствованием известного устройства по а.с

Изобретение относится к автоматике и вычислительной технике и может быть использ овано в информационно-измерительных системах дал вьшолнения арифметических операций над времяимпульсными сигналами

Изобретение относится к вычислительной технике и может быть использовано в синтезаторах частот и цифровых устройствах фазовой синхронизации

Изобретение относится к вычислительной технике и может быть использовано в устройствах синхронизации вычислительных систем

Изобретение относится к вычислительной технике и может быть ис//-И й П- дио ОЙиссЪЪШ пользовано в устройствах обработки информации в двоично-десятичной системе счиления

Изобретение относится к вычислительной технике и может быть использовано в информационно-и меригепьньгх и управляют системах с частотно-импульсной входной информацией

Изобретение относится к автоматике и вычислительной технике и может быть использовано в реверсивных следящих системах дискретного типа

Изобретение относится к автоматике и вычислительной технике и может быть использовано в качестве элемента системы автоматического регулирования

Изобретение относится к автоматике и вычислительной технике и может быть применено в качестве корректора частотно-импульсных последовательностей с использованием машинных чисел в системах автоматического регулирования

Изобретение относится к вычислительной технике и может быть использовано при построении устройств обработки информации

Изобретение относится к вычислительной технике и может быть использовано в устройствах синхронизации вычислительных систем
Наверх