Устройство для контроля неисправности объекта

 

Изобретение относится к испытательной технике, а именно к устройствам для контроля неисправности объекта, и может быть использовано для диагностирования целостности конструкций при исследовании их долговременной прочности. Цель изобретения - повышение достоверности контроля объекта испытаний. Контроль обеспечивается путем подачи последовательности сигналов с датчиков неисправностей и выделения кодов отказов устройства. Обработка последовательности сработавших датчиков возможна за счет записи кода срабатывания в блок памяти 17. 1 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

IlO ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (21) 4471927/24-24 (22) )4.06.88 (46) 30.06.90. Бюл. № 24 (71) Харьковский авиационный институт им.Н.Е.Жуковского (72) Ю.В.Красников, А.М.Науменко и Г.А.Черепащук (53) 681.3(088.8) (56) Авторское свидетельство СССР № 1416995s кл. G 06 F 11/26, 1986.

Авторское свидетельство СССР

И- 1425720, кл. G 06 F 1-5/46, 1987. (54) УСТРОЙСТВО ДЛЯ КОНТРОГЛ НЕИСПРАВНОСТИ ОБЪЕКТА (57) Изобретение относится к испытаИзобретение относится к испытательной технике и может быть использовано для диагностирования целостности конструкций, например, авиационных, автомобильных и т.п. при ислледовании их долговременной прочности

Цель изобретения — повышение достоверности контроля.

На чертеже представлена функциональная схема предлагаемого устройства.

Устройство содержит датчики 1 неисправностей (от 1 до 1„), формирователи 2 (от 2) до 2 ) импульсов и-входовой элемент ИЛИ 3, первый блок параллельно-последовательных сдвиговых регистров 4, второй блок параллельно-последовательных сдвиговых регистров 5, коммутаторы 6-8, мультиплексор 9,реверсив:;лй счет„„Я0„„15752О7 А 1 (51) С 06 Р 15/46 тельной технике, а именно к устройст вам для контроля неисправности объекта, и может быть использовано для диагностирования целостности конструкций при исследовании их долговременной прочности. Цель изобрете" ния — повышение достоверности контроля объекта испытаний. Контроль обеспечивается путем подачи последо вательности сигналов с датчиков неисправностей и выделения кодов отказов устройства. Обработка последовательности сработавших датчиков возможна эа счет эаписи кода срабатывания в блок памяти. 1 ил.! чик 10> элемент ИЛИ 11, генератор 12 тактовых Импульсов, двухвходовый элемент И 13, счетчики 14 и 15, дешифратор 16, блок 17 регистров, блок 18 индикации.

Устройство работает следующим образом.

При исследовании долговременной прочности объекта формирователи 2» импульсов контролируют замкнутое состояние датчиков 1; путем определения наличия нулевого потенциала дат чика относительно общей шины. В случае возникновения неисправности, например трещины, происходит размыкание датчиков 1,, В момент размыкания датчика на его выходе скачкообразно изменяется напряжение, в результате чего на выходе соответствующего формирователя импульса появляется короткий импульс напряжения.

1575207

Пример. Происходит срабатывание датчиков с номерами "1", "17" и "43" в момент времени, соответствующий 10-му циклу нагружения конструкции, а затем срабатывает датчик с номером 3 при цикле 12 ° В момент срабатывания датчиков на выходах формирователей 2 „,2 „и 24> импульсов появляются импульсы напряжения, которые поступают на входы элемента ИЛИ 3 и входы блока регистров 4. В первый параллельный регистр блока параллельно-последовательных регистров 4 в ячейки с номерами "1", "17" и "43" происходит запись логической по фронту импульса на выходе элемента ИЛИ 3. Одновременно в первый параллельный регистр блока регистров 5 происходит запись кода номера, циклов, который поступает на вход блока 5 регистров из системы управления нагружением. Реверсивный счетчик 10 срабатывает и на своих выходах (формирует код, соответствующий количеству импульсов на выходе элемента

ИЛИ 3, т.е. единице. Коммутатор 6 подключает выходы первого параллельного регистра блока регистров 5 к входам мультиплексора 9, а коммутатор 7 подключает выходы первого параллельного регистра блока регистров 5 к вторым информационным входам блока 17. Одновременно код с выхода реверсивного счетчика 10 поступает на входы элемента ИЛИ 11 и на его выходе появляется уровень логической

"1", который устанавливается на втором входе элемента И 13. Импульсы от генератора тактовых импульсов начинают поступать на вход счетчика 15, на выходах которого формируется код, подающийся на управляющие входы мультиплексора 9. Мультиплексор 9 начинает поочередно подсоединять свои входы к входу счетчика 14 и к управляющему входу блока 17, При опросе мультиплексором 9 ячейки регистра 4, подсоединенной через коммутатор 6, в которой записана единица, на его выходе появляется положительный импульс, срабатывает счетчик 14, который на своих выходах формирует код адреса датчика в запоминающем устройстве. По фронту импульса на выходе мультиплексора 9 происходит запись в блок 17 кода номера сработавшего датчика, который формируется счетчи ком 15 и соответствует коду номера ячейки, при опросе которой на выходе мультиплексора появляется импульс кода номера цикла, сформированного на выходе коммутатора 7 по адресу, сформированному счетчиком 14. Таким образом в блок 17 по адресу "1" записывается код нойера цикла "10" и номер датчика "1" по адресу "2" код номера цикла"10" иномер датчика "17", по адресу "3" код номера цикла "10" l0 и номер датчика 43 . Когда код на

II II выходе сче тчик а 1 5 достигает значения, равного максимальному числу д атчика, а соответственно и входов мультиплексо ра 9 > срабатывает дешифратор 1 6, íà e ro выходе появляется п ереп ад напряжения, который по ус тановленному входу счетчика 1 5 уст анавлив ае т е го в исходное, нулевое состояние, по вычит ающему входу ре вер сивного счетчика 1 0 устанавливает счетчик 1 0 в состояние, когда код на е го выходе становится меньше н а единицу (в случае примера он станет равным нулю) . При равенстве нулю кода на выходе реверсивного счетчика на выходе элемента ИЛИ 1 1 устанавливается логический ", 0 " и элемент И 1 4 .перестает пропускать импульсы о т генератора 1 2. к счетчику l 5, Если срабатывание следующего датчика или сепии датчиков происходит в момент времени, ко гда обработка предыдущих еще не закончил ась, потери информации не происходит, Информация, записанная в ячейки первого параллельного регистра блоков регистров 4 и 5, сдвигается впр аво в следующий параллельный регистр, а в первый регистр з аписывае тся последняя информация . Одновременно код на выходе ре вер сивно го счетчика увеличив ае т ся н а единицу и коммут аторы 6 и 7 подключают свои входы к выходам вторых параллельных регистров блоков регистров 4 и 5 и обработка информации продолжается, После обработки содержимого вторых параллельных регистров код на выходе реверсивного счетчика 10 уменьшается на единицу, коммутаторы 6 и 7 выдают на свои выходы содержимое первых параллельных регистров блоков регистров 4 и 5.

Цикл обработки повторяется и содержимое их записывается в блок 17. Так записывается по адресу "4" код номера цикла "12" и код номера датчика "3 °.

Формула изобретения

Устройство для контроля неисправности объекта, содержащее и датчиков

5 157 неисправностей, и формирователей импульсов, первый и Второи блоки параллельно-последовательных сдвиговых регистров, первый, второй и третий коммутаторы, реверсивный счетчик, генератор тактовых импульсов и блок индикации, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности контроля, в устройство введены мультиплексор, и-входовый элемент

ИЛИ, двухвходовый элемент И, первый и второй счетчики, блок памяти. дешифратор и элемент ИЛИ, причем выходы датчиков соединены с входами формирователей импульсов, выходы которых соединены с информационными входами первого блока параллельно-последовательных сдвиговых регистров и с входами и-входового элемента ИЛИ, выход которого соединен с суммирующим входом реверсивного счетчика и с тактовыми вхопами первого и второго блоков параллельно-последовательных сдвиговых регистров, выходы первого блока параллельно-последозательных сдвиговых регистров соединены с информационными входами первого коммутатора, выходы которого соединены с первыми информационными входами мультиплексора, выход которого соединен с входом первого счетчика и с входом управления записи блока памяти, выходы первого счетчика сое5207 6 динены с адресными входами блока памяти, информационные входы второго блока параллельно-последовательных сдвиговых регистров являются входами служебной информации устройства, а выходы соединены с информационными входами второго коммутатора, выходы которого соединены с первым инфор10 мационным входом блока памяти, выходы реверсивного счетчика соединены с управляющими входами первого и второго коммутаторов и выходами элемента ИЛИ, выход которого соединен

15 c BTopbIM BxopoM двухвходового элемента И, выход генератора тактовых импульсов соединен с первым входом двухвходового элемента И, выход которого соединен с входом второго счетчика, выходы второго счетчика соединены с управляющими входами мультиплексора, с вторым информационным входом блока памяти и входами дешифратора, выход которого соединен с установочным входом второго счетчика и вычитающим входом реверсивного . счетчика, выходы произвольного доступа блока памяти соединены с информационными входами третьего коммутатора, выходы которого соединены с входами блока индикации, а управляющие входы являются выходами управления выводом информации на индикацию устройства.

Устройство для контроля неисправности объекта Устройство для контроля неисправности объекта Устройство для контроля неисправности объекта 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля технического состояния объекта

Изобретение относится к цифровой вычислительной технике и может быть использовано для построения микропрограммных устройств управления

Изобретение относится к автоматике и вычислительной технике, а именно к устройствам функционального и тестового диагностирования логических узлов и блоков системы управления

Изобретение относится к автоматике и вычислительной технике и может быть использовано для управления производственной системой

Изобретение относится к автоматике и вычислительной технике и может быть использовано при реализации средств контроля и диагностики отказов логических узлов

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных системах и системах управления и диагностирования цифровых объектов

Изобретение относится к автоматике и вычислительной технике и может быть использовано в цифровых управляющих комплексах в качестве подсистем контроля и управления

Изобретение относится к автоматике и вычислительной технике и может быть использовано для определения текущих и прогнозируемых значений показателей надежности объектов и является усовершенствованием устройства по авт

Изобретение относится к вычислительной технике ,в частности, к устройствам для восстановления работы процессора, может быть применено в процессорах малой и средней производительности с реализованным режимом диагностики и является усовершенствованием изобретения по а.с

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах определения состояния сложных технических объектов

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к средствам технической диагностики и может быть использовано в системах контроля технического состояния сложных объектов, например, изделий авиационной техники

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении управляющих и вычислительных систем высокой производительности, АСУТП, а также других систем, к которым предъявляются жесткие требования по надежности

Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения высокопроизводительных систем, систем управления, АСУТП и других систем, удовлетворяющих высоким требованиям к безотказной работе

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении высоконадежных матричных, конвейерных, систолических, векторных и других процессоров

Изобретение относится к области автоматики и вычислительной техники и предназначено для повышения отказоустойчивости оперативного запоминающего устройства в управляющих системах реального времени

Изобретение относится к вычислительной технике и может быть использовано для построения модулярных нейрокомпьютеров, функционирующих в симметричной системе остаточных классов

Изобретение относится к области загрузки содержимого из электронного файла данных
Наверх