Многофункциональный логический модуль

 

Изобретение относится к импульсной технике и может быть использовано для реализации различных логических функций четырех и менее переменных. Цель изобретения - расширение функциональных возможностей и областей применения за счет обеспечения новых логических функций четырех и менее переменных. Многофункциональный логический модуль содержит мультиплексор 1 "1 из 8", выход которого является выходом 22 модуля, четыре входа 14 - 17 переменных модуля, три входа 18 - 20 настройки модуля, три элемента И 2 - 4, элемент ИЛИ 11. В модуль введены четвертый элемент И 5, четвертый вход 21 настройки модуля, три элемента 6 - 8 неравнозначности, два мажоритарных элемента 9 и 10 "2 или более из 3", два мультиплексора 12 и 13 "1 из 2". 1 табл., 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (sl)s H 03 К 19/173

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

17

®

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4650016/24-21 (22) 10.02.89, (46) 07.10.90. Бюл.М 37 (72) В.Ш. Арутюнян, С.С. Сардарян и

А.К. Аракелян (53) 681.325.65(088.8) (56) Авторское свидетельство СССР

М 1077052, «л. Н 03. К 19/173, 1982.

Авторское свидетельство СССР

М 1348996, кл. Н 03 К 19/173, 1986. (54) МНОГОФУНКЦИОНАЛЬНЫЙ ЛОГИЧЕСКИЙ МОДУЛЬ (57) Изобретение относится к импульсной технике и может быть использовано для реализации различных логических функций че„„Я „„1598162 А1 тырех и менее переменных. Цель изобретения — расширение функциональных возможностей и областей применения за счет обеспечения новых логических функций четырех и менее переменнных. Многофункциональный логический модуль содержит мультиплексор 1 "1 из 8", выход которого является выходом 22 модуля, четыре входа

14-17 переменных модуля, три входа 18-20 настройки модуля, три элемента И 2-4, элемент ИЛИ 11. В модуль введены четвертый элемент И 5, четвертый вход 21 настройки модуля, три элемента 6-8 неравнозначности, два мажоритарных элемента 9 и 10 "2 или более из 3", два мультиплексора 12 и 13

"1 из 2". 1 табл., 1 ил, 1598162

Изобретение относится к импульсной технике и может быть использовано для реализации различных логических функций четырех и менее переменных.

Целью изобретения является расширение функциональных возможностей и области применения за счет обеспечения реализации дополнительных логических функций четырех и менее переменных.

На чертеже представлена функциональная схема предлагаемого многофункционального логического модуля.

Предлагаемый многофункциональный логический модуль содержит мультиплексор 1 со структурой "1 из 8", первый 2, второй 3, третий 4 и четвертый 5 элементы И, первый 6, второй 7 и третий 8 элементы неравно-значности, первый 9 и второй 10 мажоритарные элементы "2 или более из 3", элементы ИЛИ 11, первый 12 и второй 13 мультиплексоры "1 из 2", с первого по четвертый входы 14 — 17 переменных, с первого по четвертый входы 18-21 настройки модуля и выход 22 модуля, Адресные входы мультиплексора 1 соединены соответственно с первым 14, вторым 15 и третьим 16 входами переменных модуля. Входы первого элемента И 2 соединены с четвертым выходом

17 переменных и с первым входом 18 настройки, а выход — с первым информационным входом мультиплексора 1. Входы второго элемента И 3 соединены с первым

18 и с вторым 19 входами настройки, а выход — с первым входом первого мажоритарного элемента 9. Входы первого элемента 6 неравнозначности соединены с четвертым входом 17 переменных и с первым входом 18 настройки, а выход — с вторым входом первого мажоритарного элемента 9. Третий вход первого мажоритарного элемента 9 соединен с третьим входом 20 настройки, а выход -с вторым, третьим и пятым информационным входами мультиплексора 1. Входы третьего элемента

И 4 соединены с вторым 19 и с третьим 20 входами настройки, а выход- с первым входом второго мажоритарного элемента 10.

Входы второго элемента 7 неравнозначности соединены с четвертым входом 17 переменных и с третьим входом 20 настройки, а выход — с вторым входом второго мажоритарного элемента 10. Третий вход мажоритарного элемента 10 соединен с четвертым входом 21 настройки, а выход — с первым информационным входом первого мультиплексора 12, второй информационный вход которого соединен с вторым входом 19 настройки, адресный вход — с первым входом.

18 настройки, а выход — с четвертым,шестым и седьмым информационными входами мультиплексора 1. Входы четвертого элемента И 5 соединены с вторым 19 и четвертым 21 входами настройки, а выход — с первым входом элемента ИЛИ 11. Входы третьего элемента 8 неравнозначности соединены с четвертым входом 17 переменных и с четвертым входом 21 настройки, а выход— с вторым входом элемента ИЛИ 11. Адресный вход второго мультиплексора 13 соединен с третьим входом настройки, первый информационный вход — с выходом элемента ИЛИ

11, второй информационный вход — с вторым входом настройки, а выход — с восьмым информационным входом мультиплексора

1. Выход мультиплексора 1 соединен с выходом 22 модуля.

Многофункциональный логический модуль работает следующим образом.

Для реализации каждой из возможных выходных логических функций к входам 14—

17 подаются входные переменные (аргументы) Х1-Х4, а к входам 18-21 настройки прикладывается соответствующий кодовый набор управляющих единичных ("1") и нулевых ("О") логических потенциалов.

При переменных значениях аргументов на выходах 14-17(Х1-Х4) в зависимости от приложенных к входам 18-21 потенциалов на выходе 22 модуля формируются семь раз- личных пороговых функций.

В таблице представлены значения пороговых функций . Если к входам 14 — 17 вместо определенных переменных Х прикладываются постоянные нулевые и единичные логические потенциалы (константы), то в зависимости от приложенных к входам

18 — 21 настройки логических потенциалов на выходе 22 модуля формируется большой ряд логических функций одной, двух и трех переменных.

Таким образом, многофункциональный логический модуль позволяет реализовать семь пороговых функций четырех переменных, а также любую логическую функцию одной, двух и трех входных переменных.

Ф ормула изобретения

Многофункциональный логический модуль, содержащий мультиплексор "1 из 8", выход которого является выходом модуля, первый, второй и третий входы переменных модуля, соединенные с соответствующими адресными входами мультиплексора, четвертый вход переменных, первый, второй и третий входы настройки модуля, первый, второй и третий элементы И, элемент ИЛИ, первый вход первого элемента И соединен с четвертым входом переменных модуля, второй вход — с первым входом настройки.

1598162

Составитель О.Скворцов

Редактор В.Бугренкова Техред М.Моргентал Корректор С,Шекмар

Заказ 3070 Тираж 663 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г, Ужгород, ул.Гагарина, 101 модуля, а выход — с первым информационным входом мультиплексора "1 из 8", второй информационный вход которого соединен с его третьим и пятым информационными входами, а четвертый информационный вход соединен с его шестым и седьмым информационными входами, второй вход второго элемента И соединен с вторым входом настройки модуля, второй вход третьего элемента И соединен с третьим входом настройки модуля, отличающийся тем, что, с целью расширения функциональных возможностей и области применения путем обеспечения ряда новых логических функций четырех и менее переменных, он дополнительно содержит четвертый элемент И, четвертый вход настройки модуля, первый, второй и третий элементы неравнозначности, первый и второй мажоритарные элементы "2 или более из 3", первый и второй мультиплексоры "1 из 2", четвертый вход переменных модуля соединен с первыми входами первого, второго и третьего элементов неравнозначности, первый вход настройки модуля соединен с первым входом второго элемента И, с вторым входом первого элемента неравнозначности и с адресным входом первого мультиплексорав "1 из 2", второй вход настройки модуля соединен с вторым информационным входом первого мультиплексора "1 из 2", с первыми входами третьего и четвертого элементов И и с вторым информационным входом второго мультиплексора "1 из 2", третий вход настройки модуля соединен с третьим входом первого мажоритарного элемента "2 или более из 3", с вторым входом второго элемента неравнозначности и с адресным входом мультиплексора "1 из 2", четвертый вход настройки модуля соединен с третьим входом второго мажоритарного элемента "2 или более из 3", с вторыми входами четвертого элемента И и третьего элемента неравнозначности, первый и второй входы первого мажоритарного элемента "2 или более из 3" соединены соответстьенно с.выходами второго элемента И и первого элемента неравнозначности, а выход — c вторым, третьим и пятым информационными входами мультиплексора "1 из 8", первый и второй входы второго мажоритарного элемента "2 или более из 3" соединены соответственно с выходами третьего элемента И и второго элемента неравнозначности, а выход — с первым информационным входом первого мультиплексора "1 из 2", подключенного своим выходом к четвертому, шестому и седьмому информационным входам мультиплексора "1 из 8", первый и второй входы элемента ИЛИ соединены соответственно с выходами четвертого элемента И и третьего элемента неравнозначности, а выход — с первым информационным входом второго мультиплексора "1 из 2", подключенного своим выходом к восьмому информационному входу мультиплексора

"1 из 8".

Многофункциональный логический модуль Многофункциональный логический модуль Многофункциональный логический модуль 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано для реализации различных логических функций двух, трех, четырех и пяти переменных

Изобретение относится к имцульсной технике и может быть использовано для реализации различных регулярных и нерегулярных функций двух, трех и четырех переменных

Изобретение относится к импульсной технике и может быть использовано для реализации различных логических функций двух, трех и четырех переменных

Изобретение предназначено для воспроизведения функций многозначной логики и может быть использовано в системах вычислительной техники как средство обработки многозначных данных. Техническим результатом является обеспечение реализации произвольной k-значной логической функции, зависящей от n аргументов - входных k-уровневых сигналов. Устройство содержит n×N интервальных идентификаторов, каждый из которых содержит два компаратора, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, замыкающий и размыкающий ключи. 2 ил., 1 табл.

Изобретение относится к вычислительной технике, предназначено для реализации любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, и может быть использовано как средство преобразования кодов. Техническим результатом является упрощение устройства. Устройство содержит четыре элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, резистор, шестнадцать ключей. 1 ил., 1 табл.

Изобретение относится к вычислительной технике и может быть использовано для вычисления логических функций в программируемых логических интегральных схемах (ПЛИС). Техническим результатом является повышение достоверности функционирования за счет контроля правильности вычисления заданной логической функции в процессе работы. Устройство содержит группу n инверторов переменных, n групп передающих транзисторов, n - число входных переменных, по 2i, i=1, n транзисторов в группе, группу 2n инверторов настройки, выходной инвертор, входы n переменных, 2n входов настройки, группу 2n транзисторов отключения настройки, дополнительные инверторы, транзисторы подключения альтернативной цепочки, группу из шести дополнительных передающих транзисторов, вход напряжения питания, вход «Ноль вольт», выход ошибки, выход устройства. 5 ил., 1 табл.

Изобретение относится к вычислительной технике и может быть использовано для вычисления систем логических функций в программируемых логических интегральных схемах (ПЛИС). Техническим результатом является снижение аппаратурных затрат на реализацию систем логических функций большого числа переменных. Устройство содержит группу n инверторов, n групп передающих транзисторов, группу 2n инверторов, инвертор, 2n блоков конституент нуля, m блоков вычисления функций. 6 ил., 1 табл.

Изобретение относится к вычислительной технике и может быть использовано для вычисления логических функций в программируемых логических интегральных схемах (ПЛИС). Техническим результатом является снижение времени проверки работоспособности. Устройство содержит группу n инверторов, n групп передающих транзисторов, группу 2n инверторов настройки, выходной инвертор, группу 2n транзисторов переменных, группу 2n транзисторов отключения настройки, инвертор управления группой транзисторов переменных, транзистор управления тестом. 4 ил., 9 табл.

Изобретение относится к вычислительной технике и может быть использовано в отказоустойчивых, радиационно-стойких программируемых логических интегральных схемах (ПЛИС) для вычисления логических функций. Техническим результатом является повышение отказоустойчивости. Устройство содержит группу n инверторов переменных, n групп, n - число входных переменных, основных передающих транзисторов по 2i, i=1, n транзисторов в группе, группу 2n инверторов настройки, выходной инвертор, 2n+1-1 подгрупп дополнительных передающих транзисторов для каждого основного четного и нечетного транзистора n групп передающих транзисторов, состоящих из трех транзисторов. В каждый инвертор из группы 2n инверторов настройки, группы n инверторов переменных, выходной инвертор введены три дополнительных транзистора n-МОП и три дополнительных транзистора p-МОП. 5 ил., 3 табл.

Группа изобретений относится к устройствам цифровой вычислительной техники, в частности к недвоичной схемотехнике, и предназначена для создания цифровых устройств троичной логики. Техническим результатом является реализация троичных полных последовательных сумматоров. В одном из вариантов троичный полный сумматор на два входа содержит два троичных полусумматора и троичный D-триггер. 2 н.п. ф-лы, 3 ил., 4 табл.

Изобретение относится к устройствам цифровой вычислительной техники, в частности к недвоичной схемотехнике, и предназначено для создания устройств троичной арифметики. Техническим результатом является реализация устройства троичного сложения и вычитания. Устройство содержит 10 пороговых элементов троичной логики, узел троичной схемотехники и троичный полный последовательный сумматор. 1 ил., 5 табл.
Наверх