Одноадресная универсальная электронная цифровая вычислительная машина

 

О П И С А Н И Е I65595

ИЗОБРЕТЕНИЯ

И АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

Заявлено 13Л .1963 (№ 836238/26-24) с присоединением заявки №

Приоритет

Кл. 42m, 14gg

Государственный комитет по делам изобретений и открытий СССР

МПК Ci 061

УДК

Опубликовано 12.Х.1964. Бюллетень № 19

Дата опубликования описания 18.XII.1964

Авторы изобретения

В, П. Бутков, Ф. Г. Воронин и 1О. П. Усанов

Предприятие Государственного комитета по оборонной технике

Заявитель

ОДНОАДРЕСНАЯ УНИВЕРСАЛЬНАЯ ЭЛЕКТРОННАЯ

ЦИФРОВАЯ ВЫЧИСЛИТЕЛЬНАЯ МАШИНА

Подписная группа № 145

Известны одноадресные универсальные электронные цифровые вычислительные машины, содер>кащие устройство управления, регистр команд которого совмещает функции регистра адреса магнитного оперативного запоминающего устройства, магнитного оперативного запоминающего устройства без автономных входного и выходного регистров, функции которых выполняет один из регистров арифметического устройства, неоперативное запоминающее устройство, устройства ввода и вывода и арифметическое устройство, включающее блок нормализации.

Предлагаемая машина отличается тем, что в ней имеется первый регистр нормализации, выход которого подсоединен к первому входу первой схемы совпадения сдвига мантиссы на один разряд вправо, ее второй вход соединен с единичным выходом разряда переполнения сумматора мантиссы, ее третий вход подключен к нулевому выходу знака сумматора порядков и четвертый вход ее подключен к источнику тактовых импульсов; первый вход первой схемы совпадения сдвига мантиссы на один разряд влево подсоединен к выходу первого регистра нормализации, ее второй вход подключен к единичному выходу знакового разряда сумматора порядков, третий ее зход соединен с нулевым выходом первого разряда сумматора мантиссы, ее четвертый вход подключен к нулевому выходу разряда переполнения сумматора мантиссы, а пятый вход подсоединен к источнику тактовь|х импульсов; первый вход первой схемы совпадения преобразования содержимого сумматора порядков подключен к выходу первого регистра норма",èçàöèè, ее второй вход соединен с нулевым выходом знакового разряда сумматора порядков, ее третий вход подключен к нулевому

10 выходу первого разряда сумматора мантиссы, четвертый вход ее подключен к нулевому выходу разряда переполнения сумматора мантиссы и пятый вход соединен с источником тактовых импульсов; первый вход второй схе15 мы совпадения преобразования содержимого сумматора порядков подключен к выходу первого регистра нормализации, ее второй вход соединен с единичным выходом знакового разряда сумматора порядков, ее третий вход под20 ключен к единичному выходу разряда переполнения сумматора мантиссы и четвертый к источнику тактовых импульсов; выходы первой и второй схем подсоединены к собирательной схеме преобразования содер>кимого

25 сумматора порядков, а ее выход подключен к входу сброса первого регистра нормализации, единичному входу регистра коррекции и к единичному входу второго регистра нормализации, выход которого подключен к первому

30 входу второй схемы совпадения сдвига ман165595 тиссы на один разряд вправо, ее второй вход соединен с единичным выходом разряда переполнения сумматора мантиссы, а третий — с источником тактовых импульсов; первый вход второй схемы совпадения сдвига мантиссы на один разряд влево подсоединен к выходу второго регистра нормализации, ее второй вход соединен с нулевым выходом разряда переполнения сумматора мантиссы, ее третий вход подключен к нулевому выходу первого разряда сумматора мантиссы, а четвертый вход — к источнику тактовых импульсов; выходы первой и второй схем совпадения сдвига мантиссы на один разряд вправо и выходы первой и второй схем совпадения сдвига мантиссы влево на один разряд подсоединекы к собирательной схеме, выход которой подкл>очен к цепи циклического переноса сумматора порядков и к первому входу вентиля установки в ноль регистра коррекции; выход схемы совпадения, входы которой подсоединены к единичным выходам всех, кроме знакового разрядов сумматора порядков, подключен ко второму входу вентиля установки в нуль регистра коррекции, а выход этого вентиля подсоединен к нулевому входу регистра коррекции; нулевой выход регистра коррекции подключен к первому входу вентиля коррекции, второй вход которого подсоединен к входу сброса второ-о регистра нормализации, выход вентиля коррекции подкл10чен к цепи цикличсского переноса сумматора порядков; единичный выход регистра коррекции соединяется с первым входом вентиля преобразования содержимого сумматора порядков, а его второй вход подключен ко входу сброса второго регистра нормализации, вход сброса первого регистра нормализации и вход сброса второго регистра нормализации подключаются к схемам окончания нормализации.

Схема предлагаемого устройства изобра>кена на чертеже.

Импульс, запускающий блок ускоренной нормализации, приходит на вход 1 регистра . ., выход 3 которого открывает по входам 4 схемы 5, б, 7, 8, 9 совпадения. Вход 10 схемы 5 совпадения подсоединен к единичному выходу разряда переполнения сумматора мантиссы, не показанного на чергеже. Вход 11 схемы 5 совпадения подключен к пулевому выходу 12 знака сумматора порядков 18.

Генератор тактовых импульсов (ке показан на чертеже) подсоединен к входам 14 схем д, б, 7, 8, 9, 15, 16 и 17 совпадения. Выход 18 схемы 5 совпадения подключен к шике сдвига на один разряд вправо сумматора мантиссы (на чертеже не показана) .

Вход 19 схемы б совпадения соединен с единичным выходом 20 разряда знака сумматора порядков 18. Вход 21 схемы 6 совпадения подключен к нулевому выходу первого разряда сумматора мантиссы (ке показан ка чертеже) .

Вход 22 схемы б совпадения подсоединен к нулевому выходу разряда переполнения сумматора мантиссы, не показанного на чертеже.

Выход 23 схемы б совпадения подключен к шине сдвига па один разряд влево сумматора мантиссы (ка чертеже IIe показана). Вход "3 схемы 7 совпадения соединен с нулевым выходом 12 разряда знака сумматора порядков 13. Вход 24 схемы 7 подключен к нулевому выходу первого разряда сумматора мантиссы (на чертеже не показан). Вход 25 схемы 7 совпадения соединен с нулевым выходом разряда переполнения сумматора мантиссы (не показан на черте>ке).

Выход 26 схемы 7 совпадения подключен к входу 27 собирательной схемы 28. Вход 29 схемы 8 совпадения соединен с единичным выходом 20 разряда знака сумматора порядков 18. Вход 30 схемы 8 совпадения подключен к единичному выходу разряда переполнения сумматора мантиссы (не показан на чертеже).

Выход 81 схемы 8 совпадения соединен с входом 82 собирательной схемы 28, выход 88, которой подключен к входу 34 собирательной схемы 85, к единичному входу 86 регистра 37 и к единичному входу 88 регистра 39, выход которого 40 подключен к входам 41 схем 15, 16 и 17 совпадения.

Вход 42 схемы 15 совпадения соединен с единичным выходом разряда переполнения сумматора мантиссы, ке показанного на чертеже, а выход 48 этой схемы 15 совпадения подключен к шине сдвига на один разряд вправо сумматора мантиссы, которая на чертеже не приведена.

Вход 44 схемы 16 совпадения подключен к нулевому выходу разряда переполнения сумматора мантиссы (не показан на чертеже).

Вход 45 схемы 16 совпадения соединен с нулевым выходом первого разряда сумматора мантиссы, который на чертеже не показан.

Выход 46 схемы 16 совпадения подключен к шине сдвига на один разряд влево сумматора мантиссы, не приведенной на черте>ке. Вход

47 схемы 17 совпадения подключен к нулевому выходу разряда переполнения сумматора мантиссы (е показан на чертеже). Вход 48 схемы 17 совпадения соединен с единичнгям выходом педрвого разряда сумматора мантиссы, не приведенного на чертеже, а выход 49 этой схемы 17 совпадения подключен к входам 50 вентилей 51, 52 и к нулевому входу 53 регистра 39.

Вход 51 схемы 9 совпадсния соединен с нулевым выходом разряда переполнения сумматора мантиссы, не показанного на чертеже, а вход 55 подключен к единичному выходу первого разряда сумматора мантиссы, также пе показанно"o на черте>ке. Выход 56 схемы 9 совпадения соединен со входом 57 собирательной схемы 85, выход 58 которой подключен к нулевому входу 59 регистра 2.

Еди и шый выхсд 60 регистра 87 соединен с входом 61 вентиля 51, выход которого 62

165595 подкл10чеп1 так же как и выход 33 сооирательной схемы 28, к шине преобразования содержимого сумматора порядков, которая не показана на чертеже.

Нулевой выход 63 регистра 37 подключен ко входу 64 вентиля 52, выход 65 которого соединен со входом 66 собирательной схемы 67, вход 68 которой подключен к выходу 23 схемы 6 совпадения и к выходу 46 схемы 16 совпадения, а вход 69 собирательной схемы 67 соединен с выходом 18 схемы 5 совпадения и с выходом 43 схемы 15 совпадения.

Выход 70 собирательной схемы 67 подключен к входу 71 вентиля 72 и и входу 73 собирательнойй схемы 74, вход 75 которой соеди IBII с выходом 76 цепочки переноса из разряда знака сумматора порядков 13. Выход 77 собирательной схемы 74 соединен через цепь 78 циклического переноса с входом 79 младшего разряда сумматора порядков 80.

Входы 81 схемы 82 совпадения соединены с единичными выходами 83 всех (кроме знакового разряда 13) разрядов сумматора порядков 80. Выход 84 схемы 82 совпадения подключен ко входу 85 вентиля 72, выход которого 86 соединен с нулевым входом 87 регистра 37.

При нормализации мантиссы каждый импульс сдвига на один разряд мантиссы подается с выхода 70 собирательной схемы 67 через собирательную схему 74 на вход 79 младшего разряда сумматора горядков 80 по цени циклического переноса 78 (сумматор порядков

80 построен по схеме параллельного накапливающего сумматора с одновременным переносом).

В двух из четырех возмохкных случаев, а именно: при нормализации мантиссы вправо и положительном порядке числа (открыта схема 5 совпадения), а также при нормализации мантиссы влево и отрицательном порядке числа (открыта схема 6 совпадения), никаких подготовительных действий под содержимым сумматора порядков 80 перед нормализацией не производится, в процессе нормализации к его содержимому по цепи циклического переносаа 78 добавляется (с та ктов ой частотой) единица при каждом сдвиге мантиссы на один разряд.

В остальных двух случаях, и именно: при нормализации мантиссы вправо и отрицательном порядке числа (открыта схема 8 совпадения), а также при нормализации мантиссы влево и положительном порядке числа (открыта схема 7 совпадения) импульс с выхода 33 собирательной схемы 28 прсобразует за один такт содержимого сумматора порядков 80 в нестандартный код. Это преобразование не затрагивает знаковый разряд 13 сумматора порядков 80, остальные же разряды меняют свое состояние на обратное: единичное — на нулевое, а нулевое — на единичное. При этом сбрасывается через собирательную схему 35 регистр 2, взводится в единичное состояние по

5

50 входу 36 регистр 37 и взводится по входу 38 в единичное состояние регистр 39.

В процессе нормализации каждый импульс сдвига мантиссы на один разряд (при нормализации вправо открыта схема 15 совпадения, а в случае нормализации влево открыта схема 16 совпадения) добавляется с тактовой частотой к содержимому сумматора порядков

80 по цепи циклического переноса 78.

Единица, преобразовавшая в процессе нормализации код в сумматоре порядков 80 при совпадении в нем единичных состояний всех, кроме знакового, разрядов запоминается регистром 37, который сбрасывается в ноль по входу 87 импульсом сдвига мантиссы на один разряд, проходящим с выхода 70 собирательной схемы 67 через вентиль 72, открытый в этом случае по входу 85 схемой 82 совпадения всех, кроме знакового, разрядов сумматора порядка 80.

Импульс окончания нормализации с выхода 49 схемы 17 совпадения пройдет в этом случае через открытый клапан 52, собирательные схемы 67 и 74 и по цепи 78 циклического IIBреноса подсуммируется к содержимому сумматора порядков.

Если же ни при одном сдвиге мантиссы не было совпадения единичных состояний всех, кроме знакового, разрядов сумматора порядков 80, импульс окончания нормализации с выхода 49 схемы 17 совпадения пройдет через открытый в этом случае клапан 51 и произведет обратное преобразование кода в сумматоре порядков, причем это преобразование осуществляется так же, как и прямое, за один такт.

Устройство ускоренной нормализации пр;-длагаемой машины сводит к минимуму время подготовки к нормализации.

Количество используемого в нем оборудования примерно в полтора раза меньше по сравнению с существующими устройствами нормализации, работающими с тактовой частотой.

Структура кодов в сумматоре порядков совпадает с структурой кодов, принятой для остальных частей арифметического устройства машины, что упрощает логическу:о структуру машины.

Предмет изобретепи я

Одноадресная универсальная электронная цифровая вычислительная машина, содержащая устройство управления, регистр команд которого совмещает функции регистра адреса магнитного оперативного запоминающего устройства, магнитное оперативное запоминающее устройство без автономных входного и выходного регистров, функции которых выполняет один из регистров арифметического устройства, неоперативное запоминающее устройство, устройство ввода и вывода и арифметическое устройство, включающее устройство ускоренной нормализации. от гичаюи(аяся

165595 тем, что, с целью произведения нормализации с тактовой частотой без существенного увеличения оборудования и сведения к минимуму времени подготовки содержимого сумматора порядка, в ней блок ускоренной нормализации содержит первый регистр нормализации, выход которого подсоединен к первому входу первой схемы совпадения сдвига мантиссы на один разряд вправо, ее второй вход соединен с единичным выходом разряда переполнения сумматора мантиссы, ее третий вход подключен к нулевому выходу знака сумматора порядков, и четвертый вход ее подключен к источнику тактовых импульсов; первый вход первой схемы совпадения сдвига мантиссы на один разряд влево подсоединен к выходу первого регистра нормализации, ее второй вход подключен к единичному выходу знакового разряда сумматора порядков, третий ее вход соединен с нулевым выходом первого разряда сумматора мантиссы, ее четвертый вход подключен к нулевому выходу разряда переполнения сумматора мантиссы, а пятый вход подсоединен к источнику тактовых импульсов; первый вход первой схемы совпадения преобразования содержимого сумматора порядков подключен к выходу первого регистра нормализации, ее второй вход соединен с нулевым выходом знакового разряда сумматора порядков, ее третий вход подключен к нулевому выходу первого разряда сумматора мантиссы, четвертый вход ее подключен к нулевому выходу разряда переполнения сумматора мантиссы, и пятый вход соединен с источни. ком тактовых импульсов; первый вход второй схемы совпадения преобразования содержимого сумматора порядков подключен к выходу первого регистра нормализации, ее второй вход соединен с единичным выходом знакового разряда сумматора порядков, ее третий вход подключен к единичному выходу разряда переполнения сумматора мантиссы и четвертый — к источнику тактовых импульсов; выходы первой и второй схем подсоединены к собирательной схеме преобразогания содержимого сумматора порядков, а ее выход подключен к входу сброса первого регистра нормализации, единичному входу регистра коррекции и к единичному входу второго регистра нормализации, выход которого подключен

5 к первому входу второй схемы совпадения сдвига мантиссы на один разряд вправо, се второй вход соединен с единичным выходом разряда переполнения сумматора мантиссы, а третий — с источником тактовых импульсов;

10 первый вход второй схемы совпадения сдвига мантиссы на один разряд влево подсоединен к выходу второго регистра нормализации, ее второй вход соединен с нулевым выходом разряда переполнения сумматора мантиссы, и

15 ее третий вход подключен к нулевому выходу первого разряда сумматора мантиссы, а четвертый вход — к источнику тактовых импульсов; выходы первой и второй схем совпадения

20 сдвига мантиссы на один оазряд вправо и выходы первой и второй схем совпадения сдвига мантиссы влево на один разряд подсоединены к собирательной схеме, выход которой подключен к цепи циклического переноса сумма25 тора порядков и к первому входу вентиля установки в ноль регистра коррекции; выход схемы совпадения, входы которой подсоединены к единичным выходам всех, кроме знакового разрядов сумматора порядков, 30 подключен ко второму входу вентиля установки в ноль регистра коррекции, а выход этого вентиля подсоединен к нулевому входу регистра коррекции; нулевой выход регистра коррекции подклю35 чен к первому входу вентиля коррекции, второй вход которого подсоединен к входу сброса второго регистра нормализации, выход вентиля коррекции подключен к цепи циклического переноса сумматора порядков;

40 единичный выход регистра коррекции соединяется с первым входом вентиля преобразования содержимого сумматора порядков, а его второй вход подключен к входу сброса второго регистра нормализации;

45 вход сброса первого регистра нормализации и вход сброса второго регистра нормализации подключаются к схемам окончания нормализации, 165595

Составитель В. А. Субботин

Редактор Н. Г. Копылова Техред Л. К. Ткаченко Корректор О. Б. Тюрина

Заказ 3148/14 Тираж 825 Формат бум. 60 90 /8 Объем 0,52 изд. л. Цена 5 коп.

ЦНИИПИ Государственного комитета по делам изобретений и открытий СССР

Москва, Центр, пр. Серова, д. 4

Типография, пр. Сапунова, 2

Одноадресная универсальная электронная цифровая вычислительная машина Одноадресная универсальная электронная цифровая вычислительная машина Одноадресная универсальная электронная цифровая вычислительная машина Одноадресная универсальная электронная цифровая вычислительная машина Одноадресная универсальная электронная цифровая вычислительная машина 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для определения состава и веса критических путей в орграфе без петель

Изобретение относится к вычислительной технике и может быть использовано в электронной цифровой вычислительной машине

Изобретение относится к вычислительной технике и может быть использовано в электронной цифровой вычислительной машине

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах для связи процессоров с внешними устройствами, между процессорами, а также между процессорами и запоминающими устройствами

Изобретение относится к вычислительной технике и используется для обработки сигналов, которые состоят из множества компонентов, каждый из которых представляет какой-то один аспект физического объекта

Изобретение относится к электронным играм

Микроэвм // 2108619
Изобретение относится к области микропроцессорной техники, в частности, может применяться для реализации обмена информацией

Изобретение относится к системам передачи стоимости товара при безналичных операциях

Изобретение относится к вычислительной технике и может быть использовано для построения высокопроизводительных вычислительных систем для реализации алгоритмов, допускающих распараллеливание на уровне команд
Наверх