Устройство для регистрации информации

 

Устройство относится к автоматике и вычислительной технике, в частности к знакосинтезирующим печатающим устройствам. Целью изобретения является повышение достоверности регистрируемой информации за счет распознавания и выделения в тексте искаженных символов. Устройство содержит блок 1 памяти, блок 2 управления, знакогенератор 3, блок 4 печати, тактовый генератор 5, первый 6 и второй 7 блоки контроля и дешифратор 8. В устройстве принятая извне информация контролируется на нечетность как до записи в блок памяти, так и после чтения из него. В зависимости от места возникновения ошибки искаженный символ выделяется двумя черточками вверху или внизу символа на его позиции. Кроме того, если ошибка обнаружена на входе печатающего устройства, то сигнал "Ошибка" передается также и в устройство, передающее информацию. 20 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„.SU„1603412 А 1 (51)5 G 06 К 15/10

ЗИЫИЗИ3

MTEHTH. -Т= !;:. -;, gy, БИБ/ ИО ) Е;-;.4

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (21) 4657862/24-24 (22) 02.03.89 (46) 30.10.90. Бюл. 1Ф 40 (72) З.II. Давгулевич, Л.В. Сапрановская и A.È. Фельдман (53) 681.327. 12(088.8) (56) Авторское свидетельство СССР

N - 963019, кл. G 06 К 5/14, 1974.

Патент СССР Nl 503557, кл. G 06 К 15/10, 1971. (54) УСТРОЙСТВО ДЛЯ РЕГИСТРАЦИИ ИНФОРИАЦИИ (57) Устройство относится к автомати-ке.и вычислительной технике, в частности к знакосинтезирующим печатающим устройствам. Целью изобретения является повышение, достоверности ре2 гистрируемой информации за счет распознавания и выделения в тексте искаженных символов. Устройство содержит блок 1 памяти, блок 2 управления, знакогенератор 3, блок 4 печати, тактовый генератор 5, первый 6 и второй

7 блоки контроля и дешифратор 8. B устройстве принятая извне информация контролируется на нечетность как до записи в блок памяти, так и после чтения из него. В зависимости от места возникновения ошибки искаженный символ выделяется двумя черточками вверху или внизу символа на его позиции. Кроме того, если ошибка обнаружена на входе печатающего устройства, то сигнал ОШИБКА передается также и в устройство, передающее информацию.

20 ил.

1603412

Изобретение относится к автоматике и вычислительной технике, в частности к устройствам вывода информации на печать.

Цель изобретения — повышение достоверности регистрируемой информации за счет распознавания и выделения в тексте искаженных символов.

На фиг. 1 изображена блок-схема предлагаемого устройства; на фиг„ 2— временные диаграммы обмена с внешним устройством; на фиг. 3 — блок-схема блока управления; на фиг. 4 — временные диаграммы работы блока управления;15 на фиг. 5 — схема блока управления; на фиг. б — временные диаграммы рабо- ты блока управления; на фиг. 7 — схема блока управления; на фиг. 8 — временные диаграммы работы блока управле-щ ния; на фиг. 9 — схема интерфейсного блока; на фиг. 10 — временные диаграммы интерфейсного блока; на фиг. 11 схема блока управления ЩЦ1; на фиг.12—, временные диаграммы работы блока уп- 25 равления ШД1; на фиг. 13 — схема блока управления ЩЦ2; на фиг. ".4 — временные диаграммы работы блока управления ЩЦ2; на фиг. 15 — схема знакогенератора; на фиг. 16 — временные диаг- 3р раммы работы знакогенератора; на фиг. 17 — схема преобразователя кода; на фиг. 18 19 и 20 — соответственно конфигурация символов, отпечатываемых в устройстве при ошибке на входе устройства, при чтении информации из блока памяти, при ошибке на входе и выходе блока памяти.

Устройство (фиг. 1) содержит блок

1 памяти, блок 2 управления, знакоге- 4 нератор 3, блок 4 печати, тактовый генератор 5, первый 6 и второй 7 блоки контроля, дешифратор 8, информационные входы 9, управляющие входы 10 и выходы 11. 45

Блок 1 памяти предназначен для буферизации информации, поступающей от источника информации, и хранения двух служебных признаков каждого принимаемого байта информации. Блок 1 памяти построен по принципу запоминающих устройств с произвольной выборкой и выполнен по стандартной схеме.

Блок 2 управления (фиг. 3) предназначен для управления работой устройства по заданной программе и содержит блок 12 управления, интерфейс ный блок 13, блок 14 управления шаговым двигателем перемещения калетк (ШД1), блок 15 управления шаговым двигателем продвижения бумаги (ЩЦ2), счетчик 16, первый 17 и второй 18 элементы 2ИЛИ, инвертор 19 (временные диаграммы работы блока 2 представлены на фиг. 4, девятиразрядный счетчик

16 предназначен для формирования кода адреса обращения к блоку 1 памяти при записи и чтении информации, счетчик

16 реализован на интегральных микросхемах типа 133ИЕ5).

Блок 12 управления (фиг. 5) предназначен для запуска блоков 14 и 15 интерфейсного блока 13, для управления работой знакогенератора 3 и блока 1 памяти. Блок 12 содержит блок

20 управления, с первого по третий триггеры 21-23, первый 24 и второй

25 формирователи, с первого по четвертый элементы 2И 26-29, с первого по четвертый элементы 2ИЛИ 30-33 и инвертор 34. Задержка распространения сигнала элементом 2ИЛИ 30 больше задержки элемента 2ИЛИ 32.

Временные диаграммы работы блока

12 управления представлены на фиг. 6.

Триггеры 21 и 22 предназначены для запуска блока 14 управления ЩЦ1, триггер 23 — для запуска блока 15 управления ЩЦ2.

Триггеры 21 и 22 — триггеры типа

RS, триггер 23 — триггер типа IK.

Формирователи 24 и 25 предназначены для получения одиночного импульса по переднему фронту входного сигнала и выполнены на HNC типа 133АГЗ.

Блок 20 управления (фиг. 7) предназначен для формирования сигналов управления работой знакогенератора 3 и блока 1 памяти в режиме чтения информации из него.

Блок 20 управления содержит с первого по третий триггеры 35-37, первый

38 и второй 39 счетчики, первый 40 и второй 41 формирователи, элемент ЗИ

42, с первого по четвертый элементы

43-46 задержки, с первого по четвертый элементы 2И 47-50, первый 5) и второй 52 инверторы, Триггеры 35-37 триггеры типа RS.

Счетчик 38 формирует длительность импульсов, подаваемых на электромагниты печатающей головки блока 4 печати (t + = 1,4 мс). Счетчик 38 реализован на К1С типа 133ИЕ5. Счетчик 39 предназначен для подсчета поступающих из блока 4 печати сигналов PIIC и считает

5 !6034 до девяти. Счетчик 39 реализован на

ИМС тина !ЗЗИЕ5.

Формирователи 40 и 41 вырабатывают одиночные импульсы по переднему фронту управляющего сигнала и выполнены на HMC типа 1ЗЗАГЗ.

Элементы 43-46 задержки реализованы на триггерах типа RS включенных по известной схеме.

Интерфейсный блок 13 (фиг. 9) предназначен для формирования выходных сигналов устройства и сигналов управления записью информации в блок 1 памяти. Блок 13 содержит с первого по пятый триггеры 53-57, с первого по третий формирователи 58-60, с первого по четвертый элементы 61-64 задержки, первый 65 и второй 66 инверторы, первый 67 и второй 68 элементы ЗИ, пер- 20 вый 69 и второй 70 элементы 2ИЛИ, с первого по третий элементы 2И 71-73.

На выходе триггеров 53-55 формируются интерфейсные сигналы печатающего устройства: Готовность приемника" 23 (ГП), "Ошибка информации" (ОШИ) и

"Управление приемника" (УП) соответственно. В. триггере 56 запоминается прием сигнала."Конец передачи" (КП) от внешнего устройства (ВУ). Триггер 3р

57 задает режим работы блока 1 памяти печатающего устройств а — режим записи. Триггеры 53-57 представляют собой триггеры типа РS.

Формирователи 58-60 аналогичны формирователям 40 и 41, Элементы задержки 61-64 аналогичны элементам

43-46.

Временные диаграммы работы интерфейсного блока 13 представлены на фиг., 10. 40

Блок 14 управления ШД1 (фиг. 11) предназначен для формирования сигналов У011-У041 (" Управление первой обмоткой первогоШД" — "Управление четвертои обмоткой первого ЙД"), управляю- 45 щих работой шагового двигателя продвижения каретки ШД1 блока 4 печати.

Блок 14 содержит первый 74 и второй

75 триггеры, первый 76 и второй 77 эквиваленторы, с первого по четвер- 3р тый инверторы 78-81, элемент 2ИЛИ 82, элемент 2И 83 и группу элементов

2И 84.

Триггер 74 предназначен для формирования импульсов подключения четвертой обмотки ШД1 — сигнала "Управление четвертой обмоткой первого ШД" (У041).

Триггер 75 предназначен для формирования импульсов подключения второй

6 обмоткой ШД! — сигнала "Управление второй обмоткой первого Ilg" (У021).

Триггеры 74 и 75 представляют собой триггеры типа IK.

На входе инверторов 80 и 81 формируются соответственно импульсы подключения первой и третьей обмотки

ШД! — сигналы "Управление первой обмотки первого ШД" (У011) и "Управление третьей обмоткой первого ШД" (У031) .

Группа элементов 2И 84 представляет собой четыре элемента 2И.

Блок 15 управления ШД2 (фиг. !3) предназначен для управления работой второго шагового двигателя продвижения бумаги.

Блок 15 содержит первый 85 и второй 86 триггеры, первый 87 и второй

88 счетчики, элемент 2ИЛИ 89, первый

90 и второй 91 инверторы, элемент

2И 92, с первого по третий элементы

93-95 задержки.

Временные диаграммы работы блока

15 представлены на фиг. 14.

Триггеры 85 и 86 предназначены соответственно для формирования импуль-сов подключения второй и четвертой обмотки ШД2 — сигналов "Управление второй обмоткой второго ШД" (У022) и

"Управление четвертой обмоткой второго ШД" (У042).

Триггеры 85 и 86 представляют собой триггеры типа IK. Причем I-вход триггера 85 подключен к прямому выходу триггера 86, входу инвертора 91 и выходам 1 блока 15, К-вход — к выходу инвертора 91, и выходам 1 блока 15, С-вход — к С-входу триггера 86, выходу счетчика 87, С-входу счетчика 88 и входу элемента 93 задержки, Вход Ктриггера 86 связан с прямым выходом триггера 85, входом инвертора 90 и выходами 1 блока 15, I-вход — с выходом инвертора 90 и выходами 1 блока 15.

Счетчик 87 предназначен для формирования сигнала, задающего длительность импульсов У012--У042, управляющих работой шагового двигателя про; движения бумаги ШД2 блока 4 печати.

Счетчик 87 выполнен на интегральных схемах типа 133 ИЕ5. Длительность импульсов на выходе счетчика 87 определяется типом механизма продвижения бумаги блока 4 печати и равна 3,3 мс.

Счетчик 88 считает до восьми и выполнен на интегральной схеме типа

133 ИЕ5.

16034

На выходах инверторов 90 и 9l формируются соответственно импульсы управления первой и третьей обмоткой

ШД2 — сигналы "Управление первой об5 отмоткой второго ШД" (У012) и "Управление третьей обмоткой второго ШД" (У032).

Элементы 93-95 задержки аналогичны элементам 43 и 46 задержки. l0

Временные диаграммы работы блока

15 представлены на фиг. 14.

Знакогенератор 3 (фиг. 15) производит преобразование кода символа, предназначенного для печати, в элемен-15 ты разложения 7х5 или 7х9 и содержит регистр 96, преобразователь 97 кода, блок 98 памяти, первый 99 и второй 100 согласующие элементы, первый 101 и второй 102 элементы ЗИЛИ, с первой по 20 третью группы элементов 2И 103-105.

Регистр 96 хранит поступающий на вход знакогенератора 3 код символа и выполнен на П-триггерах (ИМС типа

133ИЕ7). 25

В блоке 98 хранятся семиразрядные элементы разложения алфавита печатаемых символов (пять элементов для каждого символа при разложении 7х5 и девять — при разложении 7х9). 30

Блок 98 выполнен на ИМС типа

505PF3-0063.

Согласующие элементы 98 и 100 предназначены для согласования уровня сигналов ТТЛ схем с ИМС 505РЕЗ-0063 и реализованы на ИМС типа 133ЛА15.

Группа элементов 2И 104 при разложении знака 7х5 — это три логических элемента 2И, при разложении 7х9— пять логических элементов 2И. 40

Преобразователь 97 кода преобразует двоичный код символа в код адреса обращения в блски 98. В случае, если символы от ВУ поступают в коде МТК-5, то схема преобразователя 97 кода име- 45 ет вид,изображенныи на фиг. 17. Преобразователь 97 содержит счетчик 106, эквивалентор 107, с первого по четвертый инверторы 108-111, с первого по седьмой элементы 2И 112-118, с пер- 0 вого по четвертый элементы 2ИЛИ

119-122.

На входы 1 преобразователя 97 подается входной код, а с выходов преобразователя 97 <нимается девятиразрядное двоичное число.

Счетчик 106 формирует код столбца от единицы до пяти и выполнен на ИМС типа 133ИЕ7.

12 в

Первый разряд (старший) входного кода (МТК-5) поступает на вход элемента 2И 117, второй разряд — на входы элементов 10/, 109, 113, 114, 116 и

117 третий разряд — на входы элементов 113 и 118, остальные четыре разряда поступают на входы преобразователя как четвертый — седьмой разряды выходного кода. Первый разряд выходного кода формируется на выходе элемента 11 l, второй разряд — на выходе элемента 120, третий разряд — на выходе элемента 108, восьмой разряд— на выходе элемента 121, девятый разряд — на выходе элемента 119.

Временные диаграммы работы знакогенератора 3 представлены на фиг.16.

Блок 4 печати предназначен для получения отпечатков символов, печатаемых последовательно один за другим вдоль строки, и выполнен по типу механизма печати электронного телеграфного аппарата PTA-80.

Блок 4 печати состоит из датчиков, узла печати и механизмов продвижения бумаги, продвижения красящей ленты, продвижения печатающей каретки, Датчики вырабатывают сигналы положения первого шагового двигателя ШД1 и печатающей каретки с мозаичной печатающей головкой (МПГ) в процессе печа" ти, в начале и конце строки.

Тактовый генератор 5 формирует тактовые импульсы и представляет собой схему, включающую генератор прямоугольных импульсов и делитель частоты.

Первый 6 и второй 7 блок и контроля осуществляют контроль информации на нечетность и вырабатывают сигналы ошибки(блоки 6 и 7 контроля реализованы на ИМС типа 133ЛП5).

Дешифратор 8 — двухразрядный дешифратор, реализованный на ИМС типа

133 ИДЗ.

Устройство работает следующим образом.

Работу устройства удобно рассматривать, разделив ее на следующие фазы:

А — прием информации от внешнего устройства (ВУ) и запись ее в блок 1 памяти до получения от ВУ сигнала, нКонец передачи" (KII);

Б — чтение информации из блока 1 памяти и печать ее в блоке 4 до появления сигнала "Конец строки" (КС)у

 — перевод бумаги на один интервал;

à — возврат каретки с МПГ на начало строки;

16034

11 †.чтение информации из блока 1 памяти и печать ее в блоке 4 печати дс момента считывания из блока 1 признака КП.

По включению питания производят начальную установку схем. Счетчик 16 сбрасывается в нулевое состояние, триггеры 21 †.23 - в нулевое состояние (фиг. 5), триггеры 36-37 — в нулевое состояние (фиг. 7), триггеры 53 и 57 устанавливаются в единицу (фиг. 9), триггеры 54-56 — в ноль. Триггеры 74, 75, 85 и.86 и счетчики 87 и 88 сбрасываются в нулевое состояние (фиг. 11 и фиг. 13).

Рассмотрим работу устройства в фазе А.

После начальной установки на выходах счетчика 16 устанавливаются нули.

Нулевой код адреса с выходов счетчика

16 через первые выходы блока 2, вторые входы блока 1 и адресную шину блока 1 памяти поступает на входы регистра адреса РгА блока 1 памяти. 25

После начальной установки на выходе триггера 53 устанавливается сигнал

ГП интерфейса (фиг. 9 и фиг. tO) который через выходы 1 блока 13 и выходы 4 блока 2 (фиг. 3 и фиг. 4) поступает на выходы 11 печатающего устройства (Фиг. 1 и фиг. 2). Установка сигкала ГП на выходах 11 означает, что устройство готово к приему блока информации.

По сигналу с выхода триггера 53 на выходе формирователя 58 формируется одиночный импульс, по которому устанавливается триггер 57, в результате чего на выходе триггера 57 появляется сигнал "Режим записи" (РЗ), который через вход 2 блока 13 поступает на вход инвертора 19, а через вход

5 блока 12 — на вход инвертора 34 (фиг. 5 и фиг. 6).

На выходе инвертора 19 и выходах

1 блока 2 устанавливается уровень логического "О" сигнала, "Операция" (ОПР), который через вторые входы блока 1 поступает на вход "Операция блока управления памятью" (БУП) блока I

Низкий уровень сигнала ОПР задает в блоке 1 режим записи информации.

При наличии информации для печати

ВУ устанавливает на входах 10 печатающего устройства сигнал ГИ (" Готовность источника"), который через вхо ды 1 блока 2 и входы 2 блока 13 поступает на вход элементов ЗИ 67 и 68.

12

Наличие сигналов ГИ и ГП и отсутствие сигнала УП (Управление источника"), поступающего на вход элемента 68 с входов 10, приводит к тому, что устанавливается триггер 55, на выходе которого появляется сигнал

УП. С выхода триггера 55 через выходы 1 блока 13 и выходы 4 блока 2 сигнал УП подается на выходы 11 уст ройства. Установка сигнала УП на выходах 11 означает, что устройство готово к приему байта информации. В ответ на сигнал УП внешнее устройство подает на входы 9 байт информации с соответствующим ему контрольным разрядом (KP). Байт информации и КР поступает на входы 1 блока 1 памяти и входы блока 6 контроля. Результат контроля с выхода блока 6 (сигнал

ОШИ) поступает на вход 3 блока 1 и вход 4 блока 2. Через вход 3 блока 1 сигнал ОШИ подается на вход 10-го разряда запоминающего массива (ЗМ) блока

1 памяти, а через вход 4 блока 2 и третий вход блока 13 сигнал ОШИ поступает на вход инвертора 66 и элемекта 72.

Наличие ошибки — уровень логической "1, отсутствие ошибки — уровень логического "0".

Через время, достаточное для установления информации на входах регистра информации блока 1, внешнее устройство подает на управляющие входы

10 сигнал УИ, который через одну из шин первых входов блока 2 и входов 2 блока 13 поступает на вход инвертора

65 и элемента 67. Так как ка других входах элемента 67 присутствуют сигналы ГП и ГИ, то на выходе формирователя 60 формируется импульс, который через третий выход блока 13, выход элемента 2ИЛИ 18 и выходы 1 блока 2 поступает на вход 2 блока 1, как сигнал ООЗУ (а далее по входу "Обращение" — на БУП блока 1).

При наличии сигнала ОШИ на входе элемента 72 по сигналу ООЗУ устанавливается триггер 54, с выхода которого через первые выходы блока 13 и четвертые выходы блока 2 управления на выходы 11 устройства подается сигнал

ОШ (" Ошибка" ) интерфейса.

По сигналу ООЗУ и ЕУП блока 1 формируется сигнал приема кода адреса в регистр PrA адреса блока 1 и сигнал приема информации в регистр РгИ информации блока 1. Код адреса с входных

160341 адресных шин блока 1 записывается в

РгА. Так как на входах 2 блока 1 присутствует сигнал операции записи (сигнал ОПР=О) то информация с выхо9

5 дов регистра РгИ информации блока 1 через блок управления записью БУЗ блока 1 поступает на входы одиннаццати разрядов запоминающего массива

ЗМ блока 1, Через время, определяемое распространением информации в БУЗ блока 1, на выходе "Выборка БУП" блока 1 появляется сигнал "Выборка кристалла" (ВК), который поступает в блок адресной выборки БАВ блока 15

По нулевому коду адреса„ который записан в PrA, блок БАВ возбуждает вход выборки нулевой ячейки ЗМ (по всем ее одиннадцати разрядам. Таким образом, в первые восемь разрядов ну- 20 левой ячейки ЗМ блока 1 запишется байт информации, полученный устройством от BY в девятый разряд запишется КР, в десятый разряд — сигнал ОШИ, в одиннадцатый разряд — признак KII. 25

Через время, достаточное для того, чтобы входная информация записалась в нулевую ячейку ЗМ блока 1, на выходе элемента 64 задержки появляется импульс "Счет", который поступает на 3О вход элемента 63, а через выход 4 блока 13, вход и выход элемента 17 — на

С-вход счетчика 16. По сигналу "Счет" на выходе первого разряда счетчика

16 появляется уровень логической "1", который через адресные шины поступает на входы РгА блока 1 (на входах

РгА блока i устанавливается код адреса первой ячейки ЗМ блока 1). Через время, определяемое задержкой элемента 63, на входе элементов 61 и 73 появляется импульс. Так как на втором входе элемента 73 отсутствует сигнал

КП, то входной. импульс через элемент

73 не проходит. С выхода элемента 61 входной импульс через вход и выход элемента ИЛИ 69 поступает íà R-вхсд триггера 55 .и устанавливает его в нулевое состояние. На выходе триггера

55 снимается сигнал УП. В ответ на снятие сигнала УПВУ сникает сигнал. УИ.

По заднему фронту сигнала УИ, поступающему через инвертор 65 и элемент 68 на Б-вход триггера 55, триггер 55 устанавливается в единичное состояние, в результате чего на выходах 11 уст 55 ройства появляется очередной сигнал

УП. В ответ на сигнал УП внешнее устройство устанавливает на входы 9 уст2 12 ройства второй байт информации, который записывается в первую ячейку блока 1 памяти по вышеописанному алгоритму. Запись информации в блок 1 памяти происходит до тех пор, пока вместе с байтом информации на входах 10 не появится сигнал "Конец передачи" (КП), которые указывает, что выдача информации в устройство заканчивается.

Сигнал КП через входы 10 поступает на вход 4 блока 1 памяти и первые входы 1 блока управления. Через первые входы блока 2 и вторые входы блока 13 сигнал KII поступает на вход элемента

73, По переднему фронту сигнала УИ на выходе формирователя 60 появляется сигнал ООЗУ, по которому в первые восемь разрядов ЗМ блока 1 памяти записывается байт информации, в девятый разряд — КР, в десятый — признак ОШИ, в одиннадцатый — признак КП.

По сигналу "Счет" с выхода элемента 64 на выходе счетчика 16 код увеличивается на единицу. Задержанный в элементе 63 сигнал "Счет" поступает на вход элементов 61 и 73. Так как на втором входе элемента 73 присутствует сигнал КП, то триггер 56 устанавливается в единицу. По сигналу с выхода триггера 56 на выходе формирователя

59 формируется одиночный импульс, который сбрасывает триггеры 53, 55 и

57, а через вход и выход элемента 70 и выход 5 блока 13 — счетчик 16. На выходах счетчика 16 устанавливаются нули. На выходах 11 устройства снимаются сигналы ГП и УП, в ответ на что ВУ снимает сигналы УИ, ГИ и KII. На выходе триггера 57 снимается сигнал РЗ.

На этом фаза А заканчивается, и устройство переходит в фазу Б.

Рассмотрим работу устройства в фазе Б.

После сброса триггера 57 уровень логического нуля с выхода 2 блока 13 поступает на вход инвертора 19, через вход 5 блока 12 — на вход инвертора

34. На выходе инвертора 19 появляется высокий уровень, который поступает в БУП блока 1 памяти, разрешая тем самым выполнение операции чтения информации из ЗМ блока 1. По сигналу с выхода инвертора 34 на выходе формирователя 24 формируется одиночный импульс, который через вход и выход элемента 2ИЛИ 30 устанавливает триггер 21.

l3

14

16034! 2

На выходе трш repa 1 устанавлинается сигнал "Подключение первого шагового двигателя" (ПШД1), который поступает на С-вход триггера 23,третий вход блока 20, а через вторые

5 выходы блока 12 и первые входы блока

14 — на вход элемента 82 и эквивалентора 76.

Сигнал ПШД1 с выхода элемента 82 поступает на вход группы элементов

2И 84 и разрешает прохождение сигналов У011, У021, У031 и У041 с выходов триггеров 74 и 75 и инвертаров

79 и 80 через группу элементов 2И 84 на выходы блока 14. Так как в исходном состоянии триггеры 74 и 75 были сброшены, то на ныходах блока 14 появляются управляющие импульсы У011 и

У031, при этом сигналы У021 и У041 20 равны нулю (фиг. 11 и фиг. 12), С вы адов блока 14 сигналы У011 через входы 3 блока 12 поступают на вход элементов 26 и 27, сигнал У031 через входы 3 блока 12 поступает на 25 вход элемента 27, сигналы У01 1, У021, У031 и У041 через выходы 3 блока 2 управления и входы 2 блока 4 печати поступают на обмотки ШД1 продвижения каретки. В ШД1 подключаются первая и 30 третья, обмотки, Ротор начинает свое движение (вращение) в магнитном потоке статора ШД1.

На выходе элемента 27 появляется сигнал, который через вход 4 блока

20 поступает на вход формирователя 41 (фиг, / и фиг. 8). На выходе формирователя 41 формируется одиночный импульс ООЗУ, который поступает на вход элемента 45, а через выход 3 блока

20, выход 5 блока 12, вход и выход элемента 18, первые выходы блока 2, вторые входы блока 1 памяти — на вход

"Обращение БУП" блока 1. БУП блока 1 по сигналу ООЗУ генерирует необходи- 45 мые последовательности управляющих сигналов, инициирующих работу отдельных узлов блока 1 памяти. БУП формирует сигнал выборки, который па входу

"Выборка" поступает в БАВ. БАВ дешиф- р рирует код адреса, записанный в PrA и посылает сигналы считывания в заданную адресом ячейку 3М (нулевую ячейку) .

При этом код в нулевой ячейке одиннадцатиразрядного числа считывается усилителями считывания БУС и передается в РгИ, где и запоминается до получения блокам 1 следующего сигнала

ООЗУ.

Перные восемь разрядов числа с выходов РгИ через вторые выходы блока поступают HR входы блока /, а первые семь разрядон — на первые входы знакогенератора 3. Сигнал КР (девятый разряд РгИ) с выходов РгИ через вторые выходы блока 1 поступает на входы блока 7. Признак ОШИ (десятый разряд

РгИ) с выходов РгИ через выход 3 блока 1 поступает на вход дешифратора 8.

Признак КП (одиннадцатый разряд РгИ) через первый выход блока 1, вход 2 блока 2 и вход 6 блока 12 поступает на вход формирователя 25. Если КП равен нулю, та формирователь 25 не запускается. В блоке 7 производится контроль информации на нечетность, и на выходе ее появляется сигнал "Ошибка чтения" (ОШЧ), который поступает на второй вход дешифратора 8. Так как на первом входе дешифратора 8 при сутствует сигнал ОШИ, то на одной из шин (выходе 3 числа) выходов дешифратора 8 появляется сигнал, "Ошибка приема" (ОШП), которые через входы

3 знакогенератора 3 поступает на второй вход и группы элементов ЗИЛИ 102.

Импульс с выхода формирователя 41, задержанный элементом 45, через вы" ходы 2 блока 20, выходы 1 блока 12, вторые выходы блока 2 и вторые входы знакогенератора 3 поступают на C-вход регистра 96 и третий вход преобразователя 9/, а через выход 4 блока 20, выход 4 блока 12, вход и выход элемента 2ИЛИ 17 - на С-вход счетчика 16.

В регистр 96 (фиг. l5 и фиг. 16) записывается байт информации, считанный из блока 1 памяти, а в счетчике 16 состояние изменится на единицу. Семь разрядов информации с выходов регистра

96 поступают на входы 1 преобразователя 97 кода. Код адреса (код единицы) с выходов счетчика 16 через входы 2 блока 1 поступают на входы РгА блока

1 памяти.

При вращении ротора ШД1 блока 4 печати вместе с ним начинает вращаться диск датчиков ШД1 (ДШД) н печати (ДП), а каретка с ИПГ начинает свае движение вправо. Через некоторое время на выходе датчика ДШД появляется первый сигнал, "Смена импульсов управления" (СИУ), который через входы и выходы узла фармиравателеи блока 4, выходы блока 4, третьи входы блока 2 фронту сигнала СИУ на выходе триггера

74 появляется "1", а на выходе триггера 75 — "О". Таким образом, на выходах блока 14 снимается сигнал У031

15 1 6034,1 и вход 2 блока 14 поступает на вход элемента 2И 83. Так как на втором входе элемента 2И 83 присутствует сигнал

ППД1, то сигнал СИУ с входа элемента

2И 83 черех его выходы поступает на

С-вход триггеров 74 и 75. По заднему г 16 блока 98, на. выходах которого устанавливается семиразрядное число. Первые два разряда выходной информации блока

98 через входы и выходы 1 элемента

100 поступают на входы 1 группы элементов ЗИЛИ 102, третий — пятый разряды — на входы 1 группы элементов

2И 104, шестой и седьмой разряды — на входы 1 группы элементов 3ИЛИ 101 (независимо от считанного из блока 98 корез второй вход блока 20 поступает на вход элемента 2Н 50. Так как на втором 25 входе элемента 2И 50 присутствует сигнал ПШД1, то происходит установка триггера 35 в единицу.

Через некоторое время (фиг. 8) на выходе датчика ДП блока 4 появляется сигнал "Разрешение печати столбца" (РПС), которые через 1зыходы блока 4, входы 3 блока 2 управления, входы 1 блока 12, вход 1 блока 20, вход и выход элемента 2И 49 (так как триггер

35 установлен) поступает на вход формирователя 40, в котором формируется одиночный импульс. Импульс с выхода формирователя 40 поступает на С-вход счетчика 39 и вход элемента 2И 47.

На выходе первого разряда счетчика

39 (первом его выходе) появляется уровень логической "1" который поступает на вход элементов 42 и 47. Сигнал с выхода элемента 47 поступает на вход

3 элемента 46 задержки, а через выходы . и устанавливается сигнал УО41. Сигнал

У041 с выходов блока 14 через третьи входы блока 12 поступает на вход элемента 26. Комбинация импульсов управления Ó011 — У041 поступает,на обмотки ШД1, обесточивая третью из них и подключая четвертую. Ротбр ШД1 продолжает свое вращение в поле стартера

ШД1 блока 4 печати.

Сигнал ОУ41 (так как на втором входе элемента 2И 26 присутствует сигнал У011) с выхода элемента 2И 26 че2 блока 20, выходы 1 блока 12, выходы

2 блока 2, входы 2 знакогенератора 3 и вход 2 преобразователя 97 поступает на С-вход счетчика 106 (фиг. 17). На выходе первого разряда счетчика 106 появляется сигнал и в соответствии с входным кодом, присутствующим на входах 1 преобразователя, появляется код адреса первого столбца знака, который необходимо отпечатать в блоке 4. Код адреса с выходов преобразователя 97 через входы и выходы согласующего элемента 99 поступает на адресные входы да, если на втором входе группы элементов 102 присутствует сигнал ОШП).

F1a входах 1 группы элементов 105 присутствует сигнал логической единицы.

Сигнал с выхода элемента 47, задержанный элементом 46 на время, достаточное, чтобы из блока 98 был счиган код столбца и подан на входы групп элементов 103-105 поступает на вход триггера 36, в результате чего триггер 36 устанавливается и на его выходе появляется сигналы "Строб" и ("Стробирование информации).

Сигнал с выхода триггера 36 поступает на вход элемента 2И 48, разрешая прохождение тактовых импульсов

ТИ1 на С-вход счетчика 38, а через выходы 2 блока 20, выходы 1 блока 12, вторые выходы блока 2 и вторые входы знакогенератора 3 поступает на вторые входы групп элементов 2И 103-105.

Сигналы логической единицы с выходов группы элементов 105 и третий — седьмой разряды считанного из блока 98 кода первого столбца печатаемого символа через выходы знакогенератора 3 и входы 1 блока 4 поступает на обмотки электромагнитов МПГ.

Счетчик 38 считает тактовые импульсы, поступающие с выхода элемента

48, и через время равное 1,4 мс на выходе счетчика 38 появится.:< сигнал, который через время, определяемое задержкой элемента 43, сбросит триггер, 36. На выходе триггера снимается сигнал "Строб" И, в результате чего обмотки электромагнитов МПГ обесточиваются. За 1,4 мс иголки МПГ блока 4 печати успевают отпечатать столбец символа, причем независимо от кода символа в первом столбце его отпечатаются две верхние точки (если

ОШП= и111) .

От датчика ДШД поступает второй сигнал СИУ и по заднему фронту этого сигнала на выходе триггера 75 появляется сигнал У021. На выходах блока

14 снимается сигнал У011 и появляетПри появлении сигнала ПШД2 на выходе триггера 23 через третий выход блока 12 и вход 1 блока 15 (фиг. 13 и . фиг. 14) на входе элемента 2И 92 появляется разрешение на прохождение тактовых импульсов ТИ2 с входа 2 блока 15 на счетный вход счетчика 87.

Счетчик 87 запускается. Через 3,3 мс на выходе счетчика 87 устанавливается уровень логической "1", который поступает на элемент 93 задержки. Через время, определяемое временем задержки н элементе 93, сбрасывается сигнал на выходе счетчика 87. По заднему фронту этого импульса на выходе триггера

86 устанавливается. сигнал У042, а на выходе иннертора 91 снимается сигнал

17 160341 ся сигнал У021. Комбинациеи сигналов

У011-У041 обесточивается первая об" мотка Llgi и включается вторая.

По входу 1 в блок 20 поступает второй импульс РПС, по которому им5 пульсы на вторых выходах блока 20 не формируются (они будут формироваться по каждому нечетному импульсу РПС).

Всего за время печати одного символа на вход элемента 40 блока 20 поступает девять импульсов РПС, а на вход элемента 83 блока 14 поступают четыре импульса СИУ.

По девятому импульсу РПС на первом и втором выходах счетчика 39 (выходах первого и четвертого разрядов счетчика 39) появляются сигналы, которые через время, отсчитанное счетчиком

38 (через 1,4 мс), через входы и вы- 20 ходы элемента ЗИ 42 поступают на

S-вход триггера 37. Триггер 37 устанавливается в единицу. Сигнал с выхода триггера 38 поступает на К-вход счетчика 39, вход элемента 44 задерж- 25 ки, а через выход 1 блока 20 — на вход элемента 2И 29. Счетчик 39 сбрасывается, а через время, определяемое временем задержки в элементе 44, сбрасывается триггер 37. На этом цикл уп- 30 равления печатью одного символа заканчивается. В данном цикле на бумаге отпечатывается символ, в котором в верхних двух разрядах каждого столбца . знака отпечатаются все точки (фиг. 18) .

По заднему фронту четвертого импульса СИУ на выходах блока 14 снова устанавливаются сигналы У011 и У031, которые, поступая в формирователь 41, 4 запускают его, в результате чего на входах 1 блока 1 памяти снова появляется сигнал 003. В блоке 1 считывается второе число и поступает на ре гистр 9б знакогенератора 3.

Процесс .печати информации продолжается до тех пор, пока на входах 1 блока 12 не появится сигнал "Конец строки" (КС), формируемый в блоке 4 сигналом КС.

Сигнал КС через входы 1 блока 12 поступает на вход элемента 29, на

:.второй вход которого после отпечатывания последнего (пятого) столбца знака поступает импульс с выхода триггера

37. После отпечатынания последнего столбца знака сбрасывается триггер

21. Уровень логического нуля с выхода триггера 21 поступает на С-вход триг2 18 гера 23, через вход 3 блока 20 - на инвертор 51 и элемент 50, через выходы 2 блока 12 и первые входы блока

14 — на вход элемента 82.

На выходах блока 14 снимаются сигналы У011-1041 что приводит к обесточиванию обмоток ЩЦ1 блока 4 печати, Сбрасывается триггер 35, тем самым запрещая в блоке 20 прохождение импульсов РПС через элементы 49. На выходе триггера 23 появляется сигнал

"Подключение ШД2" (ПШД2), На этом работа печатающего устройства в фазе

Б заканчивается, после чего начинается фаза В.

В процессе чтения информации из блока 1 памяти признак ООПП (9-й разряд РгИ блока 1), а также сигнал с выхода блока 7 (результат контроля на нечеткость считываемого из блока 1 байта информации) поступает на входы дешифратора 8. В случае, если ОИИ="О" и сигнал с выхода блока 7 ранен "1", то на выходе дешифратора 8 появляется сигнал, который через третьи входы знакогенератора 3 поступает на вход

3 группы элементов 101 и (независимо от кода символа) во всех его столбцах отпечатаются дне нижние точки, г (фиг. 19).

В случае, если ОШИ-"1" и на выходе блока 7 сигнал равен "0", то будут отпечатаны две нижние и дне верхние точки н каждом столбце символа (фиг. 20). Если ОШИ="1" и на выходе блока 7 контроля сигнал равен "1", то в каждом столбце символа будут отпечатаны нижние точки (фиг. 18).

Рассмотрим работу устройства в фазе В.

19

160341

У032. Состояние счетчика 88 увеличивается на единицу.

Данная комбинация сигналов 7012УО42 с выходов 1 блока 15 через выходы 3 блока 2 и входы 2 блока 4 посту5 пает на обмотки 1ЦД2, отключая третью обмотку и включая четвертую. Двигатель

I1g2 начинает вращаться, а механизм продвижения бумаги продвинет бумагу в блоке 4 печати на один шаг.

Через каждые 3,3 мс,. отсчитываемые счетчиком 87, в ШД? происходит смена комбинаций сигналов .подключения обмоток в соответствии с временной диаграммой, приведенной на фиг. 14, а в блоке 4 печати бумага продвигается на один шаг, По восьмому импульсу, выданному счетчиком 87 на С-вход счетчика 88, на выходе счетчика 88 появля- 2О ется сигнал, который поступает на вход элемент» 95 задержки и сбрасына— ет счетчик 87, а через выход 2 блока. l5 и вход 4 блока 12 — на S-вход триг- . гера 22 и R-вход триггера 23. Триггер 25

23 сбрасывается, и результате чего запрещается прием тактовых импульсов в счетчик 87. Триггер 22 устанавливается в единицу. Таким образом, за восемь шагов бумага в блоке 4 печати продвинется на один интервал.

На этом работа устройства в фазе

В заканчивается и устройство переходит в фазу Г.

Рассмотрим работу устройства в фазе Г.

По сигналу с выхода. триггера 22, поступающему через выходы 2 блока 12 и входы 1 блока 14 только на вход элемента 82, разрешается выдача сигналов

УО11 — Ó041 с выходов схем, их формирующих, на выходы блока 14, где по-. являются сигналы УО11 и У031. По сигналам У011 и У031 подключаются первая и третья обмотки ШД1, в результате чего через некоторое нремя (фиг.11 и фиг. 12) на входе 2 блока 4 печати устанавливается сигнал СИУ, формируемый датчиком ДШД блока 4. По заднему фронту сигнала СИУ на выходе триггера 75 (так как сигнал ПШД1 на втором входе

5G элемента 82 равен нулю) устанавливается сигнал Ó021, а на выходе инвертора .80 сбрасывается сигнал УО11. В блоке 4 печати обесточивается первая обмотка ШД1 и включается вторая.. Шаговый 55 двигатель ШД1 начинает вращаться в об-. ратную сторону, а каретка с МПГ блока 4 печати перемещается злево. Полу-i

2 20 чая сигналы СИУ, блок 14 формирует сигналы У011 — Ó041 коммутации обмо-ток ШД1 в соответствии с временной диаграммой (фиг. 12).

Сигналы PIIC, формируемые датчиком

ДП, через элемент 49 блока 20 не проходят, так как триггер 35 сброшен поУ этому при обратном вращении 1, 1Д1 печать информации не производится, а осуществляется только перемещение каретки с ИПГ влево. Коммутация обмоток ШД1 осуществляется до получения сигнала

НС с блока 4, который через выходы блока 4, входы 3 блока 2 и входы 1 блока 12 поступает на вход элемента

28, На второй вход элемента 28 поступает сигнал со>зпадения сигналов У011 и У031. Iio сигналу с выхода элемента

28 через элемент 32 сбрасывается триггер 22, н результате чего обесточиваются обмотки ДШ1.

На этом заканчивается фаза Г и устройство переходит в последнюю фазу Д.

Рассмотрим работу устройства в фазе Д. По сигналу с выхода элемента

28 через элемент 30 устананливается триггер 21, на выходе которого появляется сигнал ПШД1.

По сигналу ПЩЦ1 в блоке 14 íà его выходах появляются сигналы У011 и

У031, которые снова подключат первую и третью обмотки ШД1. В блоке 20 на выходе формирователя 41 формируется импульс ООЗУ, который через вторые входы блока 1 поступает на вход "Обращение БУП" блока 1. Так как в счетчике 16 хранится число, большее на единицу, чем новый номер знака, отпечатанного н фазе Б (количество знаков в строке плюс 1), например число

70, то по сигналу ООЗУ из блока 1 считывается 70 байт информации. Блок

7 контроля определяет безошибочность считанной из блока 1 информации, дешифратор 8 расшифровывает комбинацию сигналов ошибок на его входах и по сигналу с выхода элемента 45 блока 20 содержимое счетчика 16 увеличивается на единицу, а информация, считанная из блока 1, записывается н регистр 96.

Процесс чтения информации из блока 1 памяти и печать ее в блоке 4 печати продолжается до тех пор, пока на выходе 1 блока 1 не появится сигнал логической "1" (признак КП). Признак КП через выход 1 блока 1, вход 2 блока 2 и вход 6 блока 12 поступает на вход формирователя 25. Сигнал с

2! 160341 выхода формировател я 25 через элемент

31 сбрасывает триггер 21 (сигнал

ПШД!), а через элементы 32 и 33 триггеры 22 и 23. Через выход 6 блока

12 и вход 1 блока 13 сигнал с форми5 рователя 25 поступает на вход элемента 62. По снятию сигнала ПШД1 обесточиваются обмотки ШД1 и сбрасывается триггер 35. Сигнал с выхода элемента

62 задержки сбрасывает триггер 56 и устанавливает триггер 53, а через вход и выход элемента 70 и выход 5 ,блока 13 сбрасывает счетчик 16.

Ло сигналу с выхода триггера 53 через формирователь 58 устанавливается триггер 57.

Таким образом, на вход РгА блока

1 с выхода счетчика 16 поступает код адреса нулевой ячейки ЗМ блока 1, на 20 вход БУП блока 1 с выхода инвертора

19 поступает сигнал операции записи, а на выходах устройства устанавливается сигнал ГП. На этом фаза Д завершается: и печатающее устройство гото- 25 во к приему нового блока информации от ВУ.

Если источник готов к передаче следующего сообщения, то цикл приема в устройстве повторяется. 30

Оператор при чтении отпечатанного текста будет иметь возможность определить ошибочно отпечатанные символы и (в случае необходимости) определить место неисправности в устройстве: если метка (две горизонтальные линии)

35 отпечатана вверху символа, то неисправными являются линия связи или входные цепи блока 1 памяти, если же метка отпечатана внизу символа, то исправность возникла на выходе блока t памяти. При неисправных входных и выходных цепях блока 1 памяти две линии будут отпечатаны вверху и внизу символа.

Преимущества предлагаемого устройства (по сравнению с прототипом) заключаются в повышении достоверности принимаемой информации и увеличении надежности.

Наличие в устройстве новых функциональных блоков и конструктивных свя зей (по сравнению с прототипом) позволяет исключить восприятие ошибочной информации за счет "выделения" искаженных знаков, что позволяет использовать устройство для печати не толь ко буквенной, но цифровой и кодированной информации.

22

Надежность устройства увеличивается (по сравнению с прототипом) за счет сокращения времени поиска неисправности.

В устройстве имеется возможность установить место возникновения неисправности по виду дополнительно отпечатанных меток: если метка отпечатывается в верхней части искаженного символа, то неисправность возникла либо в канале передачи, либо в блоке магистральных усилителей. Если же метка отпечатывается в нижней части символа, то неисправность возникла на выходе блока 1 памяти. Кроме этого, в устройстве искаженный символ сохраняется и отпечатывается (с меткой в верхней или нижней части символа). Сравнение кодов символа, отпечатанного и принятого от источника информац ш, позволяет определить искаженный разряд (разряды) и установить. неисправную цепь в приборе, Формула изобретения

Устройство для регистрации информации, содержащее блок памяти, блок управления, знакогенератор, блок печати, тактовый генератор, группа — информационных входов блока памяти, первая группа управляющих входов блока управления являются соответственно информационными и управляющими входами устройства, управляющий вход и первая группа выходов блока управления соединены соответственно с первым выходом и группой управляющих входов блока памяти, группа выходов которого соединена с группой информационных входов знакогенератора, выходы которого соединены с группой информационных входов блока печати, выходы которого соединены с второй группой управляющих входов блока управления, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности регистрируемой информации за счет распознавания и выделения в тексте искаженных символов, в устройство введены первый и второй блоки контроля н дешифратор, причем первая группа информационных входов блока памяти соединена с входами первого блока контроля, выход которого соединен с управляющим входом блока памяти и с управляющим входом блока управления, вторая группа выходов которого соединена с первой группой управляющих входов знаковыход н <гп) ) вход zo <ги> /

ВЫХОД IE (ОШ) ВХОД ХО (КП) ВХОД 9 <ИНФОРИХНИН) ФИГ. 2

23 160341 генератора, группа выходов блока памяти соединена с входами второго бпока контроля, выход которого соединен с управляющим входом дешифратора, ииформационный вход которого соединен

5 с вторым выходом блока памяти, выходы дешифратора соединены с второй группой управляющих входов знакогенераторав выходы тактового генератора вход <о <лп / выход и <ю (1

ВХОД 9 <КР), / 1

2 24 соединены с трегьей группой управляющих входов блока управления, третья группа выходов которого соединена с группой управляющих входов блока печати, четвертая группа выходов блока управления является выходами устройства, информационный вход блока памяти соединен с соответствующим управляющим входом устройства.

i603412

Фиг. 5

1603412

ВХОД5 (РЗ) /

ВЫХО

ВХОД 4

ВЫХОД 2

ВХОД I(HC)

ВХОД 3(Y03))

ВХОД 6(КП)

ВЫХОД б

ФИГ. 6

1603412

ВХОД 4

ВХОД 2

ВХОД 1(РПС)

ВЫХО 3 ООЗУ)

ВЫХОД 4(СЧЕТ)

ВЫХОД 2

ЫХО 2

ВЫХОД 2(СТРОБ И)

ВЫХОД 1

1603412

ВЫХОД ((ГП> выхоД2(P2 >

ВХОД 2(ГИ) )

ВЫХОД >(ХВ> (— 1 Г выход з(оозх Л

ВХОД

ВХОД 2(УИ) / ) выход 4(счкт> » выход ((ош > (—

ВХОД 2(КП)

ВЫХОД 5(СБРОС)

ВХОД I

ФИГ. 10

1603412

ВХОД 1

ВЫХОД

ВЫХОД

ВЫХОД

ВЫХОД

ВХОД 2

ВХОД 1

ФИГ. I2

Фиг.f3

ВХОД 2

ВЫХОД I

ВЫХО I

ВЫХОД 1

ВЫХОД 1

ВЫХОД 2

ФИГ. I4

1603412

ВХОД 3

ВХОД 3

1603412

° Ф ° "Э °

° 4 ° ° °

° 4 °

° е

° е

ФИГ. IB

° . ° ° ° Ф е

° Ф Ф

4 ° °

° Ф ° ° °

4 ° ° ° Э

° О ° Е 4

° ° ° ° 4

4 4 Э Е О

Ф ° Е 4 4

ФИГ. 20

ФИГ. I9

Составитель С. Кулиш

Техред M.Õoäàíè÷, Корректор М. Максимишинец

Редактор А.Ревин

Заказ 3387 Тираж 564 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35; Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул. Гагарина, 101

ЕЕЕЭЕ

Ф ° Э Э °

Е Эе

° ° °

° е Р

° ° °

° ° °

° ° 4

° 4 °

° Ф °

° ° Э 44

4 ° ° Э °

Фй 1?

Э ° Е ° °

° ° ° ° е

Э ° ° ЕЭ ° Э °

° 4 ° 44

ЭФЭЭЭ

° ° ° ° °

44 ° ОЕ

4 ° °

° ° 4 ° °

° ° ° 44

° О

° а ° 4 °

° ° ° 44

Устройство для регистрации информации Устройство для регистрации информации Устройство для регистрации информации Устройство для регистрации информации Устройство для регистрации информации Устройство для регистрации информации Устройство для регистрации информации Устройство для регистрации информации Устройство для регистрации информации Устройство для регистрации информации Устройство для регистрации информации Устройство для регистрации информации Устройство для регистрации информации Устройство для регистрации информации Устройство для регистрации информации Устройство для регистрации информации Устройство для регистрации информации Устройство для регистрации информации Устройство для регистрации информации 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано, например, в устройствах вывода информации из ЭВМ

Изобретение относится к автоматике и вычислительной технике и может быть использовано для электрозащиты печатающих головок в знакосинтезирукяцих печатающих устройствах

Изобретение относится к телеграфии , автоматике и вычислительной технике и может быть использовано в быстродействующих печатающих аппаратах

Изобретение относится к области автоматики и может быть использовано при построении-устройств, пред:Назначенных для вывода информации из ЭВМ, в печатающих устройствах, множительной аппаратуре и фотографии

Изобретение относится к автоматике и вычислительной технике и может быть использовано для регистра ции информации на теплочувствитель/г ном носителе

Изобретение относится к вычислительной технике, в частности к регистрирующим устройствам ЭВМ

Изобретение относится к системам и способам струйной печати

Изобретение относится к записывающему устройству, которое выполняет запись изображения на носителе записи

Принтер // 2088969
Изобретение относится к вычислительной технике

Изобретение относится к техническим средствам приема и передачи дискретной информации

Изобретение относится к вычислительной технике и телеграфии и предназначено для применения в быстродействующих мозаичных печатающих устройствах

Изобретение относится к автоматике и вычислительной технике
Наверх