Счетчик с начальной установкой

 

Изобретение относится к вычислительной технике, средствам отображения информации и микросхемотехнике и может быть использовано в счетных схемах различных устройств. Цель изобретения - расширение области применения и повышение помехоустойчивости. Счетчик содержит счетные элементы 1, 2, 3, шину 20 прямого тактового сигнала, шину 24 инверсного тактового сигнала, выходные шины 21, 22, 23. Введение P-канальных транзисторов 9-14 и N-канальных транзисторов 15-19, а также шины инверсного тактового сигнала 24 позволяет исключить ложный сброс счетных элементов 1, 2, 3, вызванный гонкой фронтов в счетных элементах или пульсацией напряжения питания, обеспечивает сопряжение с внешними устройствами и одинаковую длительность всех комбинаций счетчика. 2 ил.

ССИЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (51)5 Н 03 К 21/38

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГННТ ССО(21) 4489362/24-2( (22) 03.10.88 (46) 23.12.90. Вол. Ф 47 (72) А.И.Цырлов и С.В.Проворов (53) 621.374 (088.8) (56) Патент Японии У 61-20175, кл. Н 03 К 21/38, 1986. (54) СЧЕТЧИК С НАЧАЛЬНОЙ УСТАНОВКОЙ (57) Изобретение относится к вычислительной технике, средствам отображе-: ния информации и микросхемотехнике и может быть использовано s счетных схемах различных устройств. Цель изобретения — расширение области применения и повышение помехоустой2 чивости. Счетчик содержит счетные эле енты 1, 2, 3, шину 20 прямого тактового сигнала, шину 24 инверсного тактового сигнала, выходные шины

21, ;2. 23. Введение р-канальных транзисторов 9-14 и и-канальных транзисторов !5-19, а также шины 24 ин«ерсного тактового сигнала позволяет исключить ложный сброс счетных элемен ов 1, 2, 3, вызванный гонкой

Фронтов в счетных элементах или пульсацией напряжения питания., обеспечивает сопряжение с внешнимч устройствами и одинаковую длительность всех комбинаций счетчика..2 ил., 1 табл.

16158 79

Изобретение относится к вычисли:тельной -., ехнике, срецствам отображения информации. и микросхемотехнике и может быть использовано в счетньм схемах различных устройств.

Цель изобретения — расширение области применения и повышение помехоустойчивости.

На фиг . 1 пр едс та вл ена эл ектрическая схема счетчика, на фиг. 2— временные диаграммы работы счетчика.

Счетчик содержит три счетных эле,мента 1-3, три п-канальных транзистора 4-6, два р-канальных транзисто- 15

;ра 7 и 8, третий 9, четвертый 10 пятый 11, шестой 12, седьмой 13, восьмой 14 р-канальные транзисторы, четвертый 15, пятый 16, шестой 17.. .седьмой 18, восьмой 19 и-канальные 20 транзистор ы, п ер вый вход пер в or o счетного элемента 1 соединен с шиной

20 прямого тактового сигнала, второй вход первого счетного элемента 1 соединен c op b oi; àìè сч е тных

25 элементов 2 и 3 и стоками и-канально-= го и р-канального транзисторов 6 и 8„ выходы 21 и 22 первого 1 и второго

2 счетных элементов соединены с первыми входами второго 2 и третьего 3 3Q счетных элементов соответственно, сток и-канального транзистора 5 соединен с истоком и-канального тран= зистора 4, стоки п-канального тран" зистора 4 и р-канального транзистора

7 соединены с затворами п-канального транзистора 6 и р-канального транзистора 8, истоки р-канальных транзисторов 7 и 8 соединены с шиной пи= тания, затвор третьего р-канального транзистора 9 соединен с затвором третьего и-канального транзистора 5

H IIIHBoH 20 прямо1 о тактового сигнала, исток трет ьег î р-канал ьног о транзистора 9 соединен с шиной питания, сток третьего р-канального транзистора 9 соединен со стоками и-канального 4 и р-канального 7 ":.ранзисторов, истоки и-канальных транзисторов 16, 18 и 19 соединены собщ,ей шиной...

",p г истоки и-канальных транз- сторов 1э и 17 соединены со стоками п-канапьных транзисторов 16 и 18 соответственно, истоки р-канальных транзисто™ ров 10, 12 и 14 соединены с ю ной питания,, истоки р-канальных транзисторов 11 и 13 соединены со стоками р-канальных транзисторов 10 и 12 соответственно стоки и-:ûíàë:bHoro 19

Допустим, цепочка формирует пять комбинации по выводам 21-23 (таблица) .

Номер периода тактового

Комбинации по вывоцам

21 22 23 сигнала

1 0 0

0 1 О

1 1 0

0 0 1

Пр и м еч а ни е, "1" — высокий уровень, "0" — низкий уровень.

При этом длительность всех ко;.бинаций должна быть в прчн щпе одина-ковой. Описанные схемы указанной возможностью не обладают, так как при подобной организа ди данная це-гочка счетных элементов либо сбрасывается по пятому периоду в исходное состояние (при появлеьп и на выходе

23 сигнала "1".), либо держит на выи р-канального 14 транзисторов соеди- нены с затворами и-канального 4 и р-канального 7 транзисторов, с затворами и-канального 17 и р-канального

13 тра.нзисторов, затворы и-канального

19 и р-канального 14 транзисторов соединены со стоками и-канальных транзисторов 15 и 17 и со стоками р-канальных транзисторов 11 и 13, затворы и-канального 15 и р-канального 11 транзисторов соединены с выходом 23 третьего счетного элемента 3, затворы п-канального 18 и р-канального 10 транзис-оров соединены с шиной 20 прямого тактового сигнала, затворы и-канального 16 и р-канального 12 транзисторов соединены с шиной 24 инверсного тактового сигнала.

Счетчик работает следуюдтм образом.

На вход 20 подается тактовый сигнал прочзвольной частоты (фиг.1) и запускает цепочку счетных элементов 1-3., которые функционируют согласно диаграмме на фиг. 2,, Данная цепочка рассчитана на формирование комбинаций из m возможных. Поэтому по окончании периода тактового сигнала не обходим сбро" счетных элементов в начальное состояние.

Ф о р и у- л а и з о б р е .т е н и я !

Счетчик с начальной установкой.

Р содержащий три счетных элемента, три ..-канальных транзистора, два р-канальных транзистора, первый вход первого счетного элемента соединен с шиной прямого тактового c .Hãr»aëa, 10 этopor=: вход первого счетного эле» ента соединен с вторыми входами остальных счетных элементо" и стоками первых и-канального H р-канального

-par»a»»ñòopîâ, выходы первого и вто" рого счетных элементов соединены с первыми входами второго, третьего с .етнь»х элементов соответственно, :"ток третьего и-канального транзистора соединен с истоком второго

20 и-канального транзистора, стоки вто" рьь. :r-êarraëüíaãо и р-качального транзисторов соединены с затворами ,«=-рвых и-канального и р-канального трa"зисторов, истоки первого и вто25 рого р-канального транзисторов соединены с шиноя питания, о т л и— ч а ю шийся тем, что с целью расширения области применения и повыше»п: помехоустойчивости, в нег « введеHbl четвер Iüï», пятый, шестой. седьмой, восьмой п-канальные »ранэисторы, третий, четвертый, пятый, шестой, седьмой, восьмой р-канальные транзисторы, затвор третьего р-канально»-о транзистора соединен с затвором третьего г;-"канального транзистора, пп»ной прямого тактового сигнала, исток третьего р-канального транзистора соединен с шиной питания, сток

4О тр ет ь ег о р-ка нал ьног о тра изистор а соединен со стоками вторых п-канального и р-канального транзисторов, истоки пятого, седьмого и восьмого и-канальных транзисторов соединены с общей шиной. истоки четвертого и шестого и-канальных транзисторов соединены сс стоками пятого и седьмого и-канальных транзисторов, истоки третьего, четвертого и шестого р-каgg FIB bHhK транзисторов соединены с пиной питания, истоки пятого и седьмого р-канальных транзисторов соединены со стоками четвертого и шестого р-канальных транзисторов, Ъ стоки восьмого и-канального транзистора и восьмого р-канального транзистора соединены с затворами вторых и- и р-канальных транзисторов, с sal творами шестого и-канального и седь1615;: 79 ходе 23 сигнал "1" еще три периода, Схема реализует требуемую возможность следующим образом. Рведен в схему сброса Л-триггер, образуемый транзисторами i 0-19 При появлении на вхо,«,е триг гера (точка 23) сигнаЕ1 ла 1 он не инвертируется, так как трaíçèñòop 16 закрыт инверсным тактовым сигналом, а транзистор 10 прямым тактовым сптналом. 2 то же время транэисторь: 12 и 18 открыты тактовыми сигналами противоположной полярности. Таким образом транзисторы 10, 11., 1-5 и 16 поддерживают в точке 24 состояние высокого выходного сопротивления, а транзисторы

12, 13, i 7 и 18 поддерживают там инверсный сигнал с выхода» нвертора образованного транзисторами 14, 19, т, е, D-тригг ер хранит»»редыцущую информацию. При появл r»r»r» на транзисторах 12 и 6 инверсного тактового сигнала, а на транзисторах 10 и 18 прямого тактового сигнала, точка 24 открывается с о стор оны транзисторов

10, 11, 15 и 16 и закрывается со стороны транзисторов 1?, 13, 17 и 18.

Происходит запись новой информации о в триггер. След уюший полупериод шестого перисда информация хранится, она же (дважды инвертированная) появится на выходе чнвертора, образованного транзистора»а» 14 и 19 (точка 25). Далее она поступает на вход элемента И-ПЕ, образованного транзисторами 4, 5, 7 и 9. Б момент прихода первого полупериода шестого периода в точке 26 появится сигнал низкого уровня длительностью половины периода тактового сигнала. Сигнал инвертируется (транзисторы 6 и 8), и на шине 2" появляется сигнал сброса длительностью половины периода тактового сигнала. Счетные элементы возврашаются в исходное со стояние, и в момент следующей записи

D-триггера в него запишется "0", т,е. си-нал сброса не вырабатывается до появления на выходе 28 "1". Кроме возможности одинаковой длительности последовательности комбинации, необходимо » в системах отображения информаьп»и, схема позволяет выполнять и другие функции. Так, задавая длительность каждого пятого периода

-.актового сигнала, можно добиться

1 1 произвольной длительности и пятой комбинапии.

161 58 79

Составитель А.Цехановский

Техред M,Äèäûê Корр ект ор Т. Мал ец

Тираж 658 Подписное комитета по изобретениям и открытиям при ГКНТ СССР

Москва, Ж-35, Раушская наб., д. 4/5

Редактор Н. Тупица

Заказ 3996

ВНИИПИ Государственного

113035, Производственно-издательский комбинат "Патент". г.ужгород, ул. Гагарина,101

Мого р-канального транзистора, затворы восьмого и-канального транзистора и восьмого р-канального транзистора соединены со стоками четвертого и шестого и-канальных транзисторов и со стоками пятого и седьмого р-канальных транзисторов, затворы четвертого и-канального транзистора пятого р-канального транзистора соединены с выходом третьего счетного элемента, затворы седьмого и-канального транзистора и четвертого р-канального транзистора соединены с шиной прямого тактового сигнала, затворы пятого и-канального транзистора и шестого р-канального транзис= тора соединены с шиной инверсного тактового сигнала.

Счетчик с начальной установкой Счетчик с начальной установкой Счетчик с начальной установкой Счетчик с начальной установкой 

 

Похожие патенты:

Изобретение относится к области автоматики и может быть использовано в автоматизированных системах управления технологическими процессами с использованием вычислительной техники

Изобретение относится к импульсной технике и может быть использовано в цифровой автоматике

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах формирования импульсных последовательностей

Изобретение относится к электротехнике, автоматике и импульсной технике и предназначено для питания триггеров пересчетных схем с установкой их в рабочее состояние при достижении напряжением питания номинальной величины

Изобретение относится к автоматике для использования в автоматизированных системах управления

Изобретение относится к автоматике и может быть использовано в автоматизированных системах управления с использованием вычислительной техники

Изобретение относится к импульсной технике, и частности к техническим решениям универсальных счетных устройств, результаты счета которых могут быть считаны во внешнее устройство без прерывания счета
Наверх