Анализатор спектра меллина

 

Изобретение относится к радиоизмерительной технике, в частности, к устройствам спектрального анализа , и может быть использовано в устройствах определения спектральных компонент, инвариантных к масштабным искажениям сигнала. Цель изобретения - повышение точности определения спектра Меллина и помехоустойчивости . Анализатор содержит аналогоцифровой преобразователь 31, счетчики 2, 34 импульсов, элементы 11, 12, 50 задержки, блоки 3, 4, 7, 13, 16, 17, 20, 24, 25, 28 умножения, гумматоры 5, 21, 29, 43, 51, блок 6 вычисления квадратного корня, регистры 9, 59, 60, 61 памяти, регистры 32, 36, 46 сдчнга, блоки синусного 23,47 и косинусного 14, 39 преобразования , элементы ИЛИ 18, 26, 33, блок 47 логарифмического преобразования , блок 1 синхронизации. Точность вычисления спектра Меллинл повышается при использовании равномерной выборки исходного сигнала, модуль спектра Мишина инвариантен к изменению масштаба, что достигается введением блоков 4, 7, 13, 16, 17, 20, 24,25, 28 умножения, сумматоров 21, 29, 43, 51, регистров 60, 61 памяти, регистров 32, 36, 46 сдвига , блоков синусного 23, 47 и косинусного 14, 39 преобразования, япемента ИЛИ 33, блока 37 логарифмического преобразования, блока 1 синхронизации . 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

PECflVSËÈН

ИЯ) (И) Г51)5 C 01 R 23 16

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А BTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (21) 46?7080/21 (2?) 21,11.88 (46) 07.01.91 . Нвл. ?? - 1 (72) В.В.Латьшгев, M.K.Ðó÷üåâ, В.Я.Гелин, И,С.Рыжак, А.A.Ââåäåíский и Л.А.Гиголо (53) 621.317 (088. 8) (56) .Авторское свидетельство СССР

1158944, кл. С 01 R 23/16, 1982. (54) АНАЛИЗАТОР СПЕКТРА НЕЛЛИНА (57) Изобретение относится к радиоизмерительной технике, в частности, к устройствам спектрального анализа, и может быть использовано в устройствах определения спектральных компонент, инвариантных к масштабным искажениям сигнала.. Цель изобретения — повышение точности определения спектра Меллина .и помехсусто чивости. Анализатор содержит аналогоцифровой преобразователь 31, счетчики 2, 34 импульсов, элементы 11, 12, 50 задержки, блоки 3, 4, 7, 13, 2

16, 17, 20, 24, 25, 28 умножения, гуммаФоры 5, ?1 „?9, 43, 51, блок 6 вычисления квадратного корня, регистры 9, 59, 60, 61 памяти, регистры

32, 36, 46 сдвига, блоки синусного

23, 47 и косинусного 14, 39 преобразования, элементы ИЛИ 18, 26, 33, Г>лок 37 логарифмического преобразования, блок 1 синхронизации. Точность вычисления спектр» ??еллина повышается при использовании равномерной выборки исходного сигнала, модуль спектра Иеллина ннвариантен к изменении масштаба, что достигается вве.— дением блоков 4, 7, !3, 16, 17, 20, 24, 75, 28 умножения, сумматоров

21, ?9, 43, 51, регистров 60, 61 памяти, регистров 32, 36, 46 сдвига, блоков синусного 23, 47 и косинусного 14, 39 преобразования, элемента

ИЛИ 33, блока 37 логарифмического преобразования, блока синхронизации. 2 ил.

161919?

Изобретение относится к радиоизмерительной технике, в частности к устройствам спектрального анализа; и может быть использовано в устройствах определения спектральных ком.— понент, инвариантных к масштабным искажениям сигнала.

Целью изобретения является повышение точности определения спектра

Меллина и повышение помехоустойчивости, На фиг.1 изображена схема анализатора спектра Меллина; на фиг.2— схема блока синхронизации.

Анализатор спектра Меллина содержит блок 1 синхронизации, последовательно включенные счетчик 2 импульсов, блок 3 умножения, блок 4 умно.жения, сумматор 5, блок 6 вычисления квадратного корня, блок 7 умноже. ния, делитель 8 и регистр 9 памяти, регистр 10 памяти, подключенный к выходу блока 3 умножения, элемент

11. задержки, .подключенный к выходу делителя 8, делитель 12, подключенный к выходу делителя 8, последовательно включенные к выходу регистра

10 памяти блоки умножения 13, косинусного преобразования 14, вычитания 15, .умножения 16 и 17 и элемент ИЛИ18, последовательно включенные регистр 19 сдвига, блок 20 умножения, накапливающий сумматор 21 и ключ 22, последовательно подключенные к выходу блока 13 умножения бл ок 23 синус ног о пр ео бра з о в а ния, блоки 24 и 25 умножения и элемент

ИЛИ 26, последовательно включенные регистр 27 сдвига, блок 28 умножения, накапливающий сумматор 29 и ключ 30, аналого-.цифровой преобразо:. ватель 31, подключенный к вторым входам блоков 20 и 28 умножения и регистру 32 сдвига, выход которого соединен с входом элемента ИЛИ 33, выход которого подключен к управляющему входу регистра 32 сдвига, счетчик 34 импульсов, ключ 35, последовательно включенные к выходу счетчика 34 импульсов регистр 36 импульсов, блоки логарифмического преобразования 37, умножения 38, косинусного преобразования 39, умножения 40 и 41, элемент 42 задержки, накапливающий сумматор 43, блок 44 умножения и ключ 45, выходом подключенный ко второму входу элемента

ИЛИ 18,.регистр 46 сдвига, выход которого подключен к входу, последовательно включенные на выходе блока 38 умножения блок 47 синусного преобразования, блоки 48 и 49 умножения, элемент 50 задержки, накапливающий сумматор 51, блок 52 умножения, ключ 53 и блок 54 умножения, выходом подключенный ко второму входу элемента ИЛИ 26, ключ 55, включенный между выходом элемента

ИЛИ 18 и входом регистра 19, ключ

56, включенный иежцу выходом элемента ИЛИ 26 и входом регистра 27 сдвига, регистр 57 памяти, подключенный ко второму входу блока 3 умножения, регистр 58 памяти, подключенный ко второму входу блока 13 умножения. регистр 59 памяти, подключенный ко

20 вторым входам сумматора 5, делителя

8 и блока 15 вычитания, регистр 60 памяти, подключенный ко вторым вхощм делителя 12 и блока 54 умножения, 25

S5 регистр 61 памяти, подключенный ко вторым входам блоков 17 и 25 умножения, причем второй вход блока 7 умножения подключен к выходу блока 3 умножения„ вторые входы блоков 16 и 24 умножения подключены к выходу элемента 11 задержки, ключ 35 включен между выходом и входом регистра 36 сдвига, вторые входы блоков 40 и 48 умножения подключены к выходу регистра 46 сдвига, вторые входы блоков

41.и 49 умножения подключены к выходу регистра 36 сдвига, вторые входы блоков 44 и 52 умножения подключены к выходурегистра 9 памяти, первый выход блока 1 синхронизации подключен к тактирующему входу аналого-цифрового преобразователя 31 н первому входу элемента ИЛИ 33, второй выход — к управляющим входам ключей 55 и 56,третий выход — к управляющим входам ключей 45 и 53, четвер. тый выход — к входам синхронизации записи регистров 9 и 10 памяти и входу счетчика 2 импульсов, пятый выход — к входу счетчика 34 импульсов,управляющим входам регистров

19 и 2 7 сдвига, элемента 11 задержки, ключ@ 35, второму входу элемента ИЛИ 33 и обнуляющим входам накапливающих сумматоров 43 и 51, шестой выход - к входам управления регистров 36 и 46 сдвига, элементов 42 и

50 задержки, седьмой выход - к входам обнуления накапливающих сумматоров

21 и 29, восьмой выход — к управляющим входам ключей 22 и 30.

Блок 1 синхронизации содержит последовательно включенные генератор

62 пачки из N импульсов, счетчик 63

N импульсов, элемент ИЛИ 64, генератор 65 пачки из М импульсов, элемент

66 задержки и однав»»братор 67, последэвательно подключенные к выходу генератора 65 генератор 68 пачки иэ N импульсов и генератор 69 пачки из трех импульсов, однавибра-ср 70.

Анализатор работает следующим образом.

В начальный момент времени на вход блока 1 синхронизации .(фиг.2) поступает импульс, запускающий генератор 62 пачки из N импульсов.на выходе которого формируется пачка из

N импульсов с периодом повторения

Т, причем Т »(М вЂ” 1 ) = ТС, где Тс длительность, N — число выборочных значений обрабатываемого сигнала.

Формируемая пачка импульсов поступает на первый выход блока 1 синхрани« зации. Кроме того, запуска»ощий импульс, пройдя через логический элемент ИЛИ 64, запускает генератор 65 пачки из M импульсов, на выходе которого формируется пачка из М импульсов с периодом повторения Т причем МТ = Т, где M — число вычисленных спектральных составляющих спек»ра Меллина.

Импульсы с выхода генератора 65 пачки иэ М импульсов поступают на

7-й выход блока 1 синхронизации, а также через элемент 66 задержки на Т.» на четвертый вьиод блока 1 синхронизации и на вход одновибратора 67, а также на вход второго генератора 68 пачки из N импульсов.

На выходе одновибратора 67, являющемся третьим выходом блока 1 синхронизации, формируется импульс стандартной длительности Т, а на выходе второго генератора 68 пачки из N импульсов формируется пачка из

N импульсов с периодом повторения

Т = T /N, Этот сигнал поступает на пятый выход блока 1 синхронизации.

Кроме того, сигнал с выхода генератора 68 поступает на вход генератора 69 пачки из трех импульсов. На выходе последнего по каждому входному импульсу формируется пачка из трех импульсов с периодом повторения

Т = Т /3 и подается на иестой выход

19192 6 блока 1 синхронизации. Сигнал с выхода генератора 62 импульсов поступает, кроме того, на вход счетчика

63 "N импульсов", на выходе которого в момент времени t = Т формируется импульс, которьп» поступает на второй выход блока 1 синхронизации и, пройдя через элемент ИЛИ 64, повторно за1р пускает генератор 65 "M импульсов".

Помимо этого запускающий импульс с входа блока 1 синхронизации, который является синхронизирующим входом анализатора, поступает на вход второ1 го одновнбратара 70, на выходе которого, являющемся восьмым выходом бло ка ", синхронизации, формируется импульс стандартной длительности, равной Тс.

Одновременна с запускающим импульсом на сигнальньп» вход анализатора подается анализирующий с;»гнал и поступает на с»»гналь»»ьп» вхоп аналогоцифрового преобразователя 31 (фиг 1).

На его управляющий вход поступает пачка из N:.ìïóëüñîâ с первого выхода блока 1 синхронизации с периодом следования Т». С приходом управляющего импульса производится выборка

30 сигнала S(r ), которая преобразуется в цифровой ка», и поступает на сигнальный вход третьего регистра 32 сдвига,. Синхронизация паследнега асу. ществляется в промежуток нрел»ен, t (О, Т„-) импульсами с первогс: выхода блока 1 синхронизации, а при С Т импульсами с первого выхода блока 1 синхронизации, подаваемьпчи через третий элемент ИЛИ 33 на управляющий

40 вход регистра 32 сдвига. К моменту времени t = Т в регистре 32 сдвига завершается апись всех N отсчетов выборки обрабатываемого сигнала

s(t ).

Для вычисления спектра Меллина от сигнала Б(ь) необходимо к моменту времени t = Т определить ряд переменных. Для этого в момент времени с = Т с четвертого выхода блока синхронизации на вход первого счЕтчика 2 импульсов поступает пачка иэ

11 импульсов с периодом следования

Т . С выхода счетчика 2 сигнал посту.

;пает на вход блока 3 умножения, на

55 другой вход которого с выхода третьего регистра 57 памяти поступает цифровой код частоты дискретизации спектра Меллина Я». На выходе блока

3 умножения формируется значение те, 1619192 кущей частоты Я„= К Я,, К = 1,...,М, для которой и вычисляется спектр

Меллина. Затем это значение возвоЪ дится в квадрат в первом блоке 4 ум- ножения, складывается с поступающей из регистра 59 памяти единицей в сумматоре 5. Из полученного результата в блоке 6 выиисления корня извлекается корень., затем результат в третьем блоке 7 умножения умножа.,ется на 6)„и на выходе первого блока 8 деления в моменты времени t

= T> + КТ формируется переменная

g«= 1/{ (1 + а )) О„.

Это значение поступает на входы первого регистра 9 памяти, управляемого сигналом с четвертого блока 1 синхронизации, первого элемента 11 задержки на Тэ, управляемого сигналом с пятого выхода блока 1 синхронизации, и на первый вход второго делителя 12, на второй вход которого из регистра 60 памяти поступает константа "-1". На выходе делителя 12 Формируется переменная а = - 1/Я „, определяющая вклад нулевого отсчета сигнала в действительную часть спектра Меллина. Эта переменная, формируемая в момент времени t = с +

+ КТ, перейдя через первый элемент

ИЛИ 18 и замкнутый ключ 55 поступает на сигнальный. вход первого регистра .19 сдвига. Синхронизация регистра

1 9 сдвига осуществляется с пятого выхода блока 1 синхронизации импульсами, следующими-с периодом Tq, Всего в регистре 19 сдвига может быть записано N + M значений.

Цифровой код переменной Я с . выхода второго регистра 10 памяти поступает на вход четвертого блока

13 умножения, на другой вход которого из четвертого регистра 58 памяти поступает константа 1п2. Полу<ченное на выходе блока 13 умножения значение Я <1п2 поступает на входы первых блоков 14 и 23 косинусного и синусного преобразований соответственно. Затеи сигнал с выхода блока

14 косинусного преобразования поступает на вход вычитаемого блока 15 вычитания, на вход уменьшаемого которого из регистра 59 памяти пода- дается константа, равная "1.".Затем полученный результат в моменты времени t = 2Т + КТ,2 умножается в пятом блоке 16 умножения на переменную Я, а в шестом блоке 17 умножения — на константу, равную

"2", поступающую из регистра 61 памяти. В результате этого на выходе

5 шестого блока 17 умножения в моменты времени t = 2Тq + KT формируется переменная а = 2)1 - соз (Я х

К х 1пй) Я „, определяющая вклад первого отсчета сигнала S{t ) в действительную часть спектра Меллина.. Эта переменная, пройдя через первый элемент ИЛИ 18 и замкнутый ключ 55, также фиксируется в первом регистре

19 сдвига. Аналогично в первом блоке 23 синусного преобразования, восьмом 24 и девятом 25 блоках умножения в моменты времени .t = .2Т > + КТ формируется переменная Ь 1 = 2 )san x х {Q<1ï2 )1Я „, определяющая вклад первого отсчета сигнала В{t ) в мнимую часть спектра Меллина. Эта переменная, пройдя через второй элемент ИЛИ 26 и замкнутый ключ 56., фиксируется во втором регистре 27

25 сдвига, аналогичном по схеме и способу управления первому регистру 19.

В начальный момент времени с пятого выхода блока 1 синхронизации на вход второго счетчика 34 импульсов поступают импульсы с периодом

Т>. Переменная n = 1,2,...,N посту.пает с выхода счетчика 34 на сигнальный вход четвертого регистра

ЗЬ сдвига, задерживающего на время, равное 2 Т, и способного хранить два значения переменной. Регистр

Зб сдвига управляется импульсами, поступающими с шестого выхода блока

1 синхронизации с периодом T+.Выход

4О четвертого регистра ЗЬ сдвига свя зан с входом блока 37 логарифмического преобразования и первыми входами тринадцатого 41 и шестнадцатого 49 блоков умножения, а также через тре45 тий ключ 35 и монтажное ИЛИ вЂ” с. вхо, дом регистра 36 сдвига. Ключ 35 размыкается в моменты времени, кратные

Т>, благодаря чему в первую ячейку памяти в эти моменты записывается новое "íà÷åíèå переменной п. Во вторую ячейку по управляющему импульсу переносится значение, полученное за

Т до этого, а на выходе регистра 36 сдвига появляется значение перемен55 ной и, полученное за 2ТЗ до этого момента. Поскольку частота поступления управляющих импульсов в 3 раза больше (Т = Т /3),.то за вРемЯ, равное Т, в р егивтре 36 сдвига про9

16 исходит полная циркуляция записанных значений переменной и с заменой в моменты времени t = n Т одного из них.

С выхода регистра 36 сдвига геременная и логарифмируется в блоке 37 логарифмического преобразования, затем результат умножается в одиннадцатом блоке 38 умножения на значение переменной Я„, снимается с выхода. регистра 10 памяти. Сформированная переменная поступает на входы вторых блоков косинусного 39 и синусного 47 преобразований. С выхода блока 39 косинусного преобразования получ нное значение поступает на первый вход двенадцатого блока.40 умножения, на другой Bxor. которого поступает сигнал с выхода пятого регистра

46 сдвига.

Регистр 46 сдвига осуществляет задержку на время, равное ЗТ = Т, состоит из трех последовательно включенных ячеек памяти и служит. для хранения и перезаписи трех констант: "-1", "2", "-1". Для .Осущест ления многократной перезаписи выход регистра 46. сдвига через монтажное

ИЛИ соединен с его же входом. Циркуляция записанных констант осущест— вляется под воздействием управляющих импульсов, пОступающих с шестОГО Bbt» хода блока 1 синхронизации с периодом T . Полный цикл перезаписи равен Т = 3Тд. Исходное состояние ячеек регистра 46 сдвига следующее: в пер, вой записана "-1", во второй "2", в третьей "-1". В момент времени t = 0 на выходе регистра 46 сдвига появля ется константа "-1", в момент времени с = Т константа "2n и т.д. С выхода блока40 умножения полученное значение поступает на второй вход тринадцатого блока 41 умножения, где умножается на текущее значение сигнала на выходе четвертого регистра 36 сдвига. Результирующий сигнал с выхода блока 4 1 умножения, задержавшись на Т во втором элементе 42 задержки, поступает на третий накапливающий сумматор 43, на котором суммируются три последовательно поступивших сигнала. Результирующее значение, равное 2исое(Я ln n) (n — 1 )casfp1Iln(n — 1)) - (n + 1) х х соз(Як1ц(и + 1), где и = 2, 3...

N — 1 B момент времени с = KTy поступает с выхода сумматора 43 с

19192 1О накоплением на вход четырнадцатого блока 44 умножения, где и умножается на переменную Q . Затем сигнал с выхода блока 44Ilpоходит через ключ 45, который размыкается управляющим ьп1пульсом длительностью Т> с выхода

3 блока 1 синхронизации на интервалах времени (Т К + T>, Х К + 2T> ) и

R замкнут в остальное время работы. глагодаря этому на выходе ключа 45

B моменты времени с = (и р 1 ) - Т» +

+ КТ при и 2 формируется перемени,.. а„„= ) "исозЩlи n) — (и - 1) х

15 х соэ, 8у 1и (n — 1 )1 — (n + 1) х х рог (с3, !р (и 1)Я., 0)<<, определяющая вклад г;Го отсчета сиг ала (n > 2 ) S (t ) в действительную часть с11ектра Иеллнна. Эта перемен

20 ная. пройдя через первый элемент

ИЛИ 18 и замкнутый ключ 55, фиксируется в первом регистре 19 сдвига.

Лналсгично -;a выходе ключа 53 в те же мл1енть време1|и формируется

25 леремен -:ая hII< (1 ) = (2n sin(QIIln и) (и — 1 )sin (Я 1и(n — 1 ) — (и + 1,: х х з1и(Я,, 1n(, и + 1 )g I 6) gI. которая затем умножается на .;.Онстанту — 1н в восемнадцатом блоке 54 умножения, 3Q ирсйдя че1-.ез второй элеменг ИЛИ 26 и замкнугый ключ 56, фиксируется во втором регистре 27 сдвига. Переменная Ь Определяет вклад и-го от1I K счета (n >) "-) сигнал S(t) в мнимую часть спектра Иеллина. Элементы за35 держкп 42.и 50 управляются импульсами с шестого выхода блока 1 синхронизации. Сумматоры 43 и 51 Обнуляются в моменты времени, кратные Т9, импульсами с пятого выхода блока синхронизации.

Таким образом, к моменту времени с = Т в третьем регистре 32 сдвига закончена запись кодов всех N отсчетов выборки срабатываекого сигнала S(t), а в первом и втором регистрах 19 и 27 сдвига — по N М переменных а и„и 4 соответственно Причем 1ою« = 0

Собственно вычисление спектра

Иеллина начинается с момента времени с = Т . В этот момент на выходе счетчика 63 импульсов формируется импульс, который, пройдя через чет55, вертый элемент И)тИ 64, повторно запус кает генератор "М импульсов", и, по- . ,ступая с второго вьжода блока 1 синхронизации иа управляющие входы шес- . того 55 и седьмого 56 ключей, размы30 й-< = а„„В(п) (1) 40

За это же время в регистре 32 сдвига происходит полная циркуляция кодов. выборки сигнала Б(с). В моменты времени, кратные Т, с седьмого выхода блока 1 синхронизации на управляющие входы накапливающих сумматоров 21 и 29 поступают импульсы, по которым сумматоры обнуляются и . подготавливаются к следующему циклу работы. Аналогично на выходе накапливающего сумматора 29 за N тактов формируется мнимая часть одной спектральной составляющей спектра Меллина К-1 д Цк - - — пм п у

5=о

Вычисление всех M спектральных составляющих к моменту времени t = 2Т заканчивается.

161919 кает их. В то же время на восьмом выходе блока 1 синхронизации заканчивается импульс длительностью Т носле чего первый 22 и второй 30 клюi. чи замыкаются и подключают. выходы первого 21 и второго 29 сумматоров с накоплением к комплексному выходу анализатора. ф Ъ, С пятого выхода блока 1.синхрони10

{зации на управляющие входы регистров

19 и 27 сдвига и через третий элемент ИЛИ 33 на управляющий вход регистра 32 сдвига поступает пачка из

01М импульсов с периодом Ò, формируемая. в результате повторного запуска генератора 65 "М импульсов" блока 1 синхронизации в момент времени t = --Т . В момент подачи очередс ного импульса на управляющий вход 20 регистра 19 сдвига, на его выходе появляется очередная переменная а„ которая через монтажное ИЛИ вновь поступает на вход регистра 19 сдвига, а также на первый вход седьмого блока 20 умножения, на второй вход .которого подается код п-ro отсчета выборки обрабатываемого сигнала

S(t ), который, кроме того, через монтажное ИЛИ вновь поступает на вход третьего регистра 32 сдвига.

Сигнал с выхода блока 20 умножения поступает на сигнальный вход первого накапливающего сумматора 21, в котором за Н тактов формируется

35 действительная часть одной спектральной составляющей спектра Меллина

2. 12

Предлагаемый анализатор спектра

Меллина использует равномерную выборку исходного сигнала.S(t ), что обеспечивает повышение точности и помехоустойчивости, Формула изобретения

Анализатор спектра Меллина, содержащий аналого-цифровой преобразователь, первый счетчик импульсов, первый элемент задержки, последовательно включенные первый блок умножения объединенными входами сумматор и бпок вычисления квадратного корня, первый и второй регистры памяти, о т л и ч а ю щ .и и с я тем, г что, с целью повышения точности определения спектра Меллина и повышения помехоустойчивости, ьведены включенные между первым счетчиком и .первым блоком умножения последовательно соединенные второй регистр памяти и второй блок умножения, последоватеЛьно соединенные третий регистр памяти, третий блок умножения, первый блок косннусного преобразования, блок вычитания, четвертый блок умножения, пятый блок умножения, первый элемент ИЛИ, первый ключ, первый регистр сдвига, шестой блок умножения, второй сумматор и второй ключ, последовательно соединенные первый блок синусного преобразования, седьмой блок умножения, восьмой блок умножения, второй элемент ИЛИ, третий ключ, второй регистр сдвига, девятый блок умножения, третий сумматор и четвертый ключ, последовательно соединенные десятый блок умножения и первый делитель, последовательно соединенные второй счетчик импульсов, регистр. импульсов, блок логарифмического преобразования, одиннадцатый блок умножения, второй блок касинусного преобразования, двенадцатый блок умножения, тринадцатый блок умножения, второй элемент задержки, четвертый сумматор,,четырнадцатый блок умножения и пятый ключ, последовательно соединенные второй блок синусного преобразования, пятнадцатый блок умножения, шестнадцатый блок умножения, третий элемент задержки, пятый сумматор, семнадцатый блок умножения, шестой ключ и восемнадцатый блок умножения, последовательно соединенные четвертый регистр памяти и второй делитель, 92

1З 1б191 а также пятый регистр памяти, шестой регистр памяти, седьмой регистр памяти, седьмой ключ, третий регистр сдвига, блок синхронизации и после— довательно соединенные третий эле5 мент ИЛИ и четвертый регистр сдвига, выход которого соединен с его входом, с выходом аналого-цифрового преобразователя и с вторыми входами шестого и девятого блоков умножения, первый вход первого счетчика импульсов сое-. динен с вторым входом первсго регистра памяти, с первым входом третьего регистра памяти и с четвертым выхо15 дом блока синхронизации, вход которого соединен с входами обнуления пер— во1о и второго счетчиков, певый выход блока синхронизации соединен с входом синхронизации аналого-цифрового

20 преобразователя и первым входсм третьего элемента ИЛИ, в-арой вход которого соединен с вторыми входами четвертого и пятого сумматоров, с входом второго сче тчика, с управляющими входами первог о и второго регистров сдвига,с управляющим входом первого элемента задержки. с пятью выходом блока синхронизации и с первым входом седьмого ключа, второй вход которого соединен с выходом четвертого регистра импульсов и вторыми входами тринадцатого и шестнадцатого блоков умножения, а выход — с выходом второго счетчика, второй выход блока синхронизации подключен к управляющим входам первого и третьего. ключей, третий выход блока синхронизации соединен с ;пранляющими входами пятого и шестого ключей, шестой вы,ход блока синхронизации соединен с управляющими входами второго и третьего элементов задержки и входами управления регистра импульсов и третьего регистра сдвига, выход которого соединен с его входом и с вторыми входами двенадцатого и пятнадцатого блоков умножения, седьмой выход блока синхронизации соединен о вторыми входами второго и третьего сумматоров, а восьмой выход подключен к управляющим входам второго и четвертого ключей и к синхронизирующему выходу анализатора, второи вход восемнадцатого блока умножения соединен с первым входом второго делителя, вторым входом подключенного к входу первого элемента задержки, к входу первого регистра памяти и выходу первого делителя, второй вход которого соединен с вторыми входами первого сумматора., блока вычитания и с выходом шестого регистра памяти, первый вход десятого блока умножения подключен к выходу блока вычисления квадратного корня, а второй ням — к вторым входам третьего регистра памяти и первого блока умножения, вхо д второго блока синусного преобразования соединен с выходом одиннадцатого блока гмпожения, втооые входы четырнадцатого н семнадцатого бnoKoR умножения с c HHeíü(с выходом первого рет истра памяти, выход пятого регистра памяти — с вторим выходом третьего блока умножения, вто рые входы четвертого и седьмого блоков умножения — с выходом первого элемента задержки, вторые входы пятого и восьмого блоков умножения с выходом седьмого регистра памяти, вь.ход пятого ключа — с вторым вxoдом первого элемента 11Л11, третий вход которого подклн чсн к выходу второго делителя, выход восемнадцатого блока умножения соединен с управляющим входом второго элемента ИИ1, вход первого блока спнусного преобразования — с выходом третьего блока умножения, а второй вход одиннадцатого блока умножения соединен с выходом третьего регистра памяти, при этом сигнальный вход анализатора соединен с вхоцом аналого-цифрового преобразователя, вход запуска соединен с объединенными входами запуска блока синхронизации и входами установки начального значения первого и второго счетчиков импульсов, выходы действительной и мнимой частей спектра Меллина соединены с выходами второго и четвертого ключей, синхронизирующий выход соединен с восьмым выходом блока синхронизации.

1619192

Фи8.2

Составитель E. Губанов

Редактор И.Горная Техред М.Дидык Коррек ор Л.Бескид

Заказ 44

Подписное

Тираж

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Иосква, Ж-35., Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул. Гагарина, 101

Анализатор спектра меллина Анализатор спектра меллина Анализатор спектра меллина Анализатор спектра меллина Анализатор спектра меллина Анализатор спектра меллина Анализатор спектра меллина Анализатор спектра меллина 

 

Похожие патенты:

Изобретение относится к вычислительной технике и предназначена для получения мощности или амплитуды аналогового сигнала -в исследуемых полосах частот

Изобретение относится к радиотехнике и может использоваться в измерительной технике, вокодерной телефонии , радиолокации

Изобретение относится к измерительной технике и может быть использовано для измерения энергетической ширины дискретной составляющей (ДС) в спектрах вибраций механизмов и шумов транспортных средств

Изобретение относится к вычислительной технике и может быть использовано в системах передачи и обработки многоканальной обработки

Изобретение относится к радиотехнике и может быть использовано в аппаратуре автоматического контроля радиотехнических систем, спектрометрии, автоматике, акустике и других областях

Изобретение относится к измерительной технике, в частности к измерению характеристик случайных сигналов

Изобретение относится к измерительной технике

Изобретение относится к обработке оптической информации и может быть использовано для решения задач регистрации изображения спектра, получаемого в Фурье-плоскости оптоэлектронного спектроанализатора

Изобретение относится к области измерительной техники и может быть использовано для построения анализаторов спектра параллельного типа

Изобретение относится к электротехнике, а именно к релейной защите и противоаварийной автоматике электрических систем, и может быть использовано в цифровых системах защиты при прецизионном определении частоты сети

Изобретение относится к области радио- и измерительной техники и может быть использовано при разработке и модернизации анализаторов спектра и панорамных приемников

Изобретение относится к измерительной технике и предназначено для использования при спектральном анализе сигналов с постоянной относительной разрешающей способностью по частоте

Изобретение относится к радиоизмерительной технике и может быть использовано в качестве высокоточного измерителя параметров радиосигналов в широкополосных системах связи, пеленгации и радиоразведке

Изобретение относится к измерительной технике и предназначено для спектрального анализа электрических сигналов

Изобретение относится к радиоизмерительным приборам

Изобретение относится к радиоизмерительным устройствам для высокочувствительного приемника-частотомера в системах связи, пеленгации и радиоразведки
Наверх