Способ обнаружения ошибок и устройство для его осуществления

 

Изобретение относится к электросвязи и может использоваться в декодерах биполярных пазов. Использование последовательности бинарных импульсных сигналов с выхода элемента ИЛИ- НЕ 14 для селекции на выходе элемента И 16 импульсов ошибки позволяет обнаруживать нарушения правил кодирования как в коде AM 1, так и в коде НДВ, что расширяет область применения способа и устройства. Устройство содержит пороговый блок 1, пороговые элементы 2, 3, блок 4 контроля чередования полярности, триггеры 5-9, элементы ИЛИ-НЕ 10, 11, 14, элемент ИЛИ 12, формирователь 13 импульсов ошибок, регистр 15 сдвига и элемент И 16. 2 с.п. ф-лы, 4 ил. с SS

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

А1 (19) (11) (ц Н 03 М 13/22

ggj яимм

1Ф:11" ) -

)ълЕ1лй

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А ВТОРСНОМ,Ф СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (21) 4642004/24 (22) 25.01.89 (46) 07.01.91. Бюл. Р 1 (72) А.А. Плотников, В.И. Васильев и А.Н. Журавлев (53) 621.394(088.8) (56) Ньюкум Э.А. и др, Контроль ошибок в цифровых линиях связи. — ТИИЭР,,1982, т. 70, Р 8, с. 26-53.

Заявка ЕПВ М 0044555, кл. Н 04 L 1/10, кл. Н 04 Ь 25/52, 1981. (54) СПОСОБ ОБНАРУЖЕНИЯ ОШИБОК И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ (57) Изобретение относится к электросвязи и может использоваться в декоде2 рах биполярных пазов. Использование последовательности бинарных импульсных сигналов с выхода элемента ИЛИНЕ 14 для селекции на выходе элемента

И 16 импульсов ошибки позволяет обнаруживать нарушения правил кодирования как в коде АИ 1, так и в коде НДВ, что расширяет область применения способа и устройства. Устройство содержит пороговый блок 1, пороговые эле" менты 2, 3, блок 4 контроля чередования полярности, триггеры 5-9, элементы ИЛИ-НЕ 10, 11, 14, элемент ИЛИ 12, формирователь 13 импульсов ошибок, регистр 15 сдвига и элемент И 16.

2 с.п. ф-лы, 4 ил, 1619412

Изобретение относится к электросвязи и может использоваться в декодерах биполярных кодов АИ1 и НДВ-п.

Цель изобретения — расширение об5 ласти применения способа и устройства за счет обнаружения ошибок дополнительно в коде НДВ.

На фиг. 1 представлена функциональная схема устройства, на фиг. 2 — фор- 10 мирователь импульсов ошибок; на йиг.3 и 4 - временные диаграммы сигналов, поясняющие реализацию способа по обнаружению ошибок в кодах АИ1 и

НДВ-3 соответственно. !5

Устройство (фиг. 1) содержит пороговый блок 1, выполненный на первом и втором пороговых элементах 2 и 3, блок

4 контроля чередования полярности, выполненный на первом - пятом тригге" 20 рах 5-9, первом и втором элементах

ИЛИ-НЕ 10 и ll и элементе ИЛИ 12, и формирователь 13 импульсов ошибок, выполненный на третьем элементе ИЛИНЕ 14, регистре 15 сдвига и элемен- 25 те И 16. Во втором варианте формирователь 13 импульсов ошибок (фиг.2) выполнен на элементах 17 и 18 задержки и элементе И 19.

Код АИ1 (фиг.3 а) характеризуется сменой полярности от импульса к импульсу, т.е. произвольно выбранный импульс отличается от предыдущего и последующего импульсов полярностью.

Код НДВ (фиг.4а1 характеризуется избыточностью, которая определяется наличием вставок вида 000+1, 000-1, +100+1 и -100-1, т.е. в коде НДВ при . введении вставок может быть подряд два импульса одной полярности. Нали- 40 чие и характер вставок определяется структурой преобразованного в код НДВ бинарного сигнала. На фиг.4 приняты

Р следующие обозначения: 0,0. = инфор мационные импульсы; В,+, В, V+, V — 45 первые и вторые дополнительные импульсы вставок кода НДВ 3.

Наличие шумов, помех, аппаратурных сбоев и т.д. может приводить к на-, pyBIeHHI0 правил Кодирования (ошибкам).

Способ обнаружения ошибок заключается в том, что из исходной кодовой последовательности биполярных импульсных сигналов (фиг.За,4а) формируют знаковую последовательность бинарного сигнеие (фиг.Зж,4ж) путем изменения ем- плитуды этого сигнала с единичного на нулевой или с. нулевого на единич- ный уровень в моменты времени, соответствующие смене полярности биполярных импульсных сигналов исходной кодовой последовательности (фиг.За,4а) из исходной кодовой последовательности биполярных импульсных сигналов формируют информационную последовательность бинарных импульсных сигналов (фиг.Зн,4н), импульсы которой совпа-, дают по времени и по длительности с импульсами исходной кодовой последовательности биполярных импульсных сигналов, и вспомогательную последовательность бинарных импульсных сигналов (фиг.3M,4м), импульсы которой совпадают по времени и по длительности с импульсами исходной кодовой последовательности биполярных импульсных сигналов, за исключением тех импульсов, которые соответствуют по времени изменению амплитуды бинарно" го сигнала формируемой знаковой последовательности (фиг.Зж, 4ж) задерживают бинарные импульсные сигналы (фиг.3o,4o} формируемой информационной последовательности на и+1 тактовых интервалов времени, где n — по- рядок кода исходной кодовой последовательности биполярных импульсных сигналов, сравнивают вспомогательную (фиг.Зм,4м) и задержанную информационную (фиг.Зо,4о) последовательности бинарных импульсных сигналов между собой и формируют последовательность бинарных импульсных сигналов ошибки (фиг.Зр,4p .I, импульсы которой совпадают во времени с импульсами вспомогательной последовательности бинарных импульсных сигналов, за исключением тех импульсов, которые совпадают во времени с импульсами sa- . держанной информационной последовательности бинарных импульсных сигналов.

Устройство работает следующим образом.

Исходная кодовая последовательность биполярных импульсных сигналов (фиг.3a,4а) поступает на входы пороговых элементов 2 и 3 (фиг.1). На выходы порогового элемента 2 формируется положительный потенциал (фиг.Зб,4б), если на его входе сигнал превышает положительное пороговое значение. На выходе порогового элемента 3 формиру-. ется отрицательный потенциал (фиг.Зв, 4в), если на его входе сигнал превышает отрицательное пороговое значение, Таким образом, блок 1 осуществляет

5 161941 разделение исходной кодовой последо- вательности биполярных импульсных сигналов на две последовательности бинарных импульсных сигналов по признаку полярности импульсов, которые

5 поступают на информационные входы триггеров 5 и 6. Триггеры 5 и 6 по тактовому сигналу осуществляют восстановление (регенерацию) временных и амплитудных параметров импульсов (фигвЗг,4г), Регенерированные импульсы, поступающие с прямого выхода триггера 5, устанавливают триггер 7 в состояние. логического "0 1, а поступаю-15 щие с инверсного выхода триггера 6 устанавливают триггер 7 в состояние логической "1", Состояние сигналов с

Импульсы с выходов элементов ИЛИНЕ 10 и 11 объединяются в элементе

ИЛИ 12, на выходе которого формируется вспомогательная последовательность бинарных импульсных сигналов (фиг.3М, 4м)в прямого и инверсного выходов триггера 7 запоминается по тактовому сиг- 20 налу в триггерах 8 и 9.

Таким образом, триггеры 7-9 осуществляют запоминание полярности последнего импульса исходной кодовой последовательности (фиг.3а, 4a) и форми- 25 руют знаковую последовательность бинарных импульсных сигнвлав (фиг. 3 в-и, 4 e— - и).

Элемент ИЛИ-НЕ 10 объединяет импульсы, поступающие с инверсного выхо- 30 да триггера 5 и с прямого выхода триг- ь гера 8, йормируя импульсы нарушения правил кодирования, обусловленные появлением импульсов положительной полярности или пропаданием импульсов отрицательной полярности (фиг.Зк) при

35 поступлении на вход устройства сигналов кода АМ1, а при поступлении кода

НДВ-п — дополнительно импульсы V+ (фиг.4к).

Элемент ИЛИ-НЕ 11 объединяет импульсы, поступающие с прямого выхода триггера 6 и с прямого выхода тригге, ра 9, формируя импульсы нарушения правил кодирования, обусловленные появлением импульсов отрицательной полярности или пропаданием импульсов положительной полярности (фиг.Зл) при поступлении на вход устройства сигналов кода AMI, а при поступлении кода 50

НДВ-n — - дополнительно импульсы U (фигв4л), 2 6

Последовательности бинарных импульсных сигналов с прямого выхода триггера 5 (фиг.Зг,4г) и с инверсного выхода триггера 6 (фиг.Зд,4д) объединяются в элементе 1НИ-НЕ 14, формируя на его выходе информационную последовательность бинарных импульсных сигналов (фиг.3H,4н), которая поступает на вход (п+1)-разрядного регистра !5 сдвига и по тактовым сигналам продвигается к его выходу, Задержаная информационная последовательность бинарных импульсных сигналов (фиг.Ço, 4о) с выхода регистра 15 поступает на второй вход элемента И 16 на первый вход которого поступает вспомогательная последовательность бинарных импульсных сигналов (фиг.Зм,4м) с выхода элемента ИЛИ 12, На выходе элемента И 16 выделяется последовательность бинарных имп>гльсных сигналов ошибки (фиг.Зр,4р), характеризующих нарушение правил кодирования.

Во втором варианте выполнения формирователя 13 импульсов ошибок (фиг.2) производится раздельная задержка в элементах 17 и 18 импульсных сигналов с прямого выхода триггера 5 (фиг.3r, 4г) и с инверсного выхода триггера 6

1,фиг.Зд,4д) и сравнение в элементе

И 19 задержанных импульсных сигналов между собой и с импульсными сигналами с выхода элемента ИЛИ 12..

Таким образом, использование информационной последовательности бинарных (фиг ° Зн,4н) селекции импульсов нарушения правил кодирования.(фиг.Зр,4р) позволяет обнаруживать ошибки как в коде АМ1, так и в коде НДВ-п.

Формула из обретения

1. Способ обнаружения ошибок, заключающийся в том, что из исходной кодовой последовательности биполярных импульсных сигналов формируют знаковую последовательность бинарного. сигнала путем изменения амплитуды этого сигнала с единичного на нулевой уровень или с нулевого на единичный уровень в моменты времени, соответствующие смене полярности биполярных импульсных сигналов исходной кодовой последовательности, о т л и ч а ю щ и й— с я тем, что, с целью расширения области применения способа за счет обнаружения ошибок дополнительно в

1619412 коде НДВ, из исходной кодовой последовательности биполярных импульсных сигналов формируют информационную последовательность бинарных импульсных сигналов, импульсы которой совпадают по времени и по длительности с импульсами исходной кодовой последова.тельности биполярных импульсных сигналов, и вспомогательную последовательность бинарных импульсных сигналов, импульсы которой совпадают по времени и по длительности с импульсами исходной кодовой последовательности биполярных импульсных сигналов, 15 за исключением тех импульсов, которые соответствуют по времени изменению амплитуды бинарного сигнала, формируют знаковую последовательность, задерживают бинарные импульсные сигна- 20 лы, формируют информационную последовательность на {и+1) тактовых интервалов времени (где n — порядок кода исходной кодовой последовательности биполярных импульсных сигналов, срав-25 нивают вспомогательную последовательность бинарных сигналов с задержанной

Информационной последовательностью бинар IbIx импульсных сигналов и формируют последовательность бинарных . 30 импульсных сигналов ошибки, импульсы которой совпадают во времени с импульсами вспомогательной последовательности бинарных импульсных сигналов, за исключением тех импульсов, которые совпадают во времени с импульсами задержанной информационной последовательности бинарных импульсных сигна, лов.

2. Устройство обнаружения ошибок, содержащее пороговый блок, вход которого является информационным входом устройства, первый и второй выходы порогового блока соединены с информационными входами соответственно первого и второго триггеров, прямой выход первого триггера и инверсный выход второго триггера соединены соответственно с входом установки в

"0" и входом установки в "1" третье"

ro триггера, и элемент И, выход которого является выходом устройства, о т л и ч а ю щ е е с я тем, что, с целью расширения области применения устройства за счет обнаружения ошибок дополнительно в коде НДВ, в него введены элементы ИЛИ-НЕ, четвертый и пятый триггеры, регистр и элемент

ИЛИ, тактовый вход регистра объединен с тактовыми входами первого, второго, четвертого и пятого триггеров и является тактовым входом устройства, прямой и инверсный выходы третьего триггера соединены с информационными входами соответственно четвертого и пятого триггеров, выходы которых соединены с первыми входами соответственно первого н второго элементов ИЛИ-ЙЕ, инверсный выход первого триггера и прямой выход второго триггера соединены с вторыми входами соответственно первого и второго элементов ИЛИ-НЕ, выходы которых соединены соответствен- с первым и вторым входами элемента

ИЛИ, выход которого соединен с первым входом элемента И-> первый и второй входы третьего элемента ИЛИ-НЕ подключены соответственно к прямому выходу первого триггера и инверсному выходу второго триггера, выход третьего элемента ИЛИ-НЕ соединен с информационным входом регистра, выход которого соединен с вторым входом элемента И.

1б19412

1619412

Ф

aL чВ

„ю

431

)+ )ч ° 4

el ъ

Ol

Ъ аВ т + с

I +

Ъ ь

ФЗ ь»

Составитель М, Никулеиков

Редактор Н. Яцола Техред М.Дидык Корректор Т. Малей.

Заказ 55 Тираж . Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Мосин», )К-35, Раушская наб., д. 4/5

Производственно-изд;. тельский комбинат "Патент", r. Ужгород, ул. Гагарина, 101 н

CV

1 ил

Ci т

Способ обнаружения ошибок и устройство для его осуществления Способ обнаружения ошибок и устройство для его осуществления Способ обнаружения ошибок и устройство для его осуществления Способ обнаружения ошибок и устройство для его осуществления Способ обнаружения ошибок и устройство для его осуществления Способ обнаружения ошибок и устройство для его осуществления 

 

Похожие патенты:

Изобретение относится к генератору адреса считывания с чередованием для считывания данных, записанных в память с чередованием, для использования в мобильном терминале связи типа СDМА

Изобретение относится к вычислительной технике и может быть использовано в устройствах запоминания и обмена информацией ЭВМ, в системах передачи данных Цель изобретения - упрощение устройства Устройство имеет вход 1 информации, вход 2 выбора режима работы, вход 3 синхронизации , элементы ИЛИ 18, 23, счетчики 19, 21, дешифраторы 20, 22, вход 24 начальной установки, корректоры 4 каналов Каждый корректор имеет вход 5 выбора режима работы , вход 6 информации, вход 7 синхронизации , входы 8, 9 управления, элементы И 10-12, 16, оегистр 13, блок 14 памяти, элемент 15 задержки, выход 17
Наверх