Преобразователь параллельного кода в последовательный

 

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕаЪБЛИИ (51) 5 Н 03 N 9/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А ВТОРСИОЬГФ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГННТ СССР (21) 4680824/24 (22) 18.04.89 (46) 23.04.91. Бюл. Ф 15 (72) В.R.Куванов, В.В.Андриенко и А.Г.Ручко (53) 68 1.325 (088.8) (56) Авторское свидетельство СССР

Р 855651, кл. И 03 И 9/00, 1979. (54) ПРЕОБРАЗОВАТЕЛЬ ПАРАЛЛЕЛЬНОГО

КОДА В ПОСЛЕДОВАТЕЛЬНЫЙ (57) Изобретение относится к вычислительной техпике и ав гоматике, а именно к устройствам для преобразования параллельного кода в последовательный, удовлетворяющим требованиям

Изобретение относится к вычислительной технике и автоматике и предназначено для исп оль э ования в р а зличного типа счетно-решающих устройствах, системах и приборах автоматического контроля и регулирования, а также в других устройствах, осуществляющих преобразование дискретной информации.

Цель изобретения — расширение функциональных возможностей за счет возможности контроля преобразования и повышение надежности преобразователя.

На чертеже представлена функциональная схема преобразователя.

Преобразователь содержит N реги- ° стров 11-1ц сдвига, выходной мультиплексор 2, элемент И 3, контрольный регистр 4 сдвига, группу из N+1 элементов И 5)-5,, управляющий дешифратор 6, входной счетчик 7, первый

8 и второй 9 управляющие. счетчики,, SU,ц 1644398 А 1 контролепригодности аппаратуры и по-. вышенной надежности. Цель изобретения — расширение функциональных возможностей за счет обеспечения контроля преобразования и повышение надежности. Преобразователь содержит

N регистров 1 — 1Н сдвига, выходной мультиплексор 2, элемент И 3, контрольный регистр 4, группу иэ N+1 элементов И 5, управляющий дешифратор 6, входной счетчик 7, первый 8 и второй 9 управляющие счетчики, контрольный мультиплексор 10 и адресный дешифратор 11. 1 ил. контрольный мультиплексор 10, адресный дешифр тор 11(реализованные, на-. пример,-элементами серии 533, 134).

На чертеже также показаны информационный вход 12, выход 13, установочный вход 14, синхровходы 14 и 15, управляющие входы 16 и входы сдвига

17, адресный вход 18 и вход

"Сброс" 19.

Преобразователь работает следующим образом.

Первоначально по входу 19 подается сигнал, который устанавливает второй управляющий счетчик 9 в исходное состояние, при котором выходы счетчика переключают контрольный мультиплексор 10 на прохождение адреса первого регистра 1 . Затем по входу

12 поступает массив информации, сопровождаемый адресами, по которым с помощью денифратора 11 осуществляетсв запись информации в соответствующие

1644390 (первое слово) и с контрольного сдвигового регистра 4 (последнее слово) должны совпадать. Их совпадение яв5 ляется признаком исправности первого тракта преобразования. При записи нового массива информации в контрольный регистр 4 записывается информация второго регистра 1 . Процедура выдачи информации второго массива аналогична описанной выше. В выданном массиве информации второго и последнего слов должны совпадать.

Таким образом, контрольный регистр

4 последовательно циклически. обеспечивает дублирование информации каждого тракта преобразоважля, что позволяет осуществлять их контроль методом сравнения. При выявлении неисправности тракта преобразования конт.- ° рольный сдвиговый регистр можно исрегистры 11-1 . При . этом информация, предназначенная для первого регистра

1 записывается в контрольный регистр 4, так как контрольный мультиплексор 10 открыт для адресного сигнала первого регистра 1 ° После записи информации в регистры 1 -1 д происходит процесс ее чтения нз них в последовательном коде. По входу

14 поступает сигнал, модифицирующий состояние второго управляющего счетчика 9, после чего выходы открывают контрольный мультиплексор 10 для прохождения адресного сигнала второ-. го регистра 1<. Одновременно сигнал по входу 14 устанавливает в исходное состояние входной 7 и первый 8 управляющий счетчики . В и сходном сост оянии первый управляющий счетчик 8 открывает выходной мультиплексор 2 для прохождения сигнала с выхода первого регистра 1, а также с помощью управляющего дешифратора 6 открывает первый элемент И 5 < из группы элементов И для прохождения импульсов с синхровхода 15 на сдвиговый вход сдвига первого регистра 1 . На синхровход 15 поступает N+1 пачек импуль" сов с количеством в каждой пачке, равным числу разрядов в каждом регистре 1 -1 1. Первая пачка импульсов осуществляет сдвиг первого регистра 11, одновременно стробируя выходной сигнал выходного мультиплексора 2 на элементе И 3 и просчитываясь на входном счетчике 7. Последний импульс пачки появляется на выходе "Перенос" входного счетчика

7 и по заднему фронту модифицирует состояние первого управляющего счетчика 8, что приводит к открыванию.второго элемента И 5 из группы (И+1) элементов И.

Вторая пачка импульсов будет поступать на сдвиговый вход второго сдвигового 1 и осуществ2 лять его сдвиг, одновременно стробируя выдвигаемую информацию на элементе И 3. Поспеднйй импульс пачки модифицирует первый управляющий счетчик 8, открывая вход следующего элемента И из группы И+1 элементов И.

При поступлении следующей пачки импульсов процесс повторяется. Таким

,. образом, при поступлении 0+1 пачек импульсов информация. с (0+1)-го регистра будет выдана последовательным кодом на выход 13. При этом информации с первого регистра 1

55 пользовать взамен неисправности в каждом N-м тракте обмена. формула изобретения

Преобразователь параллельного кода в последовательный, содержащий N регистров сдвига, информационные входы которых являются информационным входом преобразователя, выходы соединены с соответствующими первыми информационными входами выходного мультиплексора, выход которого соединен с первым входом первого элемента

И, выход которого является выходом преобразователя, дешифратор адреса, входы которого являются адресными входами преобразователя, выходы соединены с управляющими входами соответствующих регистров сдвига, группу из И-элементов И, sbrxоды которых соединены с входами сдвига соответст" вующих регистров сдвига, первые входы элементов И группы, второй вход первого элемента И и счетный вход входного счетчика объединены и являются синхровходом преобразователя, первый управляющий счетчик-, выход которого соединен с управляющими входами выходного мультиплексора, отличающийся.тем, что, с целью расширения функциональ ных .возможностей преобразователя. за счет обеспечения контроля преобразования и повышения его надежности, в него введены контрольный регистр сдвига, контрольный мультиплексор, второй управляющий счетчик, управляющий дешифратор и в группу элементов И вЂ” (N+1)-й элемент И, первый

Составитель Н.Бочарова

Техред М.Дндык Корректор С. Ие1 мар. фадактор Т.Иванова

М °

Заказ 1462 Тираж 463 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.Ужгород, ул. Гагарина, 101

5 1644390 6 вход которого подключен к синхровхо- рольного мультиплексора, управляющие ду преобразователя, выход — к входу входы и выход которого соединены с сдвига контрольного регистра сдвига, соответствующими выходами дешифратовыход которого соединен с вторым ра адреса и управляющим входом континформационным входом выходного

5 рольного регистра, установочные входы мультиплексора, а информационный входного счетчика и первого управляювход подключен к информационному вхо- щего счетчика и счетный вход второго ду преобразователя, выход входного управляющего счетчика являются устасчетчика соединен со счетным входом 10 новочным входом преобразователя, успервого Управляющего счетчика, выход тановочный вход второго управляющевторого Управляющего счетчика соеди- го счетчика является входом "Сброс" нен с информационными входами конт- преобразователя.

Преобразователь параллельного кода в последовательный Преобразователь параллельного кода в последовательный Преобразователь параллельного кода в последовательный 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении преобразователей информации из параллельной формы в последовательную

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в системах передачи данных по цифровым каналам

Изобретение относится к автоматике и вычислительной технике и может -быть использовано в устройствах ввода-вывода информации автоматизированных систем научного исследования сваi X рочного процесса

Изобретение относится к вычислительной технике, а именно к внешним периферийным устройствам ЭВМ, работающим в биполярном коде с использованием преобразования биполярного кода в параллельный, и может быть использовано для вывода информации с ЭВМ непосредственно на цифропечатающее или графопостроительное устройства

Изобретение относится к вычислительной технике и может быть использовано в схемах преобразования параллельного кода в последовательный

Изобретение относится к вычислительной технике и может быть использовано для передачи бинарной информации с помощью сигналов трех уровней напряжения между ЭВМ и периферийными устройствами

Изобретение относится к вычислительной технике, автоматике и цифровой измерительной технике и может быть использовано в арифметико-логических устройствах последовательного действия для преобразования последовательного кода в параллельный с основанием √2, и наоборот, при разработке распределителей импульсов, а также при создании АЦП поразрядного кодирования и интерполяторов

Изобретение относится к вычислительной технике и может быть использовано в устройствах обработки цифровой информации

Изобретение относится к вычислительной технике и может быть использовано в системах передачи и преобразования цифровых данных

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении преобразователей, входящих в состав блоков сопряжения цифровых устройств с каналами связи

Изобретение относится к вычислительной технике и может быть использовано в системах преобразования цифровых данных и их передачи по широкополосным каналам

Изобретение относится к автоматике и вычислительной технике и предназначено для выполнения операции преобразования параллельного кода в последовательный код сообщения с программируемой длительностью паузы начала преобразования после запуска преобразователя и программируемым форматом преобразования, формирования синхроимпульсов сопровождения сообщения, трех битов состояния и контрольного бита четности с обеспечением программной возможности вставки его в конец сообщения и может быть использован при построении контроллеров локальной сети

Изобретение относится к вычислительной технике и предназначено для выполнения операции преобразования последовательного двоичного кода в параллельный код

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике и предназначено для использования в цифровых системах обмена массивами данных между устройствами

Изобретение относится к вычислительной технике и может быть использовано для преобразования биполярного трехуровневого последовательного кода в однополярный параллельный код

Изобретение относится к вычислительной технике и может найти применение в радиолокационных станциях одновременного сопровождения по дальности путем математического стробирования больщого количества объектов различной протяженности и в других системах цифровой обработки сигналов с различным целевым назначением
Наверх