Цифровой многоканальный приемник

 

Изобретение относится к электросвязи. Цель изобретения - повышение объема принимаемой информации. Приемник содержит аналого-цифровой преобразователь 1, 47 два групповых сумматора 2 и 3, формирователь 4 знакового разряда, формирователь 5 адресного сигнала, блок 6 памяти, многоканальный компрессор 7, два многоканальных сумматора 8 и 9, анализатор 10 сигналов, накапливающий сумматор 11, решающий блок 12. два групповых декомпрессора 13 и 14, опорный генератор 15, коммутатор 16, многоканальный декомпрессор 17 и блок 18 опорных генераторе. Увеличение числа обрабатываемых каналов достигнуто за счет повышения скорости обработки сигнала путем изменения алгоритма обработки сигнала . 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (si)s Н 04 L 27/22

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ (Ф

О 4

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4689306/09 (22) 06.05.89 (46) 30.04.91. Бюл. hh 16 (72) А.И. Чернышов (53) 621.376.77 (088.8) (56) Авторское свидетельство СССР

М 915277, кл. Н 04 1 27/22, 1980. (54) ЦИФРОВОЙ МНОГОКАНАЛЬНЫЙ

ПРИЕМНИК (57) Изобретение относится к электросвязи.

Цель изобретения — повышение объема принимаемой информации. Приемник содержит аналого — цифровой преобразователь 1, Изобретение относится к электросвязи и может быть использовано в системах передачи информации.

Цель изобретения — повышение объема принимаемой информации.

На чертеже изображена структурная электрическая схема предложенного при емника.

Цифровой многоканальный приемник содержит аналого-цифровой преобразователь 1, первый и второй групповые сумматоры 2 и 3, формирователь 4 знакового разряда, формирователь 5 адресного сигнала, блок 6 памяти, многоканальный компрессор 7, первый и второй многоканальные сумматоры 8 и 9, анализатор 10 сигналов, накапливающий сумматор 11, решающий блок 12, первый и второй групповые декомпрессоры 13 и 14, опорный генератор 15, коммутатор 16, многоканальный декомпрессор 17 и блок 18 опорных генераторов.

„„Я3 „„1646070 А1 два групповых сумматора 2 и 3, формирователь 4 знакового разряда, формирователь 5 адресного сигнала, блок 6 памяти, многоканальный компрессор 7, два многоканальных сумматора 8 и 9, анализатор 10 сигналов, накапливающий сумматор 11, решающий блок 12, два групповых декомпрессора 13 и

14, опорный генератор 15, коммутатор 16, многоканальный декомпрессор 17 и блок 18 опорных генератора. Увеличение числа обрабатываемых каналов достигнуто за счет повышения скорости обработки сигнала путем изменения алгоритма обработки сигнала. 1 ил, Приемник работает следующим обраэом.

Входной групповой сигнал с помощью преобразователя 1 преобразуется в цифровой и поступает на вход группового сумматора 3, на. второй вход которого синхронного поступает опорный сигнал с выхода коммутатора 16, преобразованный групповым декомпрессором 14, таким образом, на входы группового сумматора 3 поступают две цифровые последовательности: log2A — входная последовательность и log28 — опорный сигнал. На выходе группового сумматора 3 получим

1о92А + lagzB -!ор А В,.после прохождения каналом декомпрессора 13 получим значение А В, с выхода группового декомпрессора 13 отсчеты сигнала поступают на второй вход сумматора 2, на первый вход сумматора

2 через формирователь 4, накопленные отсчеты поступают

1646070

20 из оперативного блока 6 памяти, С выхода сумматора 2 отсчеты поступают вновь в блок 6 памяти. Блоки (4, 2, 6, 5) осуществляют "сворачивание" группового сигнала, Сворачивание осуществляется следующим образом. Для каждой группы резервируется

L> — разрядных ячеек памяти, а их адреса записываются в формирователь 5. Порядок изменения знаков алгебраического суммирования запоминается (либо генерируется) в формирователе 4, Первый отсчет а1 с интервала ортогональности, границы которого определяет система тактовой синхронизации, поступает на вход группового сумматора 2, на первый вход которого с выхода формирователя

4 последовательно поступают 2п отсчетов, которые считываются из блока 6 памяти по адресам, соответствующим первым из Ь ячеек каждого из подканалов, Каждый из отсчетов суммируется с а1, а результаты последовательно записываются в ячейки, из которых отсчеты просчитаны. Так как в начале отработки блок 6 памяти очищен (записаны "0"), то фактически отсчет at2n раз просуммируется с нулем и запишется в ячейки памяти каждого подканала. Затем на первый вход группового сумматора 2 поступает второй отсчет az, который аналогично отсчету а1, переписывается во вторые ячейки блока 6 памяти каждого подканала. Аналогично процесс записи будет продолжаться пока не запомнятся все ячейки памяти одного из каналов, после чего порядок считывания отсчетов иэ блока 6 памяти данного канала меняется на обратный т. е. на следующем такте считывания отсчет, записанный в последнюю L> ячейку и пересылается в сумматор 2, где суммируется с очередным входным отсчетом ап, а результат записывается вновь в ячейку L . На следующем такте описывается отсчет из ячейки и т. д. Аналогично меняется адресация ячеек блока 6 памяти других каналов. Первоначально адрес ячеек нарастает от адреса первой ячейки до 4, затем порядок адресации изменяется на обратный — от адреса U ячейки до первой, В соответствии с изменением порядка адресации изменяются знаки алгебраического суммирования.

После того, как последний входной отсчет а> просуммируется с Q отсчетами канальных групп, отсчеты считываются иэ блока 6 памяти и через многоканальный компрессор 7 поступают в многоканальный сумматор 9, в котором перемножаются с соответствующими отсчетами опорных сигналов. Каждый опорный сигнал представлен числом отсчетов, равным Ln. Для хранения отсчетов групп на время суммиро25

55 вания с опорными сигналами необходим промежуточный блок памяти. В качестве промежуточного блока памяти используется блок 6 памяти. С выхода многоканального сумматора 9 отсчеты сигналов, после декомпрессии поступают на входы многоканального сумматора 8, в котором осуществляется суммирование отсчетов каждого подканала. С выхода многоканального сумматора 8 вычисленные коэффициенты корреляции поступают на входы анализатора 10, решающего блока 12, сумматора 11. Анализатор 10 оценивает качество сигнала и вырабатывает соответствующие сигналы, управляющие коммутатором 16.

Предлагаемый приемник по сравнению с прототипом позволяет повысить скорость обработки сигналов, за счет этого увеличивается число обрабатываемых каналов, быстродействие устройства, а также резко снижаются затраты на один обрабатываемый канал, Формула изобретения

Цифровой многоканальный приемник, содержащий аналого-цифровой преобразователь, формирователь адресного сигнала, выход которого соединен с адресным входом блока памяти, выход которого через формирователь знакового разряда соединен с первым входом первого группового сумматора, выход которото подключен к сигнальному входу блока памяти, опорный генератор, первый многоканальный сумматор, выход которого соединен с первым входом решающего блока, с первым входом анализатора сигналов и с входом накапливающеt.o сумматора, выход которого подключен к вторым входам решающего блока и анализатора сигналов, выход которого соединен с управляющим входом коммутатора, опорные входы которого подключены к выходам блока опорных генераторов, о т л и ч а юшийся тем, что, с целью повышения объема принимаемой информации, в него введены многоканальный компрессор, второй многоканальный сумматор, многоканальный декомпрессор, два групповых декомпрессора и второй групповой сумматор, выход которого соединен с входом первого группового декомпрессора, выход которого подключенн к второму входу первого rpynnosoro сумматора, выход блока памяти соединен с входом многоканального компрессора, выход которого соединен с первым входом второго многоканального сумматора, выход которого через многоканальный дехомпрессор соединен с входом первого многоканального сумматора, при

1646070

Составитель О, Геллер

Техред М.Моргентал Корректор Т. Колб

Редактор Н. Коляда

Заказ 1556 Тираж ЗДО Подписное

8НИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

В

Производственно-издательский комбинат "Патент", r. Ужгород, ул, Гагарина, 101 этом выход опорного генератора подключен к второму входу второго многоканального сумматора, а выход коммутатора через второй групповой декомпрессор соединен с вторым входом второго rpyhnoaoro сумматора, первый вход которого подключен к выходу аналого-цифрового преобразователя.

Цифровой многоканальный приемник Цифровой многоканальный приемник Цифровой многоканальный приемник 

 

Похожие патенты:

Изобретение относится к технике электросвязи Цель изоС ретения - попышение помехоуст ойчшюсти

Изобретение относится к технике связи и может использоваться в системах передачи дискретной информации и радиолокации

Изобретение относится к телеграфии

Изобретение относится к радиосвязи и может использоваться в широкополосных системах передачи по радиоканалам миллиметрового диапазона волн, Цель изобретения - повышение скорости передачи по нелинейным инерционным каналам, подверженным частотно-селективным замираниям

Изобретение относится к радиосвязи и может использоваться при построении приемников сигналов фазовой телеграфии

Изобретение относится к технике радиосвязи и может найти применение в системах передачи дискретных сообщений по каналам связи с рассеянием энергии принимаемых сигналов по времени и частоте, например в декаметровом канале связи

Изобретение относится к передатчикам, способам передачи и приемникам и касается в основном способа передачи модулированных волн с использованием импульсов большой длительности на множестве частот (31, 32, 33....3N) Преимущественно две соседние частоты отделены друг от друга на 1/T, где T - длительность полезных интервалов передачи

Изобретение относится к способу и устройству для определения качества сигнала, в частности для определения информации о надежности бита для фазомодулированных сигналов

Изобретение относится к области приема радиосигналов с абсолютной фазой манипуляцией /ФМн/ на 180o и может быть использовано в спутниковых, радиорелейных цифровых системах связи, передаче дискретной информации по проводным каналам и др

Изобретение относится к радиотехнике и может найти применение в устройствах контроля и анализа шумоподобных ФМН-сигналов, служит для повышения помехоустойчивости при воздействии узкополосных помех

Изобретение относится к фазовому детектору такта для синхронной передачи данных в приемнике системы связи, в которой для получения фазового критерия такта из принимаемого сигнала образуют два соседних главных значения отсчета на длительность символа Т, а также дополнительное, лежащее посредине между этими двумя значениями промежуточное значение отсчета

Изобретение относится к радиотехнике и может быть использовано в линиях цифровой радиосвязи

Изобретение относится к системам цифровой связи, использующим прямое исправление ошибок, в частности, к способу и устройству для декодирования принимаемых когерентных сигналов, модулированных методом многоуровневой фазовой манипуляции (МФМ) с дифференциальным кодированием символов, с помощью метрики мягкого решения
Наверх