Формирователь логических сигналов по включению-выключению напряжения питания

 

Изобретение относится к импульсной технике и может быть использовано для формирования временной диаграммы начального запуска и выключения процессоров , Цель изобретения - упрощение формирователя - достигается путем изменения принципа формирования выходной временной диаграммы. Формирователь логических сигналов по включению-выключению напряжения питания содержиУ элемент И-НЕ 1, компараторы 2 3,34, транзисторы 4, 5, диоды 6-8 и 35-37, конденсаторы 9-11, резисторы 12, 14 22 и 26 -33, общую шину 13 питания, плюсовую шину 23 источника питания, выходы 24, 25 логических сигналов, элемент ИЛИ-НЕ 38, вход 39 контроля включения питания, вход 40 контроля сетевого напряжения, вход 41 контроля напряжения питания формирователя, плюсовую шину 42 питания, вход 43 повторного запуска, вход 44 контроля напряжений источника питания. За счет введения компаратора 34, диодов 35,36,37, элемента ИЛИ- НЕ 38 и новых связей обеспечивается исключение большего количества логических элементов, что упрощает формирователь . 1 ил. С

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51)5 Н 03 К 5/153

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

6йИ )

@П! Л:: ).Б-:!БПН

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

$5 1У (21) 4645189/21 (22) 31.01.89 (46) 07.05.91, Бюл. М 17 (71) Пермское научно-производственное объединение "Парма" (72) Е,А.Берегалов, Л,В.Тунев и С,Ю.Устинов (53) 621.382 (088,8) (56) Авторское свидетельство СССР й. 1272496, кл. Н 03 К 17/22, 1987.

Блок питания БПС-6-1. Техническое описание 2.087.082. TO Плата логики, 1984. (54) ФОРМИРОВАТЕЛЬ ЛОГИЧЕСКИХ

СИГНАЛОВ ПО ВКЛЮЧЕНИЮ-ВЫКЛЮЧЕНИЮ НАПРЯЖЕНИЯ ПИТАНИЯ (57) Изобретение относится к импульсной технике и может быть использовано для формирования временной диаграммы начального запуска и выключения процессоров, Цель изобретения — упрощение формирователя — достигается путем изме. Ж 1647868 А1 нения принципа формирования выходной временной диаграммы, Формирователь логических сигналов по включению-выключению напряжения питания содержит элемент И вЂ” НЕ 1, компараторы 2 3, 34, транзисторы 4, 5, диоды 6 — 8 и 35 — 37, конденсаторы 9-11, резисторы 12, 14 22 и 26 — 33, общую шину 13 питания, плюсоаую шину 23 источника питания, выходы 24, 25 логических сигналов, элемент ИЛИ вЂ” НЕ 38, вход 39 контроля включения питания, вход 40 контроля сетевого напряжения, вход 41 контроля напряжения питания формирователя, плюсовую шину 42 питания, вход 43 повторного запуска, вход 44 контроля напряжений, источника питания. За счет введения компаратора 34, диодов 35; 36, 37, элемента ИЛИ вЂ” )

НЕ 38 и новых связей обеспечивается исключение большего количества логических элементов, что упрощает формирователь, 1 ил.

1647868

Изобретение относится к импульсной технике и может быть использовано для формирования временной диаграммы начального запуска и выключения процессоров, например, серии К581, К1801.

Цель изобретения — упрощение формирователя за счет изменения принципа формирования выходной временной диаграммы, На чертеже приведена схема формирователя.

Формирователь содержит элемент ИНЕ 1, первый 2 и второй 3 компараторы, первый 4 и второй 5 транзисторы, первый 6, третий 7. и второй 8 диоды, первый 9, второй

10 и третий 11 конденсаторы, семнадцатый резистор 12, общую шину 13, первый резистор 14, третий резистор 15, второй резистор 16, пятнадцатый 17 и четырнадцатый

18 резисторы, шестнадцатый 19, тринадцатый 20, шестой 21 и четвертый 22 резисторы, плюсовую шину 23 источника питания, второй 24 и первый 25 выходы, пятый 26, седьмой 27, двенадцатый 28, восьмой 29, девятый 30, десятый 31, одиннадцатый 32, восемнадцатый 33 резисторы, третий компаратор 34, шестой 35, пятый 36 и четвертый

37 диоды, элемент ИЛИ-НЕ 38, второй 39, третий 40, четвертый 41 входы, плюсовую шину 42 питания, пятый 43 и первый 44 входы, третий выход 45.

Первый компаратор 2 соединен инвертирующим входом с.первымй выводами первого 14, второго 16 резисторов и первого конденсатора 9, неинвертирующим входом— с первым выводом третьего резистора 15, первый диод 6 соединен катодом с вторым выводом второго резистора 16. Элемент ИНЕ 1 соединен первым входом с первым входом 44 формирователя, первый выход 25 которого соединен с первым выводом четвертого резистора 22 и коллектором первого транзистора 4, соединенного базой с первым выводом пятого резистора 26. Второй транзистор 5 соединен коллектором с вторым выходом 24 формирователя и первым выводом шестого резистора 21, базой— с первым выводом седьмого резистора 27.

Второй компаратор 3 соединен инверсным входом с первыми выводами восьмого 29 и девятого 30 резисторов. Десятый резистор

31 соединен первым выводом с неинвертирующим входом второго компаратора 3 и первым выводом одиннадцатого резистора

32. Двенадцатый 28 и тринадцатый 20 резисторы соединены первыми выводами. Четырнадцатый резистор 18 соединен первым выводом с анодом второго диода 8, вторым выводом — с первыми выводами пятнадцатого резистора 17 и второго конденсатора

10, Первый 39, второй 40 и третий 41 входы

5 элемента ИЛИ вЂ” НЕ 38 являются, соответственно, вторым, третьим и четвертым входами формирователя, а выход соединен через четвертый 37 и третий 7 диоды, соответственно, с вторыми выводами восьмого 29 и

10 девятого 30 резисторов, а непосредственно с вторым входом элемента И вЂ” НЕ 1, третий вход которого является пятым входом 43 формирователя, а выход соединен с анодами первого 6 и пятого 36 диодов, с катодами

15 шестого 35 и второго 8 диодов, Анод шестого диода 35 соединен с вторым выводом первого резистора 14, катод пятого диода 36 соединен с вторым выводом пятнадцатого резистора 17, первый вывод третьего.кон-, 20 денсатора 11 соединен с инвертирующим входом второго компаратора 3, соединенного первым выходом с третьим выходом 45 формирователя и вторыми выводами одиннадцатого 32 и восемнадцатого 33 резисто25 ров. Второй вывод семнадцатого резистора

12 соединен с прямым входом второго компаратора 3, инвертирующий вход третьего компаратора 34 соединен с первым выводом второго конденсатора 10, его прямой

30 вход и первый выход, соответственно, соединены с вторым и первым выводом двенадцатого резистора 28, второй выход- с базой второго транзистора 5, Первый выход первого компаратора 2 соединен с вторыми вы35 водами третьего 15. шестнадцатого 19 резисторов, второй выход — с базой первого транзистора 4.

Компараторы 2, 3 и 34 могут быть выполнены на стандартных интегральных микро40 схемах типа К521САЗ, элемент И-HE u элемент ИЛИ-НŠ— на стандартных микросхемах серии К561.

Формирователь логических сигналоа по включению-выключению напряжения пита45 ния работает следующим образом.

При подаче сетевого напряжения включением тумблера (не показан) в сеть в источнике (на чертеже не показан) питания на формирователь логических сигналов посту50 пает вспомогательное постоянное напряжение питания (15 В). на плюсовую шину 42 питания и общую шину 13 питания формирователя. До момента включения тумблера (не показан) на вход 39 контроля включения

55 питания поступает уровень логической единицы. На вход 40 контроля сетевого напряжения, если сетевое напряжение а норме, поступает уровень логического нуля, На вход 41 контроля напряжения питания формирователя, если вспомогательное постоян1647868

55 ное напряжение питания (15 В) в норме, поступает уровень логического нуля.

На вход 43 повторного запуска, так как не включен тумблер повторного запуска, поступает уровень логической единицы, На вход 44 контроля напряжений источника питания поступает уровень логического нуля, так как напряжение источника питания еще не установилось. Так как на вход элемента

ИЛИ вЂ” НЕ 38 поступает с входа 39 контроля включения питания уровень логической единицы, он удерживает выход элемента

ИЛИ вЂ” НЕ 38 в.состоянии логического нуля, при этом этот уровень через диод 7 и резистор 30 псступает на инвертирующий вход компаратора 3, выход которого устанавливается в состояние логической единицы с помощью нагрузочного резистора 33. Это свидетельствует о том, что с входа 39 контроля включения питания не поступило разрешения на включение источника питания и работа его силовых транзисторов (не показаны) запрещена. Уровнями логических нулей, поступающих на входы элемента И вЂ” НЕ с входа 43 и выхода элемента ИЛИ вЂ” НЕ 38, выход элемента И вЂ” НЕ 1 удерживается а состоянии логической единицы, при этом через диод 6 и резистор 16 заряжается конденсатор 9, а через диод 36 и резистор

17 — конденсатор 10. Уровни напряжений заряженных конденсатороа 9 и 10 поступая, соответственно, на инаертирующие входы компараторов 2 и 34, устанавливают их выходы а состояния логического нуля, которые, поступая соответственно на базы транзисторов 4 и 5, открывают их, и на выходы 24, 25 формирователя поступают уров ни логического нуля. После включения

- тумблера на вход 39 контроля включения питания поступает уровень логического нуля и далее на соответствующий вход элемента ИЛИ вЂ” НЕ 38, на других входах которого уже установлены уровни логического нуля (если сетевое напряжение и вспомогательное постоянное напряжение питания (15 В) в норме). При этом на выходе элемента ИЛИ вЂ” НЕ 38 устанавливается состояние логической единицы и через диоды

37 и резистор 29 происходит быстрый заряд конденсатора 11 (резистор 29 выбран таким, что величина его сопротивления незначительна), При достижении уровнем напряжения на конденсаторе 11 напряжения порога срабатывания компаратора 3, который устанавливается делителем напряжения, состоящим из резисторов 12 и 31, компаратор 3 срабатывает и на его выходе формируется сигнал нулевого уровня, который поступает на выход 45 управления силовыми транзисторами источника питания.

Резистор 32 включен для устранения ложного срабатывания компаратора 3 при дребезге сигнала на его инвертирующем входе и устанавливает некоторый гистерезис на срабатывание компаратора 3. Этим сигналом разрешается работа источника. питания, который начинает формировать свои выходные напряжения. При достижении этими напряжениями уровней, соответствующих норме, на вход 44 контроля напряжений источника питания начинает поступать уровень логической единицы, т.е, на всех входах элемента И вЂ” НЕ 1 присутствуютлогические единицы. Выход элемента И-НЕ 1 устанавливается в нулевое состояние, при э-ом начнется разряд конденсатора 9 через резистор 14 и диод 35 и разряд конденсатора 10 через резистор 18 и диод 8. Когда напряжения на конденсаторах 9 и 10 упадут ниже уровня порога, устанавливаемого, соответственно, резисторами 15 и 19, резисторами 28, 20, на выходах компараторов 2, 34 вырабатываются уровни логической единицы, которые поступают в базы транзисторов

4 и 5 и закрывают их. При этом на выходах

24 и 25 формирователя вырабатываются уровни логической единицы. В ремя разряда конденсаторов 9 и 10 устанавливается с помощью задания величин емкостей самих конденсатороа и величин сопротивления резисторов 14 и 18 (для процессоров серий

К581 и К1801, это время составляет 3 мс минимум до появления сигнала на выходе

25 формирователя от момента установления нормальных напряжений источника питания и 73 мс минимум до появления сигнала на выходе 24 формирователя). При снижении сетевого напряжения, при выключении источника питания, при понижении напряжения питания формирователя, сигналы контроля которых поступают на вход 39 контроля включения питания, вход 40 контроля сетевого напряжения и вход 41 контроля напряжения питания формирователя, происходит следующее, При появлении любого из этих сигналов единичным уровнем на одном из входоа элемента ИЛИ вЂ” НЕ 38, на его выходе вырабатываешься нулевой уровень, который запирает элемент И вЂ” НЕ 1, устанааливая его выход в единичное состояние. При этом производится заряд конденсаторов 9 и

10, как описано ранее. Когда напряжение на инвертирующих входах компараторов 2 и 34 поднимется выше уровня порога их срабатывания, на их выходах появятся уровни логического куля, которые поступают на базы транзисторов 4 и 5 и открывают их, На выходы 24 и 25 логических сигналоа формироаателя поступают при этом уровни логического нуля (для процессоров серий

1647868 типа К581 и К1801 эти времена составят; 7 мс минимум для выхода 25 и 3 мс для выхода 24 формирователя от момента нарушения питания). Через 5 мс минимум после снятия единичного уровня с выхода 25 формирователя подается единичный уровень сигнала на выход 45 управления силовыми транзистора-. ми источника питания. Снятие сигнала разрешения работы силовых транзисторов источника питания осуществляется .после снятия сигналов на выходах 24 и 25 логических сигналов формирователя описанным выше путем, т.е. при установлении выхода элемента ИЛИ-НЕ 38 в нулевое состояние происходит разряд конденсатора 11 через резистор 30 и диод 7. Когда напряжение на нем упадет ниже уровня порога срабатывания компаратора 3, на выходе 45 управления силовыми транзисторами источника питания появится уровень логической единицы и затем произойдет выключение указанных транзисторов. В случае. если произойдет понижение какого-либо из напряжений источника питания, на вход 44 контроля напряжения источника питания поступит уровень логического нуля, Формирование логических сигналов формирователя происходит аналогично, при этом сигнал на выходе 45 управления силовыми транзисторами источника питания не вырабатывается. Аналогично формирователь работает при включении тумблера (не показан) повторного запуска, когда на вход 43 повторного запуска подается уровень логического нуля. Этот вход позволяет формировать временные диаграммы начального запуска без выключения источника питания.

Формула изобретения

Формирователь логических сигналов по включению-выключению напряжения питания, содержащий первый компаратор, соединенный инвертирующим входом с первыми выводами первого, второго резисторов и первого конденсатора, неинвертирующим входом с первым выводом третьего резистора, первый диод, соединенный катодом с вторым выводом второго резистора, элемент И вЂ” НЕ, соединенный первым входом с первым входом формирователя, первый выход которого соединен с первым выводом четвертого резистора и коллекто. ром первого транзистора, соединенного базой с первым выводом пятого резистора, второй транзистор, соединенный коллектором с вторым выходом формирователя и с первым выводом шестого резистора, базой— с первым выводом седьмого резистора, второй компаратор, соединенный инверсным входом с первыми выводами восьмого и девятого резисторов, десятый резистор, соединенный первым выводом с неинвертирующим входом второго компаратора и . первым выводом одиннадцатого резистора, 5двенадцатый и тринадцатый резисторы,,соединенные первыми выводами, четырнадцатый резистор, соединенный первым выводом с анодом второго диода, вторым выводом с первыми выводами пятнадцатого

10 резистора и второго конденсатора, третий диод и третий конденсатор, шестнадцатый резистор, соединенный первым выводом с шиной источника питания и вторыми выводами тринадцатого, шестого и четвертого

15 резисторов, семнадцатый резистор, соединенный первым выводом с общей шиной формирователя и общим выводом второгокомпаратора, с общим выводом первого компаратора, вторыми выводами первого и

20 второго конденсаторов и эмиттерами перcoro и второго транзисторов, плюсовую шину питания, соединенную с выводами питания первого и второго компараторов и первыми выводами десятого и восемнадца25 того резисторов, отличающийся тем, что, с целью упрощения, в него введены третий компаратор, четвертый, пятый и шестой диоды и элемент ИЛИ вЂ” HE, причем первый, второй и третий входы элемента

30 ИЛИ вЂ” НЕ являются соответственно вторым, третьим и четвертым входами формирователя, а выход соединен через четвертый и третий диоды соответственно с вторыми выводами восьмого и девятого резисторов, 35 а непосредственно — с вторым входом элемента И-НЕ, третий вход которого является пятым входом формирователя, а выход соединен с анодами первого и пятого диодов, катодами шестого и второго диодов, анод

40 шестого диода соединен с вторым выводом первого резистора, катод пятого диода соединен с вторым выводом пятнадцатого резистора, первый вывод третьего конденсатора соединен с инвертирующим

45 входом второго компаратора, соединенного первым выходом с третьим выходом форми. рователя и вторыми выводами одиннадцатого и восемнадцатого резисторов, второй вывод семнадцатого резистора соединен с

50 прямым входом второго компаратора, инвертирующий вход третьего компаратора соединен с первым выводом второго конденсатора, его неинвертирующий вход и первый выход соответственно соединены с

55 вторым выводом и первым выводом двенадцатого резистора, второй выход — с базой второго транзистора, первый выход первого компаратора соединен с вторыми выводами третьего и шестнадцатого резисторов, второй выход — с базой первого транзистора, 10

1647868

Составитель В.Дворкин

Редактор Н.Лазоренко Техред M.Ìîðãåíòàë Корректор О. Ципле

Заказ 1413 Тираж 79 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101

-общая шина формирователя соединена с выводом третьего конденсатора и вторым общим выводом третьего компаратора, вто- выводом седьмого резистора, плюсовая ширым выводом пятого резистора, вторым вы- на питания формирователя соединена с выходом второго компаратора, вторым водом питания третьего компаратора.

Формирователь логических сигналов по включению-выключению напряжения питания Формирователь логических сигналов по включению-выключению напряжения питания Формирователь логических сигналов по включению-выключению напряжения питания Формирователь логических сигналов по включению-выключению напряжения питания Формирователь логических сигналов по включению-выключению напряжения питания 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в измерительных слаботочных цепях, содержащих механические контакты

Изобретение относится к импульсной технике и может быть использовано в устройствах обработки импульсных сигналов систем управления

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники

Изобретение относится к импульсной технике и может быть использовано в радиолокации , радионавигации, в измерительной и вычислительной технике

Изобретение относится к области радиотехники , электроизмерительной техники и может быть использовано при построении устройств прецизионной синхронизации временных последовательностей импульсов с входным сигналом в измерителях параметров периодических процессов (анализаторах гармонического спектра, измерителях нелинейных искажений, регистраторах , фазометрах и проч.)

Изобретение относится к импульсной технике и предназначено для использования во входных и логических цепях шнрокодиапазонных времяимпульсных преобразователей и измерительных приборов(частотомеров, фазометров ), а также обнаружителей сигналов на фоне широкополосных помех

Изобретение относится к области м 1 льепоп техники

Изобретение относится к импульсной технике и может использоваться для определения быстроты реакции различных объектов

Изобретение относится к автоматике и вычислительной технике и может быть использовано для формирования импульсов, свободных от влияния дребезга контактов в устройствах с механическими контактами и для формирования коротких одиночных импульсов по фронту длинных импульсных или потенциальных сигналов

Изобретение относится к преобразовательной технике, в частности к детектированию амплитудных значений сигнала

Изобретение относится к преобразовательной технике, в частности к измерениям пиковых (амплитудных) значений сигнала

Изобретение относится к контрольно-измерительной технике и может быть использовано при измерении скорости вращения роторов турбонасосных агрегатов энергоустановок и других вращающихся узлов

Изобретение относится к импульсной технике и может быть использовано в системах автоматики и вычислительной техники при управлении сложными технологическими объектами, функционирующими в нечеткой обстановке

Изобретение относится к области информационно-измерительной и вычислительной техники и предназначено для подсчета выбросов или провалов напряжения, длительность превышения которыми различных уровней анализа больше заданных критических значений

Изобретение относится к области информационно-измерительной и вычислительной техники и предназначено для подсчета выбросов или провалов напряжения, длительность превышения которыми различных уровней анализа больше заданных критических значений

Изобретение относится к области информационно-измерительной и вычислительной техники и предназначено для подсчета выбросов или провалов напряжения, длительность превышения которыми различных уровней анализа больше заданных критических значений

Изобретение относится к области информационно-измерительной и вычислительной техники и предназначено для подсчета выбросов или провалов напряжения, длительность превышения которыми различных уровней анализа больше заданных критических значений

Изобретение относится к информационно-измерительной и вычислительной технике и предназначено для подсчета выбросов или провалов напряжения, длительность превышения которыми различных уровней анализа больше заданных критических значений, а также определения суммарного времени отказов электрооборудования при нестационарном напряжении в электрических сетях
Наверх