Устройство для измерения сдвига фаз

 

Изобретение относится к области радиоизмерительной техники и может быть использовано в системах фазовой автоподстройки частоты в качестве фазового детектора. Целью изобретения является повышение достоверности измерения сдвига фаз двух импульсных периодических последовательностей. Из возможных состояний работы устройства следует, что до вхождения устройства в основной рабочий цикл измерения сдвига фаз напряжение на выходе устройства имеет одно из возможных значений и не изменяется до тех пор, пока в течение периода любой из двух входных импульсных периодических последовательностей, поступающих на входы данного устройства периоды обоих импульсных периодических последовательностей не будут равны. 3 ил.

союз сОВетских

СОЦИАЛ ИСТИЧЕ СКИХ

РЕСПУБЛИК

IsI)s G 01 R 25/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

С7

М

Од

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4370311/21 (22) 25,01,88 (46) 23.08.91. Бюл, М 31 (72) В,В,Имшенецкий и Г.Б.Крапчин (53) 621,317.77 (088.8) (56) Титце У., Шенк. Полупроводниковая схемотехника; V,: Мир, 1983, с. 493-495, рис.

26.27, 26.31.

Авторское свидетельство СССР

М 625300, кл. G 01 R 25/00, 1978. (54) УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ

СДВИГА ФАЗ (57) Изобретение относится к радиоизмерительной технике и может быть использовано в системах фазовой автоподстройки

Изобретение относится к радиоизмерительной технике и может быть применено в системах фазовой автоподс ройки частоты в качестве фазового детектора.

Цель изобретения — повышение достоверности измерения сдвига фаз двух импульсных периодических последовательностей.

На фиг. 1 представлена схема устройст. ва для измерения сдвига фаз р двух импульсных периодических последовательностей; на фиг. 2 и 3 — алгоритмы работы устройства (первоначальные состояния 0-триггеров в устройстве и изменения их состояний); на фиг. 4 — график зависимости выходного напряжения устройства от сдвига фаз.

Устройство для измерения сдвига фаз двух импульсных периодических последовательностей содержит первый 1, второй 2, третий 3 и четвертый 4 О-триггеры, первый

5, второй 6, третий 7 и четвертый 8 логиче„, 5Ц„„ 1б72382А1 частоты в качестве фазового детектора, Целью изобретения является повышение достоверности измерения сдвига фаз двух импульсных периодических последовательностей, Из возможных состояний работы устройства следует, что до вхождения его в основной рабочий цикл измерения сдвига фаз напряжение на выходе устройства имеет одно из возможных значений и не изменяется до тех пор, пока в течение периода любой из двух входных импульсных периодических последовательностей, поступающих на входы данного устройства, периоды обеих импульсных периодических последо- ф вательностей не будут равны. 4 ил. ские элементы 2И-НЕ, первый 9 и второй 10 логические элементы 2И-2ИЛИ-НЕ, логический элемент 4И-НЕ 11, первый 12 и второй

13 инверторы, фильтр 14 низких частот, содержащий первый 15 и второй 16 резисторы и конденсатор 17, первый 18 и второй 19 входы устройства, первый и второй входы 20 и 21 фильтра низкой частоты, вход 22 устройства, Счетные входы первого и второго

D-триггеров соединены с третьим входом второго логического элемента 2И-2ИЛИ-НЕ

10 и являются первым входом 18 устройства. счетные входы второго и четвертого Dтриггеров соединены с третьим входом первого логического элемента 2И-2ИЛИ-НЕ

9 и являются вторым входом 19 устройства. прямой выход первого D-триггера 1 соединен с первым входом первого логического элемента 2И-НЕ 5, информационный вход третьего D-триггера 3 и первый вход логиче1672382

55 ского элемента 4И-HF 11, инверсный выход первого D-триггера 1 — с вторым входом третьего логического элемента 2И-НЕ 6, прямой выход третьего D-триггера 3 соединен с вторым входом первого логического элемента 2И-НЕ 5 и с четвертым входом первого логического элемента 2И-2ИЛИ-НЕ

9, а инверсный выход третьего D-триггера 3 — с первым входом третьего логического элемента 2И-НЕ 7 и с вторым входом логического элемента 4И-НЕ 11, прямой выход второго D-триггера 2 соединен с информационным входом четвертого D-триггера 4, первым входам второго логического элемента 2И-НЕ 6 и тоетьим входом логического элемента 4И-НЕ 11, инверсный выход третьего 0-триггера 3 — с вторым входом четвертого логического элемента 2И-НЕ 8, прямой выход четоертога D-триггера 4 соединен с четвертым входом второго логического элемента 2И-2ИЛИ-НЕ 10 и с вторым входом логического элемента 2И-НЕ 6, а инверсный выход четвертого 0-триггера 4 соединен с первым входом четвертого логического элемента 2И-НЕ 8 и с чертвертым входом логического элемента 4И-НЕ 11, выход которого через первый инвертар 12 соединен с первым и вторым входами первого

9 и второго 10 логических элементов 2И2ИЛ Vl-Н Е, выход первого логического элемента 2И-2ИЛИ НЕ 9 соединен с установочным входом первого 0-триггера 1, а выход второго логическа а элемента 2И-2ИЛИ-НŠ— с устанава lHblM входом второго D òðèããåðà 2. информационный вход которого соединен с вь1ходом первого логического элемента 2ИНЕ 5, а информационный вход первого Dтриггера 1 — с выходам второго логического элемента 2И-НЕ 6, выход третьего логического элемента 2И-НЕ 7 соединен с первым входом 20 фильтра 14 низких частот, который являешься первым выводом резистора

15, первый вывод oTQpol.o резистора 16, каTopblA является вторым входом 21 фильтра

14 низких частот, соединен с выходом логическога элемента 2И-НЕ 8 через второй инвертор 13, вторые выводы первого 15 и второго 16 резисторов, соединены с первым выводом конденсатора 17 и является выходом фильтра 14 низких частот и выходом 22 устройства.

Устройство работает следу ощим образом, При формировании первого и второго периодических измерительных импульсов устройство имеет начальное состояние, в котором на прямых выходах D-триггеров 1-4 установлен логический "0", B этом случае на первые и вторые входы логических элементов 2И-НЕ 7 с инверсных выходов D-тригге5

50 ров 1-4 поступают сигналы логической "1".

Следовательно, на выходах логических элементов 2И-НЕ 7 и 8 устанавливается "0", вследствие чего на первый вход 20 фильтра

14 низких частот поступаетнапряжение Up, соответствующее выходному логическому уровню "0", На второй вход 21 фильтра 14 низких частот поступает проинвертированное инвертором 13 выходное состояние логического элемента 2И-НЕ 8, т.е. напряжение

U1, соответствующее выходному логическому уровню "1". При равенстве сопротивлений первого 15 и второго 16 резисторов выходное напряжение фильтра низких частот стремится к уровню Uaex.p = (U1+ Up)/2, Выходы логических элементов 2И-НЕ 5 и 6, соединенные с информационными входами 0-триггеров 1 и 2, задают сигнал логического "0" только при сигналах логической

"1" на обоих входах логических элементов

2И-НЕ 5 и 6, соединенных с соответствующими прямыми выходами D-триггеров 1, 3 или 2, 4.

На фиг, 2 и 3 представлены алгоритмы (возможные состояния и последовател ьность) работы устройства. Первые два случая, определяющие основные рабочие: циклы устройства, определены переходами, изображенными толстыми линиями. На фига, 2 представлены все 16 2 исходные ситуации на выходах 0-триггеров устройства, некоторые из которых могут возникать только при включении устройства, другие— при попадании импульсов на одном из входов устройства или же при отличии один от другого периодов поступающих импульсных последовательностей, Эти переходы изображены с левой стороны столбца начальных состояний 0-триггеров устройства, Справа, у каждого состояния, цифрами указано напряжение, к которому стремится в этом случае выходное напряжение устройства: 0 к Up, 0,5 — к (Up + U1)/2; 1 — к Ul, Состояние прямых выходов D-триггеров определяется четырьмя двоичными цифрами: верхнее слева — первый D-триггер 1; верхнее справа — второй D-триггер 2; нижнее слева — третий 0-триггер 3; нижнее справа — четвертый D-триггер 4. Второй столбец состояний — после поступления фронта импульса первой периодической последовательности на первый вход 18 устройства, третий столбец состояний после поступления фронта импульса второй импульсной периодической последовательности в течение периода первой периодической последовательности.

Работа устройства начинается с поступления фронтов импульсов на входы 18 и 19 устройства.

1672382

Во втором случае, когда фронт импульса второй периодической последовательности, поступающей на второй вход 19 устройства, опережает фронт импульса второй периодической последовательности поступающей

Рассмотрим первый случай (линия 23 на фиг. 2), когда фронт импульса первой периодической последовательности. поступающей на первый вход 18 устройства, опережаетфронтимпульса второй периоди- 5 ческой последовательности, поступающей на второй вход 19 устройства, Линия 23 указывает изменение состояния О-триггеров.

После поступления фронта на первый вход

18 устройства на прямом выходе первого 10

D-триггера 1 устанавливается "1", на его прямом выходе формируется фронт первого измерительного импульса. Вследствие этого выходное состояние логического элемента 2И-НЕ 7 устанавливается в "1" и íà- 15 пряжение на выходе 22 устройства стремит-ся к уровню 01 = (U1+ U1)/2 = U1, Если же в течение одного периода первой импульсной последовательности, поступающей на первый вход18 устройства, на второй вход 19 20 устройства поступит фронт импульса второй импульсной последовательности, то на выходе второго 0-триггера 2 установится

"1". Таким образом, на первый и четвертый вход логического элемента 4И-НЕ 11 добав- 25 ляются "1" к имеющимся двум логическим

"1", поступающим с инверсных выходов третьего 3 и четвертого 4 0-триггеоов на второй и третий входы. В результате на выходе логического элемента 4И-НЕ устано- 30 вится "0", который через инвертор 12 в.виде логической "1" будет подан на первые 9 и вторые 10 входы логических элементов, На выходах этих элементов появится "0", который поступит на установочные входы перво- 35 го и второго 2 0-триггеров и вернет их в начальное состояние. В результате окончится формирование первого измерительного импульса на выходе D-триггера 1. Также в начальное состояние вернутся и выходы 40

bcex логических элементов; логический элемент 4И-НЕ 11 — в "1", инвертор — в "0", логические элементы 2И-2ИЛИ-НЕ 9 и 10— в "1", Выходное напряжение на выходе 22 устройства при периодическом повторении 45 импульсных последовательностей буд т раано сумме начального напряжения Оо и усредненного во времени Т первого измерительного импульса

Овых1 = (U1+ Оо+ (U1 Оо)(,/Т)/2: 50

Uycp = (U1 - Uo) у/360 = (U1 - Об) ай)Т (U1 - Uo) /Т, где 71 - длительность первого измерительного импульса. на первый вход 18 устройства (линия 24 на фиг. 3). В результате этого после поступления фронта на второй вход 19 устройства на прямом выходе второго D-триггера устанавливается "1" и на его прямом выходе формируется фронт второго измерительного импульса. Вследствие этого выходное состояние логического элемента 2И-НЕ 8 устанавливается в "1", а на второй вход 21 фильтра 14 низких частот через инвертор 13 поступает сигнал логического "0", Напряжение на выходе 22 устройства стремится к уровню UBQ = (Uo + Оо)/2 =- Up. Если же в течение периода второй импульсной последовательности на первый вход 18 устройства поступит фронт импульса первой импульсной последовательности, то на выходе первого D-триггера 1 установится "1", Возврат устройства в начальное состояние происходит так же, как было в первом случае, и формирование второго измерительного импульса заканчивается.

Напряжение на выходе 22 устройства в этом случае равно разности начального напряжения Овых и усредненного ео времени второго измерительного импульса

Овых2 =- (01 + Uo — (Ug - Uo) т2 /Т)/2у где т2 — длительность второго измерительного импульса.

Алгоритмы работы устройства (фиг.2 и 3) описывают все возможные состояния 0триггеров устройства и последовательность переходов при равенстве периодов двух входных импульсных периодических последовательностей, поступающих на входы устройства.

Алгоритм работы устройства (фиг. 2) применим для случая, когда фронт первой импульсной периодической последовательности опережает фронт второй импульсной периодической последовательности, и для случая (фиг. 3), когда фронт второй импульсной периодической последовательности опережает фронт первой импульсной периодической последовательности.

Третий случай, когда в начальном состоянии на прямых выходах первого 1 и третьего 3 0-триггеров установлена "1". Такое состояние (линия 25 на фиг. 2) возникает тогда, когда за период второй импульсной периодической последовательности на первый вход 18 устройства поступит более двух импульсов первой импульсной периодической последовательности, Фронт импульса, поступающий на первый вход 18 устройства, не изменит состояний 0-триггеров и состояния устройства в целом. Выходное напряжение устройства останется равным

Овых1 =- 01. На ИНфОРМаЦИОННЫй ВХОД ВТОРО1672382

ro D-триггера 2 поступит "0" с выхода логического элемента 2И-НЕ 5, на первый и второй вход которого поступают "1" с прямых выходов первого 1 и третьего D-триггеров, С поступлением фронта от импульса второй импульсной периодической последовательности состояние второго D-триггера 2 не изменится. Зато этот фронт поступает на третий вход логического элемента 2И2ИЛИ-НЕ 9, на четвертый вход которого поступает "1" с прямого выхода D-триггера 3, и высокий уровень ("1") устанавливает на выходе логического элемента 2И+2ИЛИ-НЕ

9 "0", который поступает на установочный вход D-триггера 1 и переводит его в состояние "0". Втооой фронт импульса первой импульсной периодической последовательности, поступая на счетные входы D-триггеров 1 и

3, запишет в D-триггер 1 — "1" и 0-триггер 3 запишет "0", которые имеются на их информационных входах, Фронт импульса второй импульсной периодической последовательности запишет в D-триггер 2 "1" и устройство вернется в исходное начальное состояние, как в первом случае. Но время этих переходов на один из входов логического элемента 2И-НЕ 7 поступает "0" с инверсных выходов D-триггеров 1 и 3, таким образо, напряжение на выходе устройства будет постоянно и равно 0»,уз = U;.

Четвертый случай {линия 26 на фиг. 2) отличаетсг от третьей тем, что D-триггеры 2 и 4 находятся в состоя 1ии "1", Первый фронт первой импульсной периодической последовательности, поступающей на первый вход

18 устройства, не изменит состояние Dтриггеров 1 и 3, так как на их информационные входы поступают "0": на D-триггер 1 — с выхода логического элемента 2И-НЕ 6, на выходы которого поступают "1" с прямых выходов D-триггеров 2 и 4; íà D-триггер 3— с прямого выхода D-триггера 1. Высокий уровень ("1"), поступая на третий вход логического элемента 2И-2ИЛИ-НЕ 10, установит на его выходе "0", так как на его четвертый вход поступит "1" с выхода Dтриггера 4, Низкий уровень с выхода логического элемента 2И-2ИЛИ-НЕ 10 поступит на установочный вход 0-триггера 2 и установит на его прямом выходе "0". Первый фронт второй импульсной периодической последовательности, поступая на счетные входы D-триггера 2 и 4, записывает на их прямых выходах информацию, поступающую на их информационные входы: D-триггер 2 — "1", D-триггер 4 — "0", Второй фронт первой импульсной периодической последовательности, поступая на счетные входы

0-триггеров 1 и 3, запишет в них "1" и "0" соответственно, и устройство вернется в на5

20 чальное состояние, как в первом случае. В течение времени этих переходов на выходе устройства будет оставаться напряжение, равное U»y = Uo, так как сигнал логического "0", поступающий на один из входов логического элемента 2И-НЕ 8 с инверсных выходов D-триггеров 2 и 4, поддерживает на выходе логического элемента 2И-НЕ 8 сигнал 1", который инвертируется инвертором

13 и поступает на второй вход 21 фильтра низких частот.

Иэ алгоритмов работы устройства следует, что до вхождения устройства в основной рабочий цикл измерения сдвига фаз напряжение на выходеустройства имеетодно из значений Uo или Ut и не изменяется до тех пор, пока в течение периода любой из двух входных импульсных периодических последовательностей, поступающих на входы данного устройства, периоды обоих импульсных периодических последовательностей не будут равны, 25

Формула изобретения

Устройство для измерения сдвига фаз, содержащее первый и второй D-триггеры, первый логический элемент 2И-НЕ и сумматор с фильтром нижних частот, выход которого является выходом устройства, о т л ич а ю щ е е с я тем, что, с целью повышения достоверности измерения сдвига фаэ, дополнительно введены третий и четвертый

О-триггеры, второй, третий и четвертый логические элементы 2И-НЕ, первый и второй логические элементы 2И-2ИЛИ-НЕ, первый и второй инверторы, логический элемент

4И-НЕ, а суматор с фильтром нижних частот выполнен из первого и второго резисторов

l1 конденсатора, причем первый и второй входы сумматора с фильтром нижних частот соединены с его выходом через соответственно первый и второй резисторы, а конденсатор подсоединен к укаэанному выходу и клемме "Земля", а также прямой выход первого D-триггера соединен с первым входом первого логического элемента 2И-НЕ, информационным входом третьего D-триггера и первым входом логического элемента 4ИН Е, а инверсный выход третьего D-триггера соединен с первым входом третьего логического элемента 2И-НЕ и вторым входом логического элемен ra 4И-НЕ. прямой выход второго D-триггера соединен с информационнымым входом четвертого D-òðèããåðà, Ilepвым входом второго логического элемента

2И-НЕ и третьим входом логического алемента 4И-НЕ, инверсный выход четвертого

D-триггера соединен с первым входом четвертого логического элемента 2И-НЕ и четверть,м входом логического эле. .нта

1672382

Шаг.7

4И-НЕ, выход которого через первый инвертор соединен с первым и вторым входами первого и второго логических элементов

2И-2ИЛИ-НЕ, выход первого логического элемента 2И-2ИЛИ-НЕ соединен с устано- 5 вочным входом первого D-триггера. а выход второго логического элемента 2И-2ИЛИНŠ— с установочным входом второго 0триггера, информационный вход которого соединен с выходом первого логического 10 элемента 2И-НЕ, а информационный вход первого D-триггера — с выходом второго логического элемента 2И-НЕ, выход третьего логического элемента 2И-НЕ соединен с первым входом сумматора с фильтром ниж- 15 них частот, второй вход которого соединен с выходом четвертого логического элемента

2И-НЕ череэ второй инвертор, инверсный выход первого 0-триггера соединен с вторым входом третьего логического элемента 20

2И-НЕ. прямой выход третьего 0-триггера соединен с вторым входом первого логического элемента 2И-НЕ и четвертым входом первого логического элемента 2И-2ИЛИНЕ, инверсный выход третьего 0-триггера соединен с вторым входом четвертОго логического элемента 4И-НЕ и с первым входом третьего логического элемента 2И-НЕ, прямой выход четвертого D-триггера соединен с четвертым входом логического элемента

2И-2ИЛИ-НЕ и вторым входом второго логического элемента 2И-НЕ, а счетные входы первого и третьего 0-триггеров соединены с третьим входом второго логического элемента 2И-2ИЛИ-НЕ и являются первым входом устройства. счетные входы второго и четвертого 0-триггеров соединены с третьим входом первого логического элемента

2И-2ИЛИ-НЕ и являет ся вторым входом устройства.

1672382

О 005

Я5 00 О

1 О0

10 (И

О 00

0511 00 о5 10

О7

71

"1 0

О ОО

01

05 07

Л Л

05""

11

05 1

01

0 01

71

0 0 7

0501

11

G57 7 У 1 1

1672382

Фиг. 3

Устройство для измерения сдвига фаз Устройство для измерения сдвига фаз Устройство для измерения сдвига фаз Устройство для измерения сдвига фаз Устройство для измерения сдвига фаз Устройство для измерения сдвига фаз Устройство для измерения сдвига фаз 

 

Похожие патенты:

Изобретение относится к радиоизмерительной технике, в частности к устройствам измерения среднего значения сдвига фаз между двумя сигналами с использованием подсчета стандартных импульсов

Фазометр // 1670621
Изобретение относится к средствам фазоизмерительной техники

Изобретение относится к фазоизмерительной технике и может быть использовано при разработке прецизионных фазосдвигающих устройств, работающих в широком диапазоне частот

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматического управления и контроля в каналах цифровых следящих систем

Изобретение относится к электрическим измерительным устройствам и может быть использовано для непрерывного слежения за разностью фаз двух электрических колебаний в системах хранения времени и радионавигации

Изобретение относится к электроэнергетике, в частности к релейной защите высоковольтных линий электропередачи (ЛЭП), и может быть применено для разветвленных ЛЭП

Изобретение относится к электроэнергетике, в частности к релейной защите высоковольтных линий электропередачи (ЛЭП), и может быть применено для разветвленных ЛЭП

Изобретение относится к измерительной технике, в частности к устройствам для определения фазочастотных характеристик четырехполюсника

Изобретение относится к области электротехники и может быть использовано для контроля фазового угля при чередовании фаз питающих фидеров для стрелочных переводов на железнодорожном транспорте

Изобретение относится к области электротехники и может быть использовано для контроля фазового угля при чередовании фаз питающих фидеров для стрелочных переводов на железнодорожном транспорте

Изобретение относится к фазоизмерительной технике и может быть использовано для определения угла сдвига

Изобретение относится к радиотехнике, а именно к технике радиосвязи, и предназначено для использования в составе устройств цифровой обработки сигналов при обработке узкополосных сигналов с компенсацией помех при приеме сигналов с фазоразностной модуляцией

Изобретение относится к электроизмерительной технике и может быть использовано в прецизионных метрологических приборах, а также в счетчиках реактивной электрической энергии в электросетях

Изобретение относится к релейной защите и может применяться, в частности, для защиты электроустановок высокого напряжения

Изобретение относится к измерительной технике и предназначено для измерения радиальной скорости объекта в многочастотных импульсных РЛС одновременного излучения; может быть использовано в радиолокационных и навигационных системах для однозначного определения доплеровской скорости

Изобретение относится к электротехнике и может быть использовано в устройствах релейной защиты в качестве реле направления мощности
Наверх