Транзисторный фазоинвертор

 

Изобретение относится к усилительной технике. Цель изобретения - расширение динамического диапазона при сохранении линейности. Транзисторный фазоинвертор содержит транзисторы 1 и 2, резисторы 3 и 4 и каскад разделения входного сигнала, выполненный в виде делителя тока. При подаче положительного напряжения на фазоинверторе через его делитель тока, выполненный на транзисторе 5 и 6, потечет ток, который будет делиться поровну между базами транзисторов 1 и 2. С ростом входного тока транзисторы 1 и 2 могут находиться сначала в полностью закрытом состоянии, а затем и в полностью открытом. Падение напряжения на резисторах 3 и 4 при этом изменяется по абсолютной величине от нуля до величины напряжения питания, благодаря чему расширяется динамический диапазон фазоинвертора. Фазоинвертор по пп. 2 и 3 отличается вариантами выполнения делителя тока на двух транзисторах, имеющих одинаковую или разную структуру. 2 з.п ф-лы, 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)л Н 03 F 3/30

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (211 4635384/09 (22) 12.01.89 (46) 23.10.91, Бюл. М 39 (75) ВЛ.Кузьменко (53) 621.375.026(088.8) (56) Патент США М 3382377, кл. Н 03 К 5/08, 1967. (54) ТРАНЗИСТОРНЫЙ ФАЗОИНВЕРТОР (57) Изобретение относится к усилительной технике. Цель изобретения — расширение динамического диапазона при сохранении линейности. Транзисторный фазоинвертор содержит транзисторы 1 и 2, резисторы 3 и

4 и каскад разделения входного сигнала, выполненный в виде делителя тока. При подаче положительного напряжения на фазо„„SU „1686694 А1 инверторе через его делитель тока, выполненный на транзисторе 5 и 6, потечет ток, который будет делиться поровну между базами транзисторов 1 и 2. С ростом входного тока транзисторы 1 и 2 могут находиться сначала в полностью закрытом состоянии, а затем и в полностью открытом. Падение напряжения на резисторах 3 и 4 при этом изменяется по абсолютной величине от нуля до величины напряжения питания, благодаря чему расширяется динамический диапазон фазоинвертора, Фазоинвертор по пп. 2 и 3 отличается вариантами выполнения делителя тока на двух транзисторах, имеющих одинаковую или разную структуру. 2 з.п. ф-лы, 2 ил.

1686694

Изобретение относится к усилительной технике и может использоваться в различных радиоэлектронных устройствах, преимущественно для формирования противофазных напряжений, Цель изобретения — расширение динамического диапазона при сохранении линейности, На фиг.1 и 2 представлены принципиальные электрические схемы транзисторного фазоинвертора, Транзисторный фазоинвертор содержит первый и второй транзисторы 1 и 2, - первый и второй резисторы 3 и 4, каскад разделения входного сигнала, представляющий собой делитель тока на транзисторах

5 и 6 (фиг.1), 7 и 8 (фиг.2), а также шину 9 питания, общую шину 10, Предлагаемый фазоинвертор (фиг,1) работает следующим образом.

При подаче на вход относительно общей шины 10, соединенной с эмиттером транзистора 1, положительного напряжения через делитель тока, образованный транзисторами 5 и 6, течет ток, который делится поровну между базами транзисторов 1 и 2, если транзисторы 5 и б имеют одинаковые и достаточно большие коэффициенты передачи тока базы, Такое одинаковое деление входного тока обеспечивается последовательным соединением переходов база-эмиттер транзисторов 5 и 6, так как их базовый ток имеет при этом одинаковую величину. Поэтому коллекторные токи транзисторов 5 и 6 равны и можно считать, что токи баз транзисторов 1 и 2 примерно одинаковы, поскольку отличаются только на величину базового тока транзисторов 5 и 6.

Вследствие равенства токов баз транзисторов 1 и 2 у этих транзисторов одинаковы и токи коллекторов, поэтому если сопротивления транзисторов Зи4 равны,,то на них будут примерно одинаковые падения напряжения, Так как с ростом входного тока транзисторы 1 и 2 находятся сначала в полностью закрытом состоянии, а затем и в полностью открытом, падение напряжения на резисторах 3 и 4 при этом изменяется по абсолютной величине от нуля до величины напряжения питания, благодаря чему и расширяется динамический диапазон фазоинвертора. Входной ток фазоинвертора пропорционален входному напряжению, которое уравновешивается падением напряжения на сопротивлении резистора 4, а падение напряжения на коллекторном переходе транзистора 6, равное падению напряжения на резисторе 4, обеспечивает протекание через базу транзистора 1 тока, равного току базы транзистора 2. При этом выходе она на такую же величину уменьшается и, наоборот.

5 Работа фазоинвертора,схема которого изображена на фиг.2 отличается только принципом деления входного тока между . базами транзисторов 1 и 2. Переходы базаэмиттер транзисторов 7 и 8, образующих

40

25 если на одном выходе напряжение возрастает на некоторую величину, то на другом делитель тока по схеме токового зеркала, соединены параллельно, поэтому их коллекторные токи будут одинаковы в случае выполнения двух условий: при равенстве коэффициентов передачи тока базы и при равенстве входных сопротивлений, При этом ток базы транзистора 2 состоит, кроме коллекторного тока транзистора 7, из удвоенного тока базы транзистора 7, если считать ток его базы равным току базы транзистора 8. Таким образом, асимметрия токов баз транзисторов 1 и 2 (фиг.2) несколько больше, чем токов баз транзисторов 1 и

2 (фиг.1), так как через базу транзистора 2 (фиг.1) протекает эмиттерный ток транзистора 5 (фиг.1), который больше коллекторного тока только на единичный ток базы.

Формула изобретения

1. Транзисторный фазоинвертор, содержащий первый и второй транзисторы, имеющие одну структуру, причем коллектор, первого транзистора является первым вы- ходом транзисторного фазоинвертора и через пе, вый резистор соединен с шиной питания, а эмиттер — с общей шиной, эмиттер второго транзистора является вторым выходом транзисторного фазоинвертора и через второй резистор соединен с общей шиной, а коллектор - с шиной питания, а также каскад разделения входного сигнала, первый и второй выходы которого подключены к базам соответственно первого и второго транзисторов, отличающийся тем, что, с целью расширения динамического диапазона при сохранении линейности, каскад разделения входного сигнала выполнен в виде делителя тока.

2, Фазоинвертор по п,1, о т л и ч а юшийся тем, что делитель тока выполнен на транзисторах, имеющих одну структуру, противоположную структуре первого и второго транзисторов, эмиттеры транзисторов делителя тока соединены и являются входом делителя тока базы соединены между собой и с коллектором одного из транзисторов, являющимся выходами делителя тока и при этом подключен к базе второго транзистора, коллектор другого транзистора, является выходом делителя тока и подключен к базе первого транзистора.

1686694

Составитель И. Водяхина

Техред М.Моргентал Корректор М. Кучерявая

Редактор М. Ликович

Заказ 3611 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35; Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101

3. Фазоинвертор по п.1, о т л и ч а юшийся тем, что делитель тока выполнен на двух транзисторах, имеющих разную структуру, базы которых соединены, а эмиттер одного и коллектор другого транзисторов соединены и являются входом делителя тока, причем коллектор транзистора, имеющего другую структуру относительно структуры первого и второго транзисторов, является одним выходом делителя тока и соеди нен с базой первого транзистора, эмиттед другого транзистора, структура которого со5 ответствует структуре первого и второго транзисторов, является другим выходом делителя тока и подключен к базе второго транзистора.

Транзисторный фазоинвертор Транзисторный фазоинвертор Транзисторный фазоинвертор 

 

Похожие патенты:

Изобретение относится к электронике, измерительной технике, автоматике и может использоваться в предварительных каскадах устройств линейного усиления тока

Изобретение относится к импульсной технике для формирования импульсов управления на диодной нагрузке

Изобретение относится к радиотехнике и связи для использования в качестве выходного устройства (буферного усилителя) для усиления аналоговых сигналов в структуре аналоговых микросхем различного функционального назначения

Изобретение относится к радиотехнике и связи для использования в качестве выходного устройства для усиления аналоговых сигналов по мощности (буферного усилителя)

Изобретение относится к области радиотехники и связи и может быть использовано в качестве выходного устройства для усиления аналоговых сигналов по мощности (буферного усилителя), в структуре аналоговых микросхем различного функционального назначения, операционных усилителях

Изобретение относится к области радиотехники и связи и может быть использовано в качестве выходного буферного устройства для усиления быстроизменяющихся аналоговых сигналов по мощности, в структуре выходных каскадов аналоговых микросхем различного функционального назначения, например, операционных усилителях

Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления сигналов. Технический результат заключается в повышении коэффициента усиления дифференциального сигнала в разомкнутом состоянии двухкаскадного ОУ до уровня 90÷400 дБ. Прецизионный двухкаскадный дифференциальный операционный усилитель содержит входной дифференциальный каскад (1), общая эмиттерная цепь которого (2) связана с первой (3) шиной источника питания через источник опорного тока (4), первый (5) и второй (6) токовые выходы входного дифференциального каскада (1), первый (7) и второй (8) выходные транзисторы, базы которых подключены к источнику напряжения смещения (9), а эмиттеры через соответствующие первый (10) и второй (11) токостабилизирующие двухполюсники связаны со второй (12) шиной источника питания, токовое зеркало (13), согласованное с первой (3) шиной источника питания, вход которого соединен с коллектором первого (7) выходного транзистора, а выход связан с коллектором второго (8) выходного транзистора и токовым выходом устройства (14). В качестве источника опорного тока (4) применяется управляемый по входу (15) источник опорного тока, причем управляющий вход (15) источника опорного тока (4) соединен с коллекторами первого (16) и второго (17) дополнительных транзисторов. 1 з.п. ф-лы, 7 ил.
Наверх