Усилитель считывания

 

Изобретение относится к импульсной технике и может быть использовано в запоминающих устройствах на ферритовых сердечниках . Цель изобретения - увеличение коэффициента усиления и уменьшение потребляемой мощности. Для достижения цели в устройство, содержащее транзисторы 1,2, резисторы 3.4, трансформатор 5, входную шину 6 и выходную шину 8, введены шина 7 стробирующих импульсов и новые связи между элементами. Одновременно с поступлением положительного или отрицательного импульса на входную шину 6 на шину 7 поступает стробирующий положительный импульс. Триггер на транзисторах 1. 2 устанавливается в состояние, зависящее от лолярности входного импульса. По окончании стробирующего импульса потребление мощности прекращается. 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51)5 6 11 с 7/06

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4709023/21 (22) 22.06.89 (46) 30.10.91. Бюл, N 40 (72) В.В.Варламов (53) 621.374(088.8) (56) Крайзмер Л.П. Быстродействующие ферромагнитные запоминающие устройства. М.; Энергия. 1964, с.341, рис.12-14.

Авторское свидетельство СССР

N 409360, кл. G 11 С 7/06, 1972. (54) УСИЛИТЕЛЬ СЧИТЫВАНИЯ (57) Изобретение относится к импульсной технике и может быть использовано в запоминающих,устройствах на ферритовых сердечниках, Цель изобретения — увеличение

„, Ы„„1688284 А1 коэффициента усиления и уменьшение потребляемой мощности. Для достижения цели в устройство, содержащее транзисторы

1, 2, резисторы 3, 4, трансформатор 5, входную шину 6 и выходную шину 8, введены шина 7 стробирующих импульсов и новые связи между элементами. Одновременно с поступлением положительного или отрицательного импульса на входную шину 6 на шину 7 поступает стробирующий положительный импульс. Триггер на транзисторах

1. 2 устанавливается в состояние, зависящее от полярности входного импульса. По окончании стробирующего импульса потребление мощности прекращается. 2 ил.

1688284

Изобретение относится к импульсной технике и может быть использовано в запоминающивустройствах на ферритовых сердечниках.

Цель изобретения — увеличение коэф- 5 фициента усиления и уменьшения потребляемой мощности.

На фиг,1 приведена схема устройства; на фиг,2 — временные диаграммы, иллюстрирующие его работу, 10

Устройство содержит первый и второй транзисторы 1, 2, первый и второй резисторы 3, 4, трансформатор 5, входную шину 6, шину 7 стробирующих импульсов, выходную шину 8, 15

Первичная обмотка трансформатора 5 соединена с входной шиной 6, средний вывод вторичной обмотки соединен с общей шиной, крайние выводы — c эмиттерами первого и второго транзисторов 1, 2, базы кото- 20 рых соединены с коллекторами соответственно второго и первого транзисторов 2, 1 и через соответственно второй и первый резисторы 4, 3 соединены с шиной

7, Коллектор второго транзистора 2 соеди- 25 нен с выходной шиной 8.

Yc= ðoéñòâo работает следующим образом.

При поступлении с входной шины 6 на первичную обмотку трансформатора 5 счи- 30 танного сигнала "1" (фиг.2а) на усилитель подается стробирующий импульс (фиг.2г). В той половине вторичной обмотки трансформатора 5, которая подключена к змиттеру первого транзистора 1, наводится положи- 35 тельная ЭДС (фиг.2б), полярность которой совпадает с полярностью стробирующего импульса, Во второй половине обмотки, подключенной к эмиттеру второго транзи40 стооа 2. наводится отрицательная ЭДС (фиг.2 в), На первый транзистор 1 будет действовать напряжение U = Ugyp — ЭДСи д, а на второй транзистор 2 будет действовать напряжение U:-=U<>p+ ЭДСи д. В результате при прочих равных параметрах обоих плеч триггера первым откроется второй транзистор 2 и с его коллектора будет считан "0" (фиг.2д). При поступлении на вход сигнала

"0" первым откроется первый транзистор 1 и с его коллектора транзистора 2 будет считана 1

Повышение коэффициента усиления в устройстве достигнуто за счет выполнения его по триггерной схеме. Потребление мощности уменьшается за счет того, что ток через транзисторы течет только при подаче стробирующих импульсов.

Формула изобретения

Усилитель считывания, содержащий первый и второй транзисторы, трансформатор, первичная обмотка которого соединена в входной шиной, первый и второй резисторы, отл ича ющийс я тем,что, с цельюувеличения коэффициента усиления при одновременном уменьшении потребляемой мощности, средний вывод вторичной обмотки трансформатора соединен с общей.шиной, крайние выводы соединены с эмиттерами первого и второго транзисторов, базы которых соединены с коллекторами соответственно второго и первого транзисторов и через соответственно второй и первый транзисторы с шиной стробирующих импульсов, причем коллектор второго транзистора соединен с выходной шиной.

1688284 а) в)

Составитель А.Смирнов

Редактор M.Êåëåìåø Техред М.Моргентал Корректор Т.Палий

Заказ 3711 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул. Гагарина, 101

Усилитель считывания Усилитель считывания Усилитель считывания 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах на МДП-транзисторах для усиления сигналов считываемой информации

Изобретение относится к вычислительной технике и может быть использовано при построении интегральных микросхем

Изобретение относится к аналого-цифровым и цифроаналоговым устройствам и может быть использовано в вычислительной и измерительной технике

Изобретение относится к микроэлектронике и может быть использовано при создании интегральных схем

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах на КМДП-транзисторах

Изобретение относится к вычислительной технике и может быть использовано для создания запоминающих устройств, встроенных в микропроцессоры

Изобретение относится к вычислительной технике и может быть использовано в статических запоминающих устройствах для усиления сигналов считывания информации

Изобретение относится к микроэлектронике более конкретно к

Изобретение относится к электронной и вычислительной технике и предназначена для использования, в частности, в интегральных схемах репрограммируемых постоянных запоминающих устройств на МОП- транзисторах

Изобретение относится к вычислительной технике, в частности к интегральным биполярным схемам оперативной памяти

Изобретение относится к устройству считывания заряда и к энергонезависимому запоминающему устройству с пассивной матричной адресацией

Изобретение относится к области электронных устройств и может быть использовано в системах считывания информации с банковских карт с магнитной полосой с ручным и автоматическим транспортированием карт, а также карт с магнитной полосой другого назначения и детекторов валют, содержащих магнитные нити

Изобретение относится к устройствам для записи или считывания информации в цифровых запоминающих устройствах, а именно к усилителям считывания с одним входом и двумя выходами

Изобретение относится к вычислительной технике и предназначено для использования в интегральных электрически программируемых ПЗУ

Изобретение относится к вычислительной технике
Наверх