Самопроверяемое устройство для контроля на четность

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении типовых функциональных устройств цифровой техники. Цель изобретения - повышение достоверности функционирования . Цель достигается за счет введения одновибратора, трех триггеров, коммутатора, элементов И, ИЛИ. Устройство позволяет наряду с контролем входной информации проверять отдельные его узлы. 2 ил.

СО103 COBETCHHk

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

1689952 Al (51)5 С 06 1 11/10

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

H А BTGPCHQMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР (21) 4765252/24 (22) 03.10.89 (46) 07.11.91. Бюл. Р 41 (72) В.С.Харченко Г.Н.Тимонькин, С.Н.Ткаченко, В.П.Улитенко и Б.О.Сперанский (53) 681. 3 (088. 8) (56) Основы технической диагностики.

Кн.2. Под ред. Пархоменко П.П., М.: Энергоиздат, 1981, с. 181-189, рис.5-144,5-15.

Орлов A.È. и др. Основы эксплуатации и ремонта ЭВМ, — Y..: Энергоиздат, 1981, с. 74, рис. 5-3.

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении типовых Аункциональных устройств цифровой техники.

Цель изобретения — повышение достоверности Аункционирования.

На Аиг.1 приведена Аункциональная схема устройства; на Аиг.2 — временная диаграмма его работы.

Самопроверяемое устройство для контроля на четность содержит регистр

1, сумматор 2 по модулю два, одновибратор 3, коммутатор 4, первыи 5— третий 7 триггеры, элемент ИЛИ 8, элемент И 9, инАормационный вход 10 .первый 11 и второй 12 входы синхронизации, выход 12 результата контроля, выход 14 самопроверки устройства, первый 15 .и второй 16 выходы одновибратора.

На Аиг.2 использованы обозначения, введенные на Аиг.1.

2 (54) САМОПРОВЕРЯЕМОЕ УСТРОИСТВО ДЛЯ ,КОНТРОЛЯ НА ЧЕТНССТЬ (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении типовых функциональных устройств циАровой техники. Цель изобретения повышение достоверности Аункционирования. Цель достигается за счет введения одновибратора, трех триггеров, коммутатора, элементов И, ИЛИ. Устройство позволяет наряду с контролем входной инАормапии проверять отдель ные его узлы. 2 ил.

Регистр 1 предназначен для приема и хранения контролируемого кода.

Сумматор 2 по модулю два служит для определения четности поступившего кода.

Одновибратор 3 Аормирует по входному сигналу два сдвинутых по времени импульса (Аиг.2, позиции 11, 15, 16) С и может быть выполнен на основе Q) .обычного Аормирователя с задержками, 0 по выходу. 1

Коммутатор 4 обеспечивает управ- (Л

:;ение подачей импульсов на триггер 7 с выходов 15, 16 одновибратора 3 и входа 12 устройства.

Триггер 5 Аормирует дополнительный сигнал на вход сумматора 2 для прой верки его работы при четном и нечетном числе единиц.

Триггер 6 предназначен для фиксации результатов контроля т оступившего ,кода на четность, а триггер 7 — для

1689952 контроля срабатывания сумматора 2 по модулю два.

Элемент ИЛИ 8 подает на триггер 5 импульсы в двух микротактах. 5

Элемент И 9 формирует импульс подтверждения правильности работы устройства.

Устройство работает следующим образом. В исходном состоянии все элементы памяти находятся в состоянии

"О". Цепи установки исходного состояния условно не показаны.

По импульсу на входе 11 (см. фиг.2) ,в регистр 1 записывается контролируемая информация, а одновибратор Aop- мирует импульсы на выходах 15 и 16.

Импульс с выхода 15, задержанный на время, необходимое для появления результата контроля на выходы сумма- 2О тора 2 по модулю два, поступает на коммутатор 4. Если на выходе сумматора 2 отсутствует единичный (нулевой) сигнал, триггер 7 переходит в единичное состояние (остается в нулевом 25 состоянии) ° Одновременно этот импульс, пройдя через элемент ИЛИ 8, переводит триггер 5 в единичное состояние. В результате с триггера 5 на сумматор 2 по модулю два поступает единичный 3р сигнал, который изменяет четкость входной информации.

Второй импульс с выхода 16 производит те же операции, что и первый, переводя триггеры 5 и 7 в состояния, противоположные тем, в которых они находились.

Таким образом, если регистр 1 и сумматор 2 по модулю два работоспособны, после прохождения двух импуль- 4О сов от .одновибратора 3 триггер 7 должен сработать один раз, поскольку „ в первом или во втором микротакте на выходе сумматора 2 должен появиться единичный сигнал — признак нечетнос- 45 ти (см. первую часть временной диаграммы).

Если же указанные элементы имеют константные неисправности, приводящие к тому, что на выходе сумматора 2 независимо от четности входного кода присутствует единичный или нулевой ,сигнал, триггер 7.после прохождения двух импульсов с выходов 15 и 16 либо срабатывает дважды, либо не срабатывает, а следовательно, в итоге остается (возвращается) в нулевом состоянии (см. вторую часть временной диаграммы).

По импульсу, поступающему на второй вход 12 синхронизации устройства, триггер 7 (если он находится в единичном состоянии) переводится по его заднему фронту в нулевое состояние, а на выход элемента 9 выдается сигнал нормы результата самопроверки. В случае неработоспособности устройства триггер 7 запирает элемент И 9, и сигнал нормы не формируется.

Этим же импульсом результат контроля на четность одновременно записывается в триггер 6 и выдается на выход 13.

Формула изобретения

Самопроверяемое устройство для контроля на четность, содержащее регистр, сумматор по модулю два, причем группа информационных входов и первый вход синхронизации устройства соединены соответственно с группой информационных входов и входом синхронизации регистра, группа выходов которого соединена с группой входов сумматора по модулю два, о т л и— чающее с я тем, что, с целью повышения достоверности функционирования, оно дополнительно содержит первый. второй и третий триггеры, одновибратор, элемент И, элемент И)И, коммутатор, причем первый вход синхронизации устройства соединен с входом одновибратора, первый выход которого соединен с первым входом элемента ИЛИ и первым информационным входом коммутатора, второй выход одновибратора соединен с вторым входом элемента ИЛИ и вторым информационным входом коммутатора, выход элемента

ИЛИ соединен со счетным входом первого триггера, выход которого соединен с входом сумматора по модулю два, выход которого соединен с информационным входом второго триггера, первым и вторым управляющими входами коммутатора, второй вход синхронизации устройства соединен с третьим информационным входом коммутатора, первым входом элемента И и входом синхронизации второго триггера, выход которого является информационным выходом результата контроля устройства, выход коммутатора соединен со счетным входом третьего триггера, выход которого соединен с третьим управляющим

Составитель И.СаАронова

Редактор Г.Федотов Техред М,Моргентал Корректор Т.Мамед

Заказ 3814 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", r.Óæãîðoä, ул. Гагарина, 101 входом коммутатора и вторым входом элемента И, выход которого является

1689952 6 выходом результата самопроверки устройства °

Самопроверяемое устройство для контроля на четность Самопроверяемое устройство для контроля на четность Самопроверяемое устройство для контроля на четность 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах сопряжения цифровых вычислительных машин с внешними абонентами

Изобретение относится к автоматике и вычислительной технике и может быть использовано для быстрого умножения двоичных чисел с контролем по четности

Изобретение относится к вычислительной технике и может быть использовано при построении быстродействующих арифметических узлов с контролем по четности

Изобретение относится к технике передачи информации с аппаратным контролем и может быть использовано для связи ЭВМ с периферийным оборудованием

Изобретение относится к вычислительной технике и может быть использовано при построении устройств циклического сдвига информации

Изобретение относится к автоматике и вычислительной технике и может использоваться при построении арифметических устройств

Изобретение относится к автоматике и вычислительной технике и может быть использовано при организации контроля в высокоскоростных арифметических устройствах

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении систем высокой надежности

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике и может быть использовано в высокопроизводительных системах сдвига информации

Изобретение относится к области передачи информации и предназначено для измерения значения отношения сигнал-шум на входе декодера

Изобретение относится к области кодирования и декодирования данных, в частности к способу и устройству декодирования кода порождающей матрицы с низкой плотностью

Изобретение относится к вычислительной технике, в частности к обнаружению и исправлению ошибок при передаче информации по каналам связи или записи/чтения информации на устройствах памяти, например системах магнитной, магнитооптической, оптической памяти

Изобретение относится к вычислительной технике и может быть использовано для организации контроля работоспособности сдвигателей двоичных кодов высокопроизводительных цифровых вычислительных машин и систем

Изобретение относится к вычислительной технике и может быть использовано при создании высоконадежных вычислительных систем

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных машинах при построении систем автоматического контроля и диагностики

Изобретение относится к вычислительной технике и позволяет вычислять и контролировать остаток по модулю три
Наверх