Стабилизированный преобразователь постоянного напряжения

 

Изобретение относится к электротехнике , в частности к технике маломощных преобразователей электрической энергии, и может быть использовано в качестве источника вторичного электропитания. Цель изобретения - повышение КПД. В преобразователе имеется блок 1 управления с задающим узлом 2, формирующим пилообразное напряжение и синхронизирую

СОК)Э СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (У1) с 05 F 1/46, Н 02 M 3/337

ОПИСАНИЕ ИЗОБРЕТЕНИЯ с

Н А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР (21) 4747201/07 (22) 09.10.89 (46) 23. 12. 91. Бюл. М 47 (71) Научно-исследовательский институт "Квант" (72) В.H.Ñêà÷êo и В.А.Гринько (53) 621.316 ° 722. 1(088.8) (56) Авторское свидетельство СССР

М 936286, кл. H 02 М 3/337//

05 1/46, 1980.

Авторское свидетельство СССР

М 479101, кл. G 05 F 1/46, 1973.

„„SU„„1700539 A 1

2 (54) СТАБИЛИЗИРОВАННЫМИ ПРЕОБРАЗОВА ТЕЛЬ ПОСТОЯННОГО НАПРЯЖЕНИЯ (57) Изобретение относится к электротехнике, в частности к технике маломощных преобразователей электрической энергии, и может быть использовано в качестве источника вторич- ного электропитания. Цель изобретения — повышение КПД. В преобразователе имеется блок 1 управления с задающим узлом 2, формирующим пилообразное напряжение и синхронизирую3 1700539 А

15 щие импульсы, подаваемые на счетный триггер 15 стабилитрон 7, широтноимпульсный модулятор (ШИМ) 8, логические элементы 16 и 17 совпадения сигналов ШИМ 8 и триггера 15 и силовой инвертор 22 с трансформатором

25, вторичная обмотка 25.2 которого через выпрямитель с фильтром 26 подключена к выходным выводам. Стаби— литрон 7 включен последовательно с цепями питания узлов блока 1 управления, которые разделены на две ветви, В каждую из этих ветвей включе ны базоэмиттерные переходы транзис торов 23,,, и 24 силового инвертора 22

Изобретение относится к электро технике, в частности к преобразова телям параметров электрической энер гии при одновременно" их стабилизаЦии, и может быть использовано при про->5 ектйровании источников вторичного электропитания радиоэлектроннойi аппаратуры небольшой мощности (po 20 Вт) и напряжении первичной сети 7-30 В постоянного тока, а именно в случаях повышенных требований к КПР в процессе преобразования и стабилиза-. ции, Целью изобретения является повышение 1(ПД, а также исключение сквоз ных токов в транзисторах силового ин. вертора и стабилизация выходного напряжения при изменении тока нагруз,ки или стабилизация выходного тока.

На фиг. 1 представлена схема стабилизированного преобразователя постоянного напряжения, на фиг.2 и 3 то же, соответственно для устранения сквозных токов и для стабилизации постоянного выходного напряжения, на фиг. 4 .- эпюры напряжений в характерных точках схемы.

Устройство сорержит блок 1 управления, состоящий из задающего уз.ла 2, в состав которого входят ин50 тегрирующая RG-цепь 3, включающая в себя резистор 4 и конденсатор 5, причем выход это" RC-цепи является первым выходом зарающего узла 2, и фифференцирующая цепь 6, выход ко55 торой является вторым выходом задающего узла 2, из истоиника .. опорного напряжения, выполненного на стабилитроне 7, из широтно-импульскоторые зашунтированы переходами коллектор - эмиттер ключевых транзисторов 21 и 22 соответственно. Ток стабилитрона 7, использованного в качестве источника опорного напряжения, является одновременно током, питающим узлы, блока 1 управления и базовым током транзисторов 23 и 24 силового инвертора 22. Входной ток, потребляемый от первичного источника, протекает последовательно через них, приводя их в действие и обуславливая экономию электрической энергии, расходуемой на внутренние нужды преобразователя, 2 з,п,ф-лы, 4 ил.

1 ного модулятора 8, выполненного на транзисторах 9 и 10, первом 11, втором 12, третьем 13 и четвертом

14 резисторах, из счетного триггера

15, первого 16, второго 17 логических элементов совпадения, например 2И-НЕ, первый 18 и второй 19 резистивные делители, первый 20, второй 21 ключевые транзисторы,,силовой инвертор 22, включающий в себя два орнотипных транзистора 23 и

24 и трансформатор 25 с первичной

25.1 и вторичной 25.2 обмотками, а также выпрямитель с фильтром 26.

Между положительным и отрицательным входными выводами включены последовательно стабилитрон 7 и рве ветви тока, в первую из которых входят задающий узел 2, логические элементы 16 и 17 совпадения, которые соединены между собой по цепям питания параллельно, а также переход база - эмиттер транзистора 23, причем параллельно этому переходу включен переход коллектор - эмиттер транзистора 21. Вторая ветвь тока стабилитрона 7 состоит из цепи питания триггера 14, широтно-импульсного модулятора 8 и последовательно. соединенным с ней переходом база — эмиттер транзистора 24, параллельно которому подключен переход коллектор - эмиттер транзистора 20.

Задающий узел 2 выполнен на типовом генераторе прямоугольных колебаний, к выходу которого подключены интегрирующая 3 и дифференцирующая 6 RC-цепи.

1700539

Общая точка стабилитрона 7, цепи питания задающего узла 2 и логических элементов 16 и 17 совпадения подключена к эмиттеру транзистора 9, к базе которого через резистор 11

5 подключен противоположный вывод стабилитрона 7, а через резистор 12 первый выход узла 2.

База и .коллектор транзистора 10 через резисторы соответственно 13 и

14 подключены к общей точке базы транзистора 24 и коллектора транзистора 20. Коллектор транзистора

10р являющиися выходОм ширОТНО- 15 импульсного модулятора 8, подключен одновременно к первым входам логических элементов совпадения 2И-НЕ 16 и 17, вторые входы которых подключены соответственно к прямому и инверсному выходам счетного триггера 15, Выход логического элемента 16 через резистивный делитель 18, а выход логического элемента tj через резистивный делитель 19 подключены соответ- 25 ственно к базам транзисторов 20 и

21. Коллекторы транзисторов 23 и 24 подключены к крайним выводам первичной обмотки 25,1, трансформатора 25, средняя точка которой подключена к входному выводу положительной полярности. Вторичм ная обмотка 25.2 через выпрямитель с фильтром 26 соединена с выходными выводами.

В устройстве (фиг.2) между выходами триггера 15 и вторыми входами логических элементов 16 и 17 совпа дения установлены резисторы 27 и 28 соответственно. К указанным входам логических элементов 16 и 17 подключены аноды диодов 29 и 30, катоды которых подключены соответственно к коллекторам транзисторов 23 и 24.

B устройстве (Фиг.3) со стабили- 45 зацией выходного напряжения при изменении тока нагрузки в узле 31 обратной связи, выполненном на опера" ционном усилителе 32,к выходному выводу подключены источник 33 эталонного напряжения и резистивный делитель 34, выходы которых подключены к входам диффренциального усилителя 32. К выходу этого усилителя 32 через эмиттерный повторитель на транзисторр 35 и токоограничительный резистор 36 подключен светодиод оптрона 37,- Фоторезистор которого использован в качестве резистора RC-цепи 3.

Эпюры на Фиг.4 показывают: 38 прямоугольное напряжение, Формируемое в задающем узле 2; 39 — Опорное напряжение (относительно входного вывода положительной полярности), 40 - напряжение на выходе RC-цепи (также относительно того же входного выхода), 4 1 — напряжение на выходе широтно-импульсного модулятора

8; 42 — напряжение на прямом выходе триггера 15; 43 - напряжение на инверсном выходе триггера 15, 44 - напряжение на выходе элемента 2И-НЕ 16

4 5 †; напряжение на выходе элемента

2И-НЕ 17; 46 - напряжение на обмотке

25.2 трансформатпра 25; 47 - напряжение на входе элемента 2И-НЕ 16 с стороны триггера 15 в режиме наименьшего напряжения питания, 48 - на-, пряжение на входе элемента 2И-НЕ 17 с стороны триггера 15 в режиме наименьшего напряжения питания; 49 напряжение на обмотке 25.2 трансформатора 25 в режиме наименьшего напряжения питания.

Стабилизированный преобразователь работает следующим образом.

От первого входногО вывода питания положительной. . полярности через стабилитрон 7 протекает суммарный ток потребления задающего узла

2, широтно-импульсного модулятора 8, триггера 15 и логических элементов совпадения 2И-НЕ 16 и 17. Ток стаби.литрона 7 через цепи питания перечисленных элементов разделяется на две ветви. В первую входят задающий узел 2 и логические элементы 16 и 17, а во вторую -широтно-импульсный модулятор 8 и триггер 15. Ток первой ветви замыкается на второй входной вывод питания (отрицательной полярности через база-эмиттерный переход транзистора 23 либо через переход коллектор-эмиттер транзистора 21 в зависимости от состояния выхода логического элемента 17.

Соответственно, ток второй ветви замыкается на второй входной вывод питания через база-эмиттерный переход транзистора 24, либо переход коллектор-эмиттер транзистора 20 в зависимости от состояния выхода логического элемента 16.

В исходном состоянии на выходах логических элементов 16 и 17 имеется напряжение логической единицы и, так как эти выходы через резистивные

1700539 делители 18 и 19 соединены с базами транзисторов 20 и ?1, оба эти транзистора открыты. Токи указанных ветвей проходят через транзисторы 20 и 21.

В задающем узле 2 формируется прямоугольное напряжение 38 (фиг.4), которое используется для получения, и лообразного напряжения 40 посред- .1p с вом интегрирующей ЕС-цепи 3 и для и реключения триггера 15, осуществ яемого через дифференцирующую цепь

6, На выходе триггера 15 получаются также прямоугольные импульсы, но вдовое меньшей частоты относительно исходного прямоугольного напряжения

38. Пилообразное напряжение 40, мак-, сймальный уровень которого приходится н середину полупериодов выходных 20 напряжений триггера 15, прикладывается к базе транзистора 9 широтнои пульсного модулятора 8 через резйстор 12. Через резистор 11 на эту базу поступает опорное напряжение 39 для сравнения затем с пилообразным напряжением 40 (фиг.4), уровень пе.ременной и постоянной составляющих кОторого пропорционально зависит от уровня входного напряжения. В момен- 30 ть времени, когда пилообразное напряжение превышает по абсолютной величине опорное, транзистор 9 закрывается, а транзистор 10 открывается,. ецио базовый ток проходит через резйстор 13 и широтно-импульсный модулятор 8 формирует широтно-модулированный сигнал, выделяемый в виде лфгической единицы, на резисторе 14 (Эпюры 41). В результате логического 40 сложения и инвертирования элементами

16 и 17 напряжений 41, 42 и 43, вырабатываемых широтно-импульсным модулятором 8 и триггером 15, создаются попеременном логические нули (эпю- 45 ры 44 и 45). Транзисторные ключи 20 и 21, базовые токи которых на время пОявления логических нулей исчезают, попеременно выключаются.

Прекращение тока через любой из транзисторов 21 и 20 приводит к пе реключению тока первой или второй ветвей тока стабилитрона 7 на переход база-эмиттер транзистора 23 либо соот- 55 йФтственно транзистора 24. Токи через эти транзисторы окажутся таким образом модулированными по скважности, Выходное напряжение статического преобразователя, снимаемое с выпрямителя с фильтром 26, будет стабилизировано при изменении входного напряжения, так как скважность импульсов, широтно-импульсного модулятора 8 и импульсов напряжения 46 на вторичной обмотке 25,2. трансформатора 25 из- меняются . пропорционально текущему уровню входного напряжения от первичного источ ни ка, Дополнительная функция устройства - задержка операции логического сложения прямоугольного напряжения с широтно-модулированным сигналом до спадания к нулю коллекторного тока выключаемого транзистора 23 или

24 инвертора 2, реализуется (фиг.2) за счет того, что выходы триггера

15 подключены к входам логических элементов 16 и 17 через резисторы

27 и 29 и одновременно эти входы через диоды 29 и 30 подключены к коллекторам транзисторов 23 и 24.

До- тех пор, пока любой из этих транзисторов включен (например 23), другой транзистор 24 не сможет включиться потому, что несмотря на появление логической единицы на выходе триггера 15, соединенном с логическим элементом 16, управляющим другим транзистором 24 через реl зистивный делитель 18 и транзистор 20, она не может достигнуть входа этого логического элемента (эпюру 47), так как через не успевший еще запереться транзистор 23 и диод

29, подключенный к его коллектору, на указанном входе логического элемента 16 искусственно поддерживается логический нуль. Аналогично задерживается появление логической единицы на входе другого логического элемента 17, управляющего транзистором 23, который должен включиться в следующем полупериоде. Через транзистор 24, еще удерживающийся во включенном состоянии из-за протекающего в нем процесса рассасывания, и подключенный к его коллектору диод 30 подготовленная триггером 15 логическая единица ограничивается (эпюра 48) на резисторе 28, включенном между данным выходом триггера и логическими элементом -17.

Усовершенствование устройства (фиr.3) позволяет достичь на выходных выводах поддержание стабилизи руемого параметра с большей точно1700539

10 стью при воздействии на него других дестабилизирующих факторов (например, тока нагрузки при стабилизации . напряжения, или наоборот, напряжения при стабилизации тока). В примере конкретной реализации (фиг.3) стабилизируется напряжение. Здесь действует обратная связь с нагрузки.

С помощью узла 31 стабилизируемый параметр сравнивается с заданным его значением и производится дополнительно к описанным процессам управление фоторезистором 4 оптрона 37, проводимость которого зависит от степени отклонения выходного напряжения от номинального значения.

В предлагаемом преобразователе экономится электрическая энергия, / расходуемая на внутренние нужды: получение опорного и пилообразного напряжения, придание последнему ам.плитудной зависимости от уровня входного напряжения, формирование широтно-модулированного сигнала с скважностью, пропорциональной входному напряжению, поочередной коммутации в цепь тока источника опорного напряжения (стабилитрона) управляюшей цепи (база-эмиттерного перехода) одного из транзисторов двухтактного силового инвертора — ростигается общим током источника опорного напряжения (стабилитрона).

Устранение сквозных токов в транзисторах силового инвертора также достигается без дополнительных затрат электрической энергии. Автоматически выполняемые операции эалержки логического сложения прямоугольных напряжений с широтно-модулированными сигналами производятся пассивными элементами (резисторы 27 и 28, диоды 29 и 30 совместно с транзисторами силового инвертора) в процессе их работы по основному назначению.

При стабилизации выходного параметра с использованием обратной связи с нагрузки достигается дополнительное полезное свойство: улучшаются динамические характеристики при всплесках и провалах входного напряжения. В самом деле при изменении входного напряжения отслеживается ширина управляющих импульсов за счет непосредственного изменения амплитуды пилообразного напряжения без участия обратной связи, благодаря чему устраняется задержка регулирования иэ-за инерционности элементов, входящих в контур регулирова" ния (главным образом я Фильтре).

Формула изобретения

1. Стабилизированный преобразователь постоянного напряжения, содержащий блок управления, состоящий из задающего узла, формирующего пилообразное напряжение на пер8оМ выходе и синхронизирующие импульсы на втором выходе, из счетного триггера, первого и второго логических элементов совпадения, из источника опорного напряжения и из широтно-импульсного модулятора, причем входы широтно-импульсного модулятора соединены соответственно с источником опорного напряжения и первым выходом задающего узла, а выход подключен к первым входам пер25 вого и второго логических элементов совпадения, вторые входы которых соединены соответственно с прямым и инверсным выходами счетного триг" гера, входом подключенного к вто30 рому выходу задающего узла, и силовой инвертор, включающий в себя первый и второй транзисторы и трансформатор, первичная обмотка которого крайними выводами подключена к коллекторам транзисторов силового инI вертора, средняя точка первичной обмотки и эмиттеры транзисторов сило-; вого инвертора подключены соответственно к первому и второму входным выводам, а вторичная обмотка через выпрямитель и фильтр соединена с

ВыхОдными ВывОдами О т л и ч а ю шийся тем, что, с целью повышения КПД, в него введены первый и второй ключевые транзисторы того же типа проводимости, что и транзисторы силового инвертора, и первый и второй резистивные делители, а в качестве источника опорного напряжения использован стабилитрон, причем стабилитрон включен между первым входным выводом и цепями питания остальных узлов блока управления, которые разделены на две ветви, каждая из которых соединена с вторым входным выводом через базоэмиттерный переход первого или второго тран- зисторов силового инвертора, при этом эмиттеры первого и второго клюl2

1700539. Фиг2

I чевых транзисторов соединены с вторым входным выводом, коллекторы - с базами соответственно второго и первого транзисторов силового инвертора, а базы - с выходами соответственно первого и второго резистивных делителей, входы которых подключены к выходам соответственно . . первого и второго элементов совпадения.

2. Преобразователь по и. 1, о т( л и ч а ю шийся тем, что, с целью исключения сквозных токов в транзисторах силового инвертора при наименьым напряжении питания, соединение вторых входов первого и . второго логических элементов совпадения соответственно с прямым и инверсным выходами счетного триггера осуществлено через введенные первый и вгорой резисторы, кроме того, вторые входы первого и второго логических элементов совпадения соединены с коллекторами соответственно первого и втoporn транзисторов силового инвертора через введенные первый и второй диоды, включенные в проводящем направпении.

3. Преобразователь по п. 1 или

2, отличающийся тем, что, с целью стабилизации выходного напряжения при изменении тока нагрузки„ в него введен узел обратной связи, входом подключенный к выходным выводам и состоящий из источника эталонного напряжения, резистивного делителя напряжения, дифференциального усилителя, транзистора, третьего резистора и оптопары, причем вход резйстивного делителя напряжения использован в качестве входа узла обратной связи и соединен с Входом источника эталонного напря жения, а выходы резистивного делителя напряжения и источника эталонного напряжения подключены к соответствующим входам дифференциального усилителя, выход которого соединен с управляющим входом транзистора, включенного по схеме эмиттерного повторителя, эмиттер этого транзистора

25 через третий резистор и светодиод оптопары соединен с одним из выходных выводов, а фотоприемник оптопары, в качестве которого использован оптронный резистор, включен в цепь формирования пилообразного напряжения задающего узла.

1703539 (В

@.

Составитель А. Волкова

Техред А. Кравчук Корректор С,йекмар

Редактор М.Микович.Заказ 4467 Тираж Подписное

ВЯИИЛИ Государственного комитета по изобретениям и открьггиям при ГКВТ СССР

113035, Москва, Ж-35, Раушская наб., д, 4/5

ll 11

Произвол< твенно-издательский комбинат Патент, г. Ужгор |л, уп. Га1 згцва, 1(}1

Стабилизированный преобразователь постоянного напряжения Стабилизированный преобразователь постоянного напряжения Стабилизированный преобразователь постоянного напряжения Стабилизированный преобразователь постоянного напряжения Стабилизированный преобразователь постоянного напряжения Стабилизированный преобразователь постоянного напряжения Стабилизированный преобразователь постоянного напряжения Стабилизированный преобразователь постоянного напряжения 

 

Похожие патенты:

Изобретение относится к преобразовательной технике, в частности может быть реализовано для обеспечения пуска инверторов постоянного тока

Изобретение относится к электротехнике и может быть использовано в системах вторичного электропитания

Изобретение относится к преобразовательной технике и может быть использовано во вторичных источниках питания, силовых инверторах и преобразователях напряжения

Изобретение относится к электротехнике и м.б

Изобретение относится к вторичным источникам питания различной аппаратуры

Изобретение относится к электротехнике и может быть использовано в системах вторичного электропитания

Изобретение относится к электротехнике и может быть использовано в системах вторичного электропитания

Изобретение относится к электротехнике и может быть использовано в источниках вторичного электропитания

Изобретение относится к электротехнике и может быть использовано в системах вторичного электропитания

Изобретение относится к вторичным источникам питания аппаратуры релейной защиты

Изобретение относится к электротехнике , в частности к источникам вторичного электропитания радиоэлектронной аппаратуры

Изобретение относится к электронной техника и может быть использовано для увеличения срока службы электронно-вакуумных приборов (ЭВП) при эксплуатации

Изобретение относится к электротехнике , в частности к преобразовательной технике , и может быть использовано в источниках вторичного электропитания

Изобретение относится к электротехнике и может быть использовано при проектировании источников электропитания

Изобретение относится к электротехнике и может быть использовано для регулирования напряжения на нагрузке

Изобретение относится к электротехнике, в частности к источникам вторичного электропитания

Изобретение относится к источникам вторичного электропитания радиоэлектронной аппаратуры

Изобретение относится к регулированию выходного тока тиристорного выпрямителя, работающего на индуктивную нагрузку, с возможностью возникновения режима прерывистого тока
Наверх