Устройство для контроля сопротивления резистивного элемента

 

Изобретение относится к радиотехнике и может быть использовано в аналоговых интегральных фильтрах. Цель изобретения - повышение точности. Устройство содержит регулируемый дифференциальный резистивный элемент (РДРЭ), операционный усилитель с дифференциальным входом и балансным выходом, источник опорного напряжения с балансным выходом, первый и второй регулируемые источники тока и блок управления регулируемых источников тока. Последний содержит первый и второй эквиваленты резисторов, выполненных на первом и втором коммутируемых конденсаторах, операционный усилитель и три транзистора. Кроме того, устройство содержит двухфазный генератор тактовых импульсов и два интегрирующих конденсатора. Принцип работы устройства основан на выравнивании сопротивлений коммутируемого конденсатора и РДРЭ. 1 з.п. ф-лы, 3 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ 4

О 4

О сти

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4605954/25 (22) 15.11.88 (46) 23.01.92. Бюл. t4. 3 (71) Московский инженерно-физический институт (72) А.M.Êóýþêèí (53) 543,247(088.8) (56) Патент США bb 44448844008899, кл. 307/297, Н 05 К 3/013, Н 03 G 3/30, 1984. (54) УСТРОЙСТВ; ДЛЯ КОНТРОЛЯ СОПРОТИВЛЕНИЯ РЕ ЗИСТИВНОГО ЭЛЕМЕНТА (57) Иэобре;.ние относится к радиотехнике и может быть использовано в аналоговых интегральных фильтрах, Цель изобретения — повышение точности. Устройство содержит регулируемый дифференциальный реИзобретение относится к радиотехнике и может быть использовано в аналоговых интегральных фильтрах.

Цель изобретения — повышение точноНа фиг.1 представлена функциональная схема устройства вместе с элементами аналогового интегрального MOSFET с фильтра; на фиг.2 — принципиальная электрическая схема блока управления регулируемых источников тока; на фиг.3 — диаграммы двух фаз управляющего тактового сигнала.

Устройство (фиг.1) содержит регулируемый дифференциальный резистивный элемент 1.1, выполненный на первом 2.1, втором 2.2, третьем 2.3 и четвертом 2.4

МДП-транзисторах, блок 3 управления регулируемых источников тока, выполненный на

„„5Q„„ 1707789 А1

Последний содержит первый и второй эквиваленты резисторов, выполненных на первом и втором коммутируемых конденсаторах, операционный усилитель и три транзистора. Кроме того, устройство содержит двухфазный генератор тактовых импульсов и два интегрирующих конденсатора. Принцип работы устройства основан на выравнивании сопротивлений коммутируемого конденсатора и РДРЭ. 1 з.п. ф-лы, 3 ил. первом коммутируемом конденсаторе 4,1, дифференциальный усилитель 5 заряда. выполненный на операционном усилителе 6 с дифференциальным входом и балансным выходом 8, первом 7.1 и втором 7.2 интегрирующих конденсаторах, двухфазный генератор 9 тактовых импульсов, источник 10 опорного напряжения с балансным выходом, первый 11 и второй 12 регулируемые источники тока, причем сток (исток) и исток (сток) первого МДП-транзистора 2.1 соединены соответственно со стоком (истоком) второго МДП-транзистора 2.2 и стоком (истоком) третьего МДП-транзистора 2.3 и являются парой выводов регулируемого дифференциального резистивного элемента 1.1, исток (сток) и сток (исток) четвертого

МДП-транзистора 2.4 соединены соответст1707789 ванно с истоком(стоком) второго дифференциального резистивного элемента 1.1, подло кки первого 2,1, второго 2.2, третьего 2.3 и четвертого 2.4 МДП-транзистора соединены с первой шиной питания, затворы первого 2.1 и четвертого 2.4 МДП-транзисторов соединены с второй шиной питания, затворы второго 2.2 и третьего 2.3 МДП-транзисторов объединены и являются входом уп равления регулируемого дифференциального резистивного элемента 1,1. в цепь отрицательной обратной связи операционного усилителя 6 включен первый интегрирующий конденсатор 7,1, в противофазную цепь отрицательной обратной связи включен второй интегрирующий конденсатор 7.2, Балансные выходы источника

10 опорного напряжения через регулируемый дифференциальный резистивный элемент 1.1 подключены к дифференциальному входу дифференциального усилителя 5 заряда, выход которого соединен с входом управления регулируемого дифференциального резистивного элемента 1.1 и является выходом устройства, балансные выходы источника 10 опорного напряжения соединены с дифференциальным входом блока 3 управления регулируемых источников тока, первый и второй выходы которого соединены с входами управления соответственно первого 11 и второго 12 регулируемых источников тока, включенные между второй шиной питания и входом усилителя 5 заряда, и первой шиной питания и противофазным входом усилителя 5 заряда соответственно, Кроме того, устройство содержит аналоговый фильтр 13, выполненный на втором, третьем,..., N-м регулируемых дифференциальных элементах 1.2, 1.3, ..., 1. N, согласованных с первым регулируемым дифференциальным элементом

1.1, вход управления которых подключен к выходу усилителя 5 заряда, второй, третий,..., M-й конденсаторы 4,2,4.3...,4. М, согласованные с первым коммутируемым конденсатором 4.1.

Устройство (фиг.2) содержит первый и второй эквиваленты резисторов, выполненных соответственно на первом 4.1 и втором

4.M+1 коммутируемых конденсаторах, операционный усилитель 15, неинвертирующий вход 14 которого соедичен с общей шиной, а инвертирующий вход через третий интегрирующий конденсатор 16 соединен с выходом и затвором пятого МДП-транзистора 17 противоположного типа проводимости, с первым МДП-транзистором и является первым выходом блока управления регулируемых источников тока, исток и подложка пятого МДП-транзистора 17 сое5

55 динены с второй шиной питания, а сток соединен с затвором и стоком шестого 18 и затвором седьмого 19 МДП-транзисторов и является вторым выходом блока управления регулируемых источников тока, истоки и подложки шестого 18 и седьмого 19 МДПтранзисторов соединены с первой шиной питания, сток седьмого МДП-транзистора

19 через первый ключ 20 соединен с общей шиной, а через второй ключ 21 соединен с первым выводом третьего ключа 22 и первым выводом второго коммутируемого конденсатора 4.М+1. второй вывод которого соединен с общей шиной и первым выводом четвертого ключа 23, второй вывод которого соединен с первым выводом пятого ключа

24 и через первый коммутируемый конденсатор 4.1 соединен с первым выводом шестого 25 и первым выводом седьмого 26 ключей, второй вывод которого соединен с вторым выводом третьего ключа 22 и инвертирующим входом операционного усилителя 16, причем вторые выводы пятого 24 и шестого 25 ключей являются дифференциальным входом устройства, входы управления второго 21, пятого 24 и шестого 25 ключей соединены с выходом генератора 9 тактовых импульсов, противофазный выход которого соединен с входами управления первого 20, третьего 22, четвертого 23 и седьмого 26 ключей, Устройство (фиг.1) работает следующим образом.

Использован известный принцип выравнивания сопротивлений коммутируемого конденсатора (КК) и управляемого резистора. Так как сопротивление КК равно (CRfr), где CR — емкость КК, 1т — частота коммутации КК, то, приравнивая его к сопротивлени;о управляемого резистора R, получают (CRfz) = R или КС2 = 1/1т, (1)

Из выражения (1) видно, что постоянная времени RCR оказывается равной периоду тактовой частоты, с которой-коммутируется

КК. Так как тактовую частоту можно вырабатывать эталонным генератором тактовых импульсов (например, кварцевым генератором), то погрешность абсолютного значения постоянной времени ВСя определяется погрешностью установки частоты эталонного генератора тактовых импульсов, Так как напряжение на выходах источника 10 опорного напряжения не равно нулю, то через регулируемый дифференциальный резистивный элемент 1.1 начинают течь токи. Одновременно начинают течь токи через первый 11 и второй 12 регулируемые источники тока вследствие подачи их на управляющие входы сигналов с выходов

1707789 блока 3 управления. С учетом направления токов, протекающих через регулируемый дифференциальный резистивный элемент

1,1 и первый 11 и второй 12 регулируемые источники тока, можно заключить, что в случае неравенства этих токов между собой, рвзностными токами заряжаются первый

7.1 и второй 7.2 интегрирующие конденсаторы. По этой причине, если ток, протекающий через регулируемый дифференциальный резистивный элемент 1.1 на неинвертирующий дифференциальный вход 6, меньше тока, протекающего через первый регулируемый источник 11 тока, то разностный ток заряжает интегрирующий конденсатор 7.2. Это приведет к тому, что напряжение на инвертирующем выходе 8 уменьшится, вызывая тем самым уменьшение сопротивления, регулируемого дифференциального реэистивного элемента 1.1.

По этой .1ричине ток через него увеличивается до ех пор, пока он не сравняется с током первого регулируемого источника 11 тока. В этот момент токи через интегрирующие конденсаторы 7,1 и 7.2 перестают течь и на них устанавливаетсв такое управляющее напряжение Чг., которое приводит к контролируемому заданному значению постоянной времени т= ЯСя.

Формула изобретения

1. Устройство для контроля сопротивления резистивного элемента, содержащее регулируемый резистивный элемент, выполненный на первом МДП-транзисторе, первый эквивалент резистора, выполненный на первом коммутируемом конденсаторе, усилитель заряда, выполненный на операционном усилителе, в цепь отрицательной обратной связи которого включен первый интегрирующий конденсатор, генератор тактовых импульсов и источник опорного напряжения, выход которого через пару выводов регулируемого резистивного элемента подключен к входу усилителя заряда, а первая и вторая фазы генератора тактовых импульсов соединены с соответствующими входами управления частотой коммутации эквивалента резистора, о т л ич а ю щ е е с я тем, что, с целью повышения точности, в него дополнительно введены первый и второй регулируемые источники тока и блок управления регулируемых источников тока, выполненный на первом эквиваленте резистора, причем регулируемый резистивный элемент является дифференциальным и дополнен вторым, третьим и четвертым МДП-транзисторами одного типа проводимости с первым МДП-транзистором, причем сток (исток) и исток (сток) первого МДП-транзистора соединены соот5

55 ветственно со стоком (истоком) второ о

МДП-транзистора и стоком (истоком) третьего МДП-транзистора и являются парой выводов регулируемого дифференциального резистивного элемента, исток (сток) и сток (исток) четвертого МДП-тра н зис тор а соединены соответственно с истоком (стоком, третьего МДП-транзистора и истоком (стоком) второго МДП-транзистора и являются противофазной парой выводов регулируемого дифференциального резистивного элемента, подложки первого, второго, третьего и четвертого МДП-транзисторов соединены с первой шиной питания. затворы первого и четвертого МДП-транзисторов — с второй шиной питания, затворы второго и третьего

МДП-транзисторов объединены и являются входом управления регулируемого дифференциального резистивного элемента, усилитель заряда является дифференциальным и выполнен на определенном усилителе с дифференциальным входом и балансным выходом, в противофазную цепь отрицательной обратной связи которого включен второй интегрирующий конденсатор, при этом источник опорного напряжения имеет балансный выход, который через противофазную пару выводов регулируемого дифференциального резистивного элемента соединен с противофаэным входом усилителя заряда, выход которого соединен с входом управления регулируемого дифференциального резистивного элемента и является выходом устройства, балансные выходы источника опорного напряжения соединены с дифференциальным входом блока управления регулируемых источников тока, первый и второй выходы которого соединены с входами управления соответственно первого и второго регулируемых источников тока, включенные между второй шиной питания и входом усилителя заряда, и первой шиной питания и противофазным входом усилителя соответственно.

2. Устройство по п.1, о тл ич а ю ще ес я тем, что блок управления регулируемых источников тока содержит первый и второй эквиваленты резисторов, выполненных соответственно на первом и втором коммутируемых конденсаторах, операционный усилитель, неинвертирующий вход которого соединен с общей шиной, а инвертирующий вход через третий интегрирующий конденсатор соединен с выходом и затвором пятого МДП-транзистора противоположного типа проводимости с первым МДП-транзистором и является первым выходом блока управления регулируемых источников тока, исток и подложка пятого МДП-транзистора соединены с второй шиной питания, а сток

1707789 соединен с затвором и стоком шестого

МДП-транзистора и затвором седьмого

МДП-транзистора и является вторым выходом блока управления регулируемых источников тока, истоки и подложки шестого и седьмого МДП-транзисторов соединены с первой шиной питания, сток седьмого МДП-транзистора через первый ключ соединен с общей шиной, а через второй ключ соединен с первым выводом третьего ключа и первым выводом первого коммутируемого конденсатора, второй выход которого соединен с общей шиной и первым выводом четвертого ключа, второй вывод которого соединен с первым выводом пятого ключа и через второй коммутируемьМ конденсатор соединен с первым выводом шестого и первым выводом седьмого ключей. второй вы5 вод которого соединен с вторым выводом третьего ключа и инвертирующим входом операционного усилителя. причем вторые выводы пятого и шестого ключей являются дифференциальным входом устройства, 10 входы управления второго, пятого и шестого ключей соединены с выходом генератора тактовых импульсов, противофаэный выход которого соединен с входами управления первого, третьего, четвертого и седьмого

15 ключей.

1707789

Фиг. 2

Составитель И.Соколов

Техред М,Моргентал Корректор М. Демчик

Редактор Н.Рогулич

Производственно-издательский комбинат "Патент, г. Ужгород, ул.Гагарина, 101

Заказ 277 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035. Москва, Ж-35, Раушская наб., 4/5

Устройство для контроля сопротивления резистивного элемента Устройство для контроля сопротивления резистивного элемента Устройство для контроля сопротивления резистивного элемента Устройство для контроля сопротивления резистивного элемента Устройство для контроля сопротивления резистивного элемента 

 

Похожие патенты:

Изобретение относится к измерительной технике, в частности к устройствам для сортировки радиоэлементов по электрическим параметрам

Изобретение относится к технологическому оборудованию для производства радиодеталей, в частности к устройствам для контроля и рассортировки переменных резисторов и подетроечных конденсаторов

Изобретение относится к контрольноиспытательной технике и служит для обнаружения и отсортировки дефектных печатных плат от исправных

Изобретение относится к производству печатных плат и может быть использовано в технологической контрольно-измерительной аппаратуре для регулировки, проверки и ремонта печатных плат, содержащих разъем

Изобретение относится к контрольно-справочным устройствам и может быть применено в производстве изделий электронной техники

Изобретение относится к электротехнической , радиотехнической и электронной промышленности и найдет применение при контроле печатных плат

Изобретение относится к производству блоков радиоэлектронной аппаратуры с применением печатного монтажа и может быть использовано для оценки качества паяных соединений выводов радиоэлементов с контактной площадкой печатной платы

Изобретение относится к радиотехнике и может быть использовано в области аналотовых интегральных фильтров

Изобретение относится к усилительной технике

Изобретение относится к радиотехнике

Изобретение относится к радиотехнике

Изобретение относится к радиотехнике и может быть использовано в системе автоматической регулировки уровня входного сигнала

Изобретение относится к радиотехнике

Изобретение относится к радиотехнике

Изобретение относится к радиотехнике
Наверх