Синхронный делитель частоты на 47

 

Изо:6ретение относится к цифровой технике и может быть использовано, например, при построении хронизаторов, цифровых синтезаторов частоты. Цель изобретения - повышение надежности и устойчивости работы за счет упрощения - достигается введением первого 10 и второго 11 элементов ИЛИ. Устройство также содержит первый 1, второй 2, третий 3, четвертый 4, пятый 5. шестой 6 IK-триггеры, первый 7. второй 8. третий 9 элементы И, тактовую шину 12, шину 13 сброса и выходные шины 14 и 15.2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (! 9) (1() (s2)s Н 03 К 23/00, 23/40

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

23

Are1

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4783687/21 (22) 17.01.90 (46) 23.02.92. Бюл. ЛЬ 7 (72) Ю.А.Базалев (53) 621.374 (088.8) (56) 1. Букреев И,Н. и др. Микроэлектронные схемы цифровых устройств. — М.: Сов. радио, 1975, с. 195, табл.5-4.

2. Авторское свидетельство СССР

N- 1396273, кл. Н 03 К 23/00, 18.07.86, (54) СИНХРОННЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ

НА 47 (57) Изобретение относится к цифровой технике и Может быть использовано, например, при построении хронизаторов, цифровых синтезаторов частоты, Цель изобретения — повышение надежности и устойчивости работы за счет упрощения — достигается введением первого 10 и второго 11 элементов

ИЛИ. Устройство также содержит первый 1, второй 2, третий 3, четвертый 4, пятый 5, шестой 6!К-триггеры, первый 7, второй 8, третий 9 элементы И, тактовую шину 12, шину

13 сброса и выходные шины 14 и 15. 2 ил.

1714806

Изобретение относится к цифровой технике и может быть использовано, например, при построении хронизаторов, цифровых синтезаторов частоты, злектромуэыкальных инструментов.

Известен делитель частоты на 47, построенный по безвентильной схеме, который содержит девять триггеров (1).

Недостатками данного делителя являются сложность схемы, низкая надежность и стабильность из-эа большого количества элементов, а также медленная скорость работы, так как он является асинхронным.

Наиболее близким к предлагаемому по технической сущности является синхронный делитель частоты, содержащий первый, второй, третий, четвертый, пятый и шестой

IK-триггеры, С- и R-входы которых соединены соответственно с входной шиной и шиной сброса, первый и второй элементы И, . выходы которых соединены соответственно с 1- и К-входами четвертого I К-триггера, третий элемент И, выход которого соединен с

К-входом пятого IK-триггера, первый вход— с прямым выходом первого IK-триггера, lвход которого соединен с прямым выходом второго!К-триггера, четвертый, пятый, шестой, седьмой, восьмой, девятый, десятый элементы И, инверсный выход шестого Ктриггера соединен с первым входом четвертого элемента И, выход которого соединен с 1-входом пятого IK-триггера, второй вход— с вторым входом третьего элемента И, с первым входом первого элемента И, с первым входом пятого элемента И, с инверсным выходом третьего tK-триггера и с первым входом шестого элемента И, выход которого соединен с первым входом седьмого элемента И, выход которого подключен к 1-входу второго 1К-триггера и с первым входом второго элемента И, второй вход которого соединен с прямым выходом третьего !К-триггера и с первым входом восьмого элемента И, выход которого соединен с К-входом второго IK-триггера, второй вход — с прямым выходом первого

IК-триггера, с первыми входами девятого и десятого элементов И, с вторым входом пятого элемента И, выход которого соединен с 1- и К-входами шестого IK-триггера, третий вход — с инверсным выходом пятого I К-триггера, прямой выход которого соединен с вторым входом первого элемента И, четвертый вход — c третьими входами третьего л четвертого элементов И и с инверсным выходом четвертого IK-триггера, прямой выход которого соединен с вторым входом седьмого элемента И и с вторым входом девятого элемента И, выход которого соединен с 1-входом третьего IK-триггера, К-вход

55 11 ОЗ: Ig G1; 1З С!2; I< = Q)Cz, Ig=- О

*С!2 СМ; 16 - О С! ."О тЧ25; K< = Оз; K2 = Q t"Яз;

Кз = G СМ О5"С!в, М - И: K5 = Ь,Кв - I o.

На фиг.1 представлена схема предлагаемого делителя частоты; на фиг.2-диаграмма е го работы.

ЗО

50 которого соединен с выходом десятого элемента И, второй вход которого соединен с вторым ьходом шестого элемента И и с инверсным выходом второго IК-триггера 2), Недостатком данного делителя является низкая надежность и устойчивость работы из-за сложности схемы, Целью изобретения является повышенле надежности и устойчивости работы делителя за счет упрощения схемы, Поставленная цель достигается тем, что в делитель частоты, содержащий первый, второй, третий, четвертый, пятый, шестой

tK-триггеры, С- и R-входы которых соединены соответственно с входной шиной и шиной сброса, первый, второй элементы И, выходы которых соединены с К-входами coGYB8Tt".TB8HHG LU8cTQf и пятого К-триггеров, а первые входы — с прямым выходом первого tK-триггера, третий элемент И, выход которого соединен с 1-входом четвертого IК-триггера, выход первого элемента И соединен с 1-входом шестого IK-триггера, выходы которого являются выходными шинами устройства, введень, первый и второй элементы ИЛИ, выходы которых соединены с К-входами соответственно третьего и второго Ê-триггеров, прямой выход третьего

1К-триггера соединен с первым входом второго элемента ИЛИ и 1-входом первого IKтриггера и вторым входом второго элемента

ИЛИ, а К-вход- с инверсным выходом третьего tK-триггера, i-вход которого соединен с прямым выходом второго! К-триггера и первым входом первого элемента ИЛИ, второй, третий и четвертый входы которого соединены с инверсными выходами соответственно шестого, пятого и четвертого IK-триггеров, К-вход четвертого К-триггера соединен с выходом третьего элемента И, первый вход которого соединен с прямым выходом первого IK-триггера, а второй — с инверсным выходом второго!К-триггера и вторыми входами nepeoro и второго элементов И, прямой выход пятого IK-триггера соединен с третьим входом первого элемента И, четвертый вход которого соединен с прямым выходом четвертого !К-триггера и третьим входом второго элемента И, выход которого соединен с 1-входом пятого IK-триггера, При такой схеме соединения логические уравнения для I- и К-входов всех триггеров будут следующими;

1714806

Делитель частоты содержит первый 1, второй 2, третий 3, четвертый 4, пятый 5, шестой 6 IK-триггеры, первый 7, второй 8, третий 9 элементы И, первый 10, второй 11 элементы ИЛИ, тактовую шину 12, шину 13 сброса, выходные шины 14 и 15, которые соединены соответственно с прямым и инверсным выходами пятого триггера, а С- и

R-входы всех триггеров соединены соответственно с тактовой шиной 12 и шиной 13 сброса.

На фиг.1 и 2 принято, что триггеры 1 — 6 переключаются под действием отрицательного перепада сигнала на тактовой шине 12 в момент изменения его с высокого уровня (логической единицы) на низкий уровень (логического нуля).

Работа предлагаемого делителя частоты определяется логическими уравнениями для !- и К-входов IK-триггеров и происходит в следующем порядке.

По сигналу "Сброс", поступающему в аиде импульса по шине 13, все триггеры устанавливаются в исходное нулевое состояния, а выходы триггеров примут нулевое значение — логический нуль (см, диаграммы на фиг.2 при = О)

Qi=0; Qz=0; Оз=0; О4=0; Qs=0;

О6 О.

По логическим уравнениям определяют состояния !- и К-входов триггеров, которые будут равны

И = 0; !г =- 1; !з = 0; in = 0; !ь = 0; Io - 0;

К1= 1; К2= 1; Кз= 1; К4 = О; Кв= 0; Ко= О.

Поскольку IK-триггер по входному импульсу на тактовой шине 12 при I = 0 и К = 0 не изменяет своего состояния, при I = 1 и К

= 1 переключается в противоположное с0стояние, при = 1 и К = 0 переключается в состояние логической единицы, при I=O и

К=1-.в состояние логического нуля, то по первому входному импульсу в состояние логической единицы переключится только второй триггер, а все остальные останутся в прежнем состоянии, выходы и входы триггеров при этом примут следующие значения (см. фиг.2 при i = 1):

Q1=1; О2=1; Оз = 0; СИ=0: Qs=0; Ов=0;

I> =0; !2=1; b =1; 14=0; 4=0; !а=0; К1=0; К2=1;

Кз=1; К4=0; Кэ=0; Ке=О, По приходу второго тактового импульса по заднему фронту свое состояние изменят второй и третий триггеры, третий триггер переключится в состояние логической единицы, а второй — в состояние логического нуля, а выходы и входы триггеров примут следующие значения (см, диаграммы фиг.2 при I = 2):

О1=0; Qz=О Оз=1; Q4=0; Оь=0; Оь=

=0; I1 - 1; !2 = 1; з = 0; I4 = 0; la = 0; е = 0; К1=

= 0; К2 = 1; Ka = 1; K4 = 0; Кв = 0; KG = О.

Рассматривая и далее таким же образом работу предлагаемого делителя, получают все состояния выходов и входов каждого IK-триггера 1 — 6 (см. диаграммы фиг.2).

После 46-го импульса делитель будет находиться в состоянии, при котором

О! =1 02=0; Оз-0, 04=1, Оь=1 Gs=

= 1; !! = 0; I2= 0; !з = О; !4 = 1; !в = 1; !в = 1; К1

= 1; К2 - 0; Кз =- 0; K4 =- 1; Kg - =1; Kg - 1.

При данных состояниях !- и К-входов

IK-триггеров после поступления очередного

47-го входного импульса произойдет переключение первого, четвертого, пятого и шестого триггеров и делитель вернется в исходное нулевое состояние. При непрерывном поступлении входных импульсов цикл работы делителя будет повторяться через каждые 47 импульсов.

Применение предлагаемого синхронного делителя частоты на 47 позволит упростить функциональную схему делителя на пять логических элементов (31%) и 9 цепей (18;ь), повысить надежность за счет упрощения схемы, повысить стабильность работы делителя за счет снижения паразитных емкостей, обусловленного сокращением количества элементов и цепей, приводящим к уменьшению линий связи и количества их взаимных пересечений, а также снизить потребляемую мощность примерно на 17 за счет сокращения количества активных логических элементов.

Формула изобретения

Синхронный делитель частоты на 47, содержащий первый, второй, третий, четвертый, пятый и шестой IK-триггеры, С- и

R-входы которых соединены соответственно с входной шиной и с шиной сброса, первый элемент И, выход которого соединен с

l- и К-входами шестого IK-триггера, первый вход — с прямым выходом первого !К-триггера и с первым входом второго элемента И, выход которого соединен с К-входом пятого

lK-триггера, третий элемент И, выход которого соединен с I-входом четвертого! К-триггера, первую и вторую выходные шины, которые соединены соответственно с прямым и с инверсным выходами шестого IKтриггера, отличающийся тем, что, с целью повышения надежности и устойчивости работы за счет упрощения, в наго введены первый и второй элементы ИЛИ, выходы которых соединены с К-входами соответственно третьего и второго !К-триггеров, прямой выход первого из которых ссединен с перва;м входом второго элемента ИЛИ и с

0 I 3 3 4 567 8 9 Ю И Ю1ИЮ ЯПЯ)553 3@ЦРЩВД)0ЯЯЗ5Я35%Р38ЯЧЙ14143444340

Составитель Ю. Базалев

Техред M.Моргентал Коррекор M. Шароши, Редактор С, Пекарь

Заказ 704 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул.Гагарина, 101

1-входом первого IK-триггера, инверсный выход которого соединен с I-входом второго ! К-триггера и с вторым входом второго элемента ИЛИ, К-вход — с инверсным выходом третьего I К-триггера, 1-вход которого соединен с прямым выходом второго!К триггера и с первым входом первого элемента ИЛИ, второй, третий и четвертый входы которого соединены с инверсными выходами соответственно шестого, пятого и четвертого IK-триггеров, К-вход последнего из которых соединен с выходом третьего элемента И, первый вход которого соединен с прямым выходом первого IKтриггера, второй вход — с инверсным выходом второго IK-триггера и с вторыми

5 входами первого и второго элементов И, прямой выход пятого IK-триггера соединен с третьим входом первого элемента И, четвертый вход которого соединен с прямым выходом четвертого 1К-триггера и с третьим

10 входом второго элемента И, выход которого соединен с I-входом пятого IK-триггера.

Синхронный делитель частоты на 47 Синхронный делитель частоты на 47 Синхронный делитель частоты на 47 Синхронный делитель частоты на 47 

 

Похожие патенты:

Изобретение относится к импульсное технике и может использоваться в устройствах автоматики, вычислительной техники и в синтезаторах частот для деления частоты следования импульсов на пять

Изобретение относится к импульсной технике и может быть использовано для синхронного двоичного счета импульсных сигналов

Изобретение относится к дискретной и импульсной технике

Изобретение относится к импульсной технике и может быть использовано в автоматике , телемеханике и приборостроении в качестве двоичного реверсивного счетчика с программируемыми весовыми коэффициентами разрядов

Изобретение относится к импульсной технике и может быть использовано в автоматике , телемеханике и приборостроении в качестве двоичного реверсивного счетчика с программируемыми весовыми коэффициентами разрядов

Изобретение относится к импульсной технике и может быть использовано в автоматике , телемеханике и приборостроении в качестве двоичного реверсивного счетчика с программируемыми весовыми коэффициентами разрядов, Цель - расширение функциональных возможностей -достигается за счет введения формирователя 3 импульсов записи, шин 7.1-7.3 управления коммутаторов 2.1-2.3

Изобретение относится к импульсной технике и может использоваться в устройствах автоматики и вычислительной техники в синтезаторах частот

Изобретение относится к импульсной технике и может использоваться в устройствах вычислительной техники, в синтезаторах частот

Изобретение относится к автоматике и вычислительной технике и может быть использовано для организации обратного счета в частично развернутой форме кода Фибоначчи

Изобретение относится к импульсной технике и может использоваться при построении цифровых синтезаторов частоты, хронизаторов

Изобретение относится к импульсной и 'вычислительной технике и может быть использовано при построении счетчиков в системах слежения, регистрации событий, цифровой обработки данных

Изобретение относится к цифровой технике и может быть использовано для пересчета импульсов

Изобретение относится к автоматике, измерительной и вычислительной технике и может быть использовано дяя подсчета разности количества объектов (меток, рисок).движущихся относительно двух датчиков в' противоположных направлениях

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники.

Изобретение относится к импульсной технике и может использоваться в устройствах автоматики, характериографах, цифровых анализаторах, генераторах испытательных сигналов

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники , в устройствах синхронизации и в цифровых синтезаторах частот

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники , в устройствах синхронизации и в цифровых синтезаторах частот

Изобретение относится к цифровой вычислительной технике и может быть использовано для съема в коде Грея

Изобретение относится к устройствам разностного счета и может быть использовано для разностного счета предметов (обьектов

Изобретение относится к импульсной технике и предназначено для использования в синтезаторах частот, в системах ФАПЧ

Изобретение относится к импульсной технике и предназначено для использования в автоматических устройствах для деления изменяющегося во времени периода следования масштабных импульсов, угловых отметок и т.д., например, в аппаратуре диагностики карбюраторных двигателей, дизелей, турбин, насосов и т.д
Наверх