Устройство коррекции временных искажений

 

((9) (l 1) СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (ss)s Н 04 N 5/95.(г0ц80 2

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО. ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРЙГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ПАТЕНТУ. (21) 3267800/09 (22) 09.04.77 (31) 2385?01/24 (32) 17.07.76 (33) JP (46) 07.03.92. Бюл. № 9 (71) Сони Корп.орейшн (JP) . (72) Такеси Ниномия (J P) (53) 621.397(088.8) (56) Патент США ¹ 3860952. кл. Н 04 и 5/76, 1975.

Патент CUJA № 3900885, кл.- Н 04 N 5/76, 1975, (54) (57) 1,УСТРОЙСТВО КОРРЕКЦИИ ВРЕ-

МЕННЫХ ИСКАЖЕНИЙ, содержащее по - следовательно соединенные блок ввода информации, блок памяти и блок вывода информации, последовательно включенные блок управления и блок управления;па-. мятью,. выход которого подключен к управляющему входу блока памяти, генератор импульсов считывания, первый вход которого соединен с вторым выходом блока управления, а выход подключен к первому управляющему входу блока управления .па-. мятью, между вторым выходом блока ввода информации и первым входом:блока управления последовательно .включены синхро; селектор и генератор тактовых импульсов записи, второй вход которого соединен с выходом блока выделения сигнала всйыщки, первый вход которого соединен с входом синхроселектора, а второй — с выходом синхроселектора, причем первый выходтенератора тактовых импульсов записи подключен к второму . уп равляющему входу блока управления памятью, о т л и ч а ю щ е е с я тем, что, с целью повышения точности коррекции временных искажений. введены блок памяти погрешности развертки и блок йзмерения погрешности развертки, при этом второй, третий и четвертый. выходы генератора тактовых импульсов записи подключены соответственно к первому и второму входам блока измерения погрешности развертки и к первому входу блока памяти погрешности развертки, втОрой вход которого соединен с.выходом блока измерения погрешности развертки, группа управляющих входов блока памяти погрешности развертки соедийена с соответствующей группой выходов блока управления, а выход блока памяти погрешности развертки подключен к второму входу генератора импульсов считывания, при этом блок памяти погрешности развертки содержит цифровой сумматор, блок записи ошибки скорости, блок записи ошибки считывания. группу ключей записи, группу ключей считывания, группу элементов И, группу усилителей, группу конденсаторов, первый и второй ждущие мультивибраторы, элемент ИЛИ; первый и второй переключатели и клю4; причем группа управляющих входов блока памяти погрешности развертки состоит из первого, второго и третьего адресного входов, входа пускового сигнала и входа лбгического сигнала управления, первый адресный вход является входом блока записи ошибки считывания, выходы которого подключены к управляющим входам соответствующих ключей считывания, выходы которых объединены и соединены с первым входом первого переключателя, а выходы через соответствующие усилители подключены к выходам соответствующих ключей записи, к входам усилителей параллельно подключены соответствующие конденсаторы, а входы ключей записи объединены и соединены с вторым входом первого переключателя, третий вход которого является вторым входом блока памяти погрешности развертки, второй адресный вход которого является первым входом второго переклю1718744

25

35 чателя, выходы блока записи ошибки скорости через элементы И соединены с соответствующими управляющими входами ключей записи, вторые входы элементов И объединены и через элемент ИЛИ соединены с управляющими входами первого и второго переключателей и с выходом второго ждущего мультивибратора, вход которого через ключ подключен к входу пусковото сигнала, управляющий вход ключа является входом логического сигнала управления, третьим адресным входом является вход цифрового сумматора, выход которого подключен к второму входу второго переключателя, выход которого подключен к входу блока записи ошибки скорости, второй вход элемента

ИЛИ соединен с выходом второго ждущего мультивибратора, а выходом блока памяти

Изобретение относится к технике телевидения и может использоваться при видеозаписи и преобразовании стандартов, Цель изобретения — повышение точности коррекции временных искажений.

На фиг.1 приведена структурная электрическая схема устройства коррекции временных искажений; на фиг,2 и 3 структурные электрические схемы соответственно блока памяти погрешности развертки и генератора импульсов считывания.

Устройство коррекции временных искажений содержит блок 1 ввода информации, блок 2 памяти, блок 3 вывода информации, блок 4 управления памятью, блок 5 управления, синхроселектор 6, блок 7 выделения сигнала вспышки, генератор 8 тактовых импульсов записи, формирователь 9 импульсов, детектор 10 пропадания сигнала, блок

11 измерения погрешности развертки, блок

12 памяти погрешности развертки, генератор 13 импульсов считывания, синхрогенератор 14 и блок 15 памяти дефектов.

При этом блок 1 ввода информации содержит демодулятор 16, управляемый усилитель 17, элемент 18 выборки и хранения, усилитель 19 и аналого-цифровой преобразователь 20. Блок 3 вывода информации содержит буферный элемент 21 памяти, цифроаналоговый преобразователь 22 и смеситель 23.

Блок 12 (фиг.2) памяти погрешности развертки содержит цифровой сумматор 24, блок 25 записи ошибки скорости, блок 26 записи ошибки считывания, ключи 27 записи, ключи 28 считывания, усилители 29,.конденсаторы 30, элементы И 31, элемент ИЛИ

32, первый 33 и второй 34 ждущие мультипогрешности развертки являются объеду ненные выходы ключей считывания.

2. Устройство по п.1, о т л и ч а ю щ е и с я тем, что генератор импульсов считывания содержит последовательно соединейные генератор пилообразного напряжения, фазовый модулятор, мультивибратор, полосовой фильтр и.усилитель, и формирователь импульсов, выход которого является выходом генератора импульсов считывания, первым и вторым входами. которого являются соответственно второй вход фазового модулятора и первый вход генератора пилообразного напряжения, второй вход которого соединен с выходом инвертора; вход которого является входом сигнала синхронизации. вибраторы, первый 35 и второй 36 переключатели, ключ 37 и буферный усилитель 38, Генератор 13 импульсов считывания (фиг.3) содержит генератор 39 пилообразного напряжения, фазовый модулятор 40, мультивибратор 41, паласовой фильтр 42, усилитель 43, формирователь 44 импульсов и инвертор 45.

Устройство работает следующим обра-. зом, Входной видеосигнал подается на демодулятор 16 блока 1. Результирующий видеосигнал NTSC поступает через управляемый усилитель 17 на элемент 18 и далее через усилитель 19 на аналого-цифровой преобразователь 20.

Восстановленные видеосигналы NTSC поступают на синхроселектор 6, который осуществляет выделение сигналов синхронизации по горизонтали, а также на блок 7, который управляется выделенными сигналами горизонтальной синхронизации таким образом, чтобы выделить сигналы вспышки из видеосигналов NTSC. Выделенные указанным образом сигналы синхронизации по горизонтали и сигналы вспышки подаются на генератор 8, который формирует синхронизирующие импульсы записи WRCK высокой частоты (примерно 10,74 мкГц), т,е. частоты, которая в три раза превышает частоту f с цветовой поднесущей сигналов

NTSC, причем их частота или скорость.повторения и фаза изменяются согласно с изменениями частоты и фазы сигналов синхронизации по горизонтали, а также сигналов вспышки, выделенных из входных видеосигналов и зависящих от ошибок оси времени в указанных входных сигналах.

1718744

Разделенные сигналы синхронизации по горизонтали поступают на формирователь 9, который формирует импульсы записи Ф/ЯТ на заранее заданных интервалах. например, в начале каждого горизонтального или линейного интервала входных видеосигналов в том случае, если цифровая информация, соответствующая одному горизонтальному или линейному интервалу, должна быть записана в блок 2 памяти.

Импульсы пуска записи WST, а также синхронизирующие импульсы записи

WRCK подаются на блок 5 управления, который управляет работой блок 4 управления памятью, обеспечивая селективное выполнение операций записи и воспроизведения.

Чтобы определить скорость синхронизации, с которой преобразованная в цифровую форму информация считывается из блока 2 памяти, имеется синхрогенератор

14, который формирует несущий сигнал фиксированной или стандартной частоты, например стандартной частоты f с цветовой поднесущей 3,58 мгГц для цветных видеосигналов NTSC, подавая указанный сигнал на генератор 13 импульсов считывания,:

Синхронизирующие импульсы считывания RCK поступают также на буферный элемент 21 памяти, который принимает преобразованную в цифровую форму информацию, последовательно считываемую из.блока 2, а также на цифроаналоговый .преобразователь 22, который вводится в работу для обратного преобразования цифрового выходного сигнала в аналоговую форму. Аналоговый выходной сигнал подается затем на смеситель 23, в который поступает также сигнал несущей стандартной частоты от синхрогенератора 14 и который вводится в действие для суммирования с выходным сигналом цифроаналогового преобразователя 22 сигнала вспышки и состав- ных синхронизирующих сигналов, которые предварительно выделены из входных видеосигналов, Для коррекции изменяющихся временных ошибок, которые могут иметь место во входных видеосигналах, устройство дополнительно определяет ошибку скорости генератора 8 в течение периода записи, а затем подает сигнал ошибки скорости в блок 12 памяти с помощью блока 11 измерения, Блок 12 памяти, управляемый блоком 5 управления, запоминает ошибку скорости, определенную в течение периода записи, а в течение периода считывания из блока 12 памяти подается соответствующий корректирующий сигнал ошибки скорости на синхрогенератор 14, где происходит модуляция выходного сигнала генератора 13 (импульcoo RCK), соответствующая полному и".;,л" чению или компенсации ошибок скорости.

Таким образом, синхронизирующие .

40 пульсы считывания RCK, имеющие стандартную частоту в начале и конце каждого периода считывания, могут претерпевать изменения по фазе в течение указанного периода считывания.

Устройство коррекции снаб>кено детектором 10 пропадания сигнала, который формирует соответствующий сигна45 котором хранится информация, относящаяся к дефектам во входных видеосигнал:x н использующаяся затем для выбора последовательно считывания из блоков 2 и 1 пэмяти, а также для записи в последние видеоинформации, свободной от пропадания, таким образом, чтобы исключить указанное пропадание из видеосигналов с откорректированной осью времени.

Ошибка скорости, измеряемая в блоке

11, поступает на вход первого переключателя 35 (фиг.2), который подает сигнал ошибки скорости на буферный усилитель 38. Первый

35 переключатель переводится в положение, соответствующее замыканию входа А только во время перезаписи в блоке 2 по сигналу перезаписи PRWRA видеоинформации, идентифицированному око нчател ьн ы м адресом считывания FDRA. Ключ 37 замыкается в результате наличия высокого уровня ("1") логического выходного сигнала LG нэ

10 входе второго ждущего мультивибратора

34, Ждущий мультивибратор 34 формирует выходной сигнал относительно высокого уровня "1" с длительностью примерно 20 l5 мкс. Указанный выходной сигнал подается на первый переключатель 35 для его перевода в положение, соответствующее замыканию контакта А, и второй переключэтел

36, подвижный контакт которого в нормаль20 ном режиме работы занимает положение Б (фиг.2), на который подается сигнал от цифрового сумматора 24, Подвижный контакт второго переключателя 36 соединен с блоком 25.

Во время выполнения операции записи в блок 2 памяти, идентифицированный по адресу WRA, блок 25 подает соответствующий управляющий сигнал на один из элементов И 31. Импульс длительностью 40 мкс, поданный через второй ждущий муль30 тивибратор 34 и элемент ИЛИ 32 к всем элементам И 31, замыкает соответствующий ключ 27 записи. После замыкания в .бранного из ключей 27 сигнал ошибки скорости, измеренный в блоке 11, подается через буферный усилитель 38 и ключ 27 на

50 пропадания, подаваемый в блок 5 управления, а также в блок 15 памяти дефектов, в

1718744 соответствующий конденсатор 30 и усилитель 29.

Таким образом, во время выполнения операции записи цифровой видеоинформации в блок 2 памяти сигнал об ошибке скорости развертки записывается в следующем интервале записи. в соответствующий конденсатор 30.

Для считывания информации об ошибке скорости в процессе выполнения нормальной операции считывания из блока 2 памяти предусмотрена подача окончательного адреса считывания на блок 26, Блок 26 может формировать сигналы управления, обеспечивающие селективное замыкание нормально разомкнутых ключей.. 28,. расположенных между выходами буферных усйлителей 29 и выходом блока 12.

В генераторе 13 импульсов считывания имеется генератор 39 пилбобразного напряжения, на который поступает сигнал ошибки скорости с выхода блока 12. Далее команда считывания RCD поступает на инвертор 45, выход которого соединен с генератором 39 таким образом, что выходной сигнал последнего остается равным нулю в течение ийтервала времени, когда выходной сигнал инвертора 45 имеет высокий уровень("1"), т.е. втечение интервалов времени между последовательными командами считывания RCD. Сигнал поднесущей $С, например, имеющий частоту 3,58 мгГц в случае обработки цветного видеосигнала NTSC, 5 поступает от синхрогенератора 1.4 на фазовый модулятор 40, предназначенный для модуляции по фазе в соответствии с выходным сигналом генератора 39 пилообразного напряжения..

10 Модулированный по фазе сигнал поднесущей подается на мультивибратор 41, который формирует соответственно модулированный по фазе сигнал прямоугольной формы, а также его гармоники. Вы15 ходной сигнал мультивибратора подается на полосовой фильтр 42, который. настроен на третью гармонику сигнала поднесущей

$С так, что модулированный по фазе выходной сигнал полосового фильтра 42 имеет

20 частоту, например, 10,74 мгГц, Выходной сигнал полосового фильтра 2 подается через усилитель 43 на формирователь 44 импульсов с целью. получения требуемых синхронизирующих импульсов считывания

25 RCK, модулированный величиной ошибки скорости и определяющих скорость синхронизации, с которой преобразованная в цифровую форму видеоинформация считывается из блока 2 памяти.

1718744

1718744

Составитель А.Юдин

Техред.М.Моргентал

Редактор И. Шулла

Корректор М.Максимишинец

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101

Заказ 893 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Устройство коррекции временных искажений Устройство коррекции временных искажений Устройство коррекции временных искажений Устройство коррекции временных искажений Устройство коррекции временных искажений Устройство коррекции временных искажений 

 

Наверх