Преобразователь кода азимута

 

Изобретение относится к вычислительной технике и предназначено для использования в устройствах отображения информации метеорадиолокатора в качестве преобразователя двоичного усеченного 25 кода азимута антенны в число-импульсный код (сигналы нулевого азимута и единичного приращения азимута) и азимутальные импульсы 90°, 45°, 30°, 10° и 5°. Целью изобретения является упрощение и дополнительное формирование импульсов азимута 90°, 45° и 10° за счет работы с усеченным кодом азимута. Устройство содержит регистр 9, счетчик 10, компараторы 15 и 16 и первый элемент 11 И. Новым является то, что преобразователь содержит первый 1, второй 2, пятый 3, четвертый 4, третий 5, шестой б, седьмой 7 и восьмой 8 элементы ИЛИ, элемент И-НЕ 17, шифратор 18, элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 19 и 20, триггеры 21-23 2 ил., 1 табл. Лог О pif 1

СОЮЗ СОВЕТСКИХ социАлистических

РЕСПУБЛИК

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ . К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

1 . (21) 4786804/24 (22) 29,01.90 (46) 15,08.92, Бюл. ¹ 30, (71) Конструкторское бюро Торизонт" (72) E. Ф. Киселев и О, А. Быкова (56) Авторское свидетельство СССР № 1536375, кл, 6 06 F 7/548, 1988.

Авторское свидетельство СССР

% 988089, кл. G 06 F 7/548, 1981 (прототип). (54) ПРЕОБРАЗОВАТЕЛЬ КОДА АЗИМУТА (57) Изобретение относится к вычислительной технике и предназначено для использования в устройствах отображения информации метеорадиолокатора в качестве преобразователя двоичного усеченного

ЯЛ,1755276 А1 кода азимута антенны в число-импульсный код (сигналы нулевого азимута и единичного приращения азимута) и азимутальные импульсыы 90, 45, 30, 10 и 5 . Целью изобретения . является упрощение и дополнительное формирование импульсов азимута 900, 45 и 10 за счет работы с усеченным кодом азимута. Устройство содержит регистр 9, счетчик 10, компараторы

15 и 16 и первый злемент 11 И. Новым является то, что преобразователь содержит первый 1, второй 2, пятый 3, четвертый 4, третий

5, шестой 6, седьмой 7 и восьмой 8 элементы

ИЛИ, злемент И-НЕ 17, шифратор 18, элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 19 и 20, триггеры 21-23, 2 ил., 1 табл.

1755276

Изобретение относится к вычислительной технике и предназначено для использования в устройстве отображения информации (УОИ) импульсного метеорадиолокатора (МРЛ) в качестве преобразователя двоичного усеченного кода азимута антенны в число-импульсный код(импульсы нулевого направления и приращения положения антенны МРЛ по азимуту) и азимутальные импульсы 90, 45, 30, 10 и 5О, В структуре УОИ МРЛ, можно выделить ряд составных частей, в их числе векторный индикатор, имеющий входы управления положением и яркостью луча его электроннолучевой трубки (ЭЛТ), пульт управления, устройство интерфейса, генераторы напряжений разверток для управления положением луча ЗЛТ индикатора, формирователь видеоимпульсов изображения для управления яркостью луча ЭЛТ индикатора, запоминающее устройство оперативной и постоянной информации, микропроцессор для выполнения всех требуемых арифметических и логических операций, преобразователь кода азимута, устройство программного управления, устройство синхр. изации и временных программ, устройство имитации и контроля и шины данных (ШД), адреса (ША) и управления (ШУ), с помощью которых производится передача информации в процессе функционирования

УОИ.

Работа УОИ в MPJt организована по периодам-циклам Т, каждый из которых состоит из периода Тпх прямого и периода То> обратного ходов таких, что . ТО ТПХ + ТОХ /10, где fo — частота импульсов запуска УОИ.

В течение каждого То осуществляются прием параллельного или последовательного двоичного кода азимута отазимутального датчика антенны и соответствующие операции преобразования принятого кода, причем в течение каждого Т«происходит отображение первичной информации МРЛ в процессе формирования линии развертки азимут-дальность по текущему коду дальности и по коду азимута, принятому в предыдущем То. а в течение Т х сначала осуществляется отображение вторичной информации МРЛ, а затем производится подготовка УОИ для отображения первичной информации МРЛ в последующем Т с помощью кода азимута, поступившего на

УОИ в текущем То.

Если частота fp, изменения кода А азимута А и частота fc связаны соотношением

fA>fo (1) то при вращении антенны код А за период

То может измениться более, чем на один квант, Поэтому для случая (1) без принятия специальных мер линии масштабной азимутальной сетки, видеосигналы которой генерируются формирователем видеосигналов

5 изображения по азимутальным импульса 30 и 10О (или 5 ), будут отображаться нерегулярно.на экране индикатора УОИ, что не допускается требованиями, предъявляемыми к информационным моделям, формируе10 мым на экране УОИ.

Известен преобразователь; содержащий датчик прямого и инверсного кода угла, коммутатор кодов, компаратор, элемент

ИЛИ-НЕ, блок памяти, болк формирования

15 признаков меток, блок синхронизации и блок управления, Основным недостатком преобразователя является то, что он имеет недостаточные функциональные возможности, поскольку

20 не вырабатывает число-импульсный код азимута и формирует азимутальные импульсы без учета соотношения (1).

Наиболее близким по технической сущности к предлагаемому является цифровой

25 преобразователь координат, содержащий регистр, счетчик, коммутатор, блок памяти, элементы 2 И-ИЛИ, регистр меток, генератор серии импульсов, два компаратора, элемент И, ключи, элемент ИЛИ-НЕ, вход

30 последовательного (2+ n) разрядного двоичного кода азимута, входы синхронизации и выходы число-импульсного кода и азимутальных импульсов 30 и 5О.

Основны л недостатком преобразовате35 ля является его сложность, обусловленная тем, что он функционирует по содержащемуся в регистре полноразрядному коду азимута, являющегося информационно-избыточным для выполнения преобразовате40 лем его функций, Кроме того, частью указанного недостатка преобразователя является наличие в нем блока памяти, имеющего при и = 10 четыре адресных входа и девять информационных выходов. Это, на45 пример, при реализации блока памяти на интегральных схемах (ИС) 556РТ4, требует для изготовления преобразователя наличия специальной аппаратуры для программирования ИС его блока памяти.

Цель изобретения — упрощение преобразователя и дополнительное формирование им импульсов 90, 45 и 10 за счет работы с усеченным (2 + К) — разрядным двоичным

55 кодом азимута, образованным первым и третьим старшими разрядами и К 2 младшими разрядами (2 + и) разрядного кода А азимута А с весом старшего разряда 180, На фиг. 1 приведена функциональная схема преобразователя; на фиг, 2 — функци1755276 ональная схема шифратора для реализации преобразователя при n = 10 и К = 2.

Преобразователь (фиг. 1) содержит первый 1, второй 2, пятый 3, четвертый 4, третий

5, шестой 6, седьмой 7и восьмой 8 элементы 5

ИЛИ„четырехразрядный регистр 9, девяти- разрядный счетчик 10, первый 11, четвертый 12, третий 13, и второй 14 элементы И, первый 15 и второй 16 компараторы, элементы 17 И-НЕ, шифратор 18, первый 19 и 10 второй 20 элементы ИСКЛЮЧАЮЩЕЕ.

ИЛИ, три триггера с первого 21 по третий 23 соответственно, первый 24 и второй 25 тактовые входы, вход кода азимута, образован-. ный одноразрядными входами 26 и 27 и 15 двухразрядным входом 28, вход 29 задания режима, выходы 30, 31 и 32 первого старшего, второго старшего и двух младших разря- дов регистра 9 соответственно, выходы 33 группы старших разрядов счетчика 10, вы- 20 ход 34 младшего разряда выходов 33, вторую 35 и первую 36 группы выходов младших разрядов счетчика 10, второй 37 и первый 38 выходы шифоатора 18, Причем первый информационный вход 26 соединен 25 с входом последовательного кода и с первым информационным входом регистра 9, у которого управляющий вход и остальные информационные входы соединены с входом 29 и с входами 27, 28 соответственно, 30

Выход 30 регистра 9 соединен с информационным входом первого триггера 21 и с вторым входом первого элемента 1 ИЛИ, первый вход которого соединен с инверсным выходом первого триггера 21, Выход 31 35 регистра 9 соединен с информационным входом второго триггера 22 и с вторым входом первого элемента 19 ИСКЛЮЧАЮЩЕЕ

ИЛИ. Тактовый вход 24 соединен с синхронизирующим входом регистра 9. Тактовый 40, вход 25 соединен с вторым входом второго элемента 2 ИЛИ и с синхронизирующим входом третьего триггера 23, информационный вход которого соединен с шиной "0" преобразователя, а прямой 45 выход соединен с вторым входом первогО элемента 11 И. Выход 32 регистра 9 соединен с первым входом первого компаратора "

15, прямой выход признака равенства которого соединен с первым входом второго 50 элемента 2 ИЛИ. Второй вход второго компаратора 16 соединен с первым выходом 38 шифратора 18, вход которого соединен с выходами 33 счетчика 10, вторая 35 и первая

36 группы выходов младших разрядов кото-- 55 рого соединены с первым входом второго компаратора 16. Группа выходов 36 счетчика 10 соединена с вторым входом первого компаратора 15 и связана через элемент 17

И-НЕ с вторым входом пятого элемента 3

ИЛИ. Первый вход четвертого элемента 4

ИЛИ соединен с выходом первого элемента

19 ИСКЛЮЧАЮЩЕЕ ИЛИ, первый вход которого соединен с вторым входом третьего элемента 5 ИЛИ, с первым входом второго элемента 20 ИСКЛЮЧАЮЩЕЕ ИЛИ и с инверсным выходом второго триггера 22. Выход первого элемента 11. И соединен с входом установки в "0" счетчика 10 и с третьим входом второго элемента 2 ИЛИ, выход которого соединен со счетным входом счетчика 10, с первым входом пятого элемента 3

ИЛИ и с первым входом шестого элемента

6 ИЛИ, второй вход которого соединен с инверсным выходом признака равенства второго компаратора 16, Выход третьего элемента 5 ИЛИ соединен с вторыми входами четвертого 12 и третьего 13 элемейтов И.

Выход четвертого элемента 4 ИЛИ соединен с третьим входом первого элемента 1 ИЛИ, с входом установки в "1" третьего триггера

23, с первым входом второго элемента 14 И и с первыми входами третьего элемента 5

ИЛИ и первого элемента 11 И. Выход 34 младшего разряда группы выходов 33 счетчика 10 соединен с вторым входом второго элемента 20 ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого соединен с вторым входом седьмого элемента 7 ИЛИ, выход которого соединен с первым входом третьего элемента 13

И и с вторым входом восьмого элемента 8

ИЛИ, Выход шестого элемента 6 ИЛИ соединен с первым входом седьмого элемента

7 ИЛИ и с вторым входом второго элемента

14 И. Второй выход 37 шифратора 18 соединен с первым входом восьмого элемента 8

ИЛИ, выход которого соединен с первым входом четвертого элемента 12 И. Выход пятого элемента 3 ИЛИ соединен с вторым входом четвертого элемента 4 ИЛИ и с синхронизирующими входами первого 21 и второго 22 триггеров„а выходами с преобразователей импульсов нулевого направления азимута и"импульсов единичных приращений двоиччого кода азимута и азимутальных импульсов 90, 45, 30, 10 и 5 являются выходы первого 1 и второго 2 элементов ИЛИ и выходы. третьего элемента 5

ИЛИ, четвертого элемента 4 ИЛИ, четвертого элемента 12 И, третьего элемента 13 И и второго элемента 14 И соответственно.

Шифратор 18 (фиг. 2) содержит дешифратор 39, элемент 40 И-Н Е, три элемента 41, 42, 43 НЕ, два элемента 44 и 45 И и функционирует согласно таблице истинности.

Преобразователь (фиг. 1, 2} реализован на ИС серии 533 для к = 2 и и = 10 так, что регистр 9 выполнен в виде ИС 533 ИР11, счетчик 10 содержит две ИС 533 ИЕ5 и Dтриггер в качестве младшего разряда. счет1755276

А= А 2, = — 1. (3) чика 10, О-триггер счетчика 10 и триггеры

21, 22 и 23 выполнены на двух ИС 533 ТМ2, Компаратор 15 содержит два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и элемент ИЛИ-НЕ, Компаратор 16 содержит два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент ИЛИ-НЕ, ИС

533 СП1 и элемент Н Е. Дешифратор 39 представляет собой ИС 533 ИД7, а остальные составные части преобразователя, включая комбинационные элементы компараторов 15 и 16 и блока 18, выполнены на соответствующих ИС серии 533, Обозначим на входах и выходах преобразователя и его узлов через Ф, П, П и И соответственно коды, прямые потенциальные сигналы, инверсные потенциальные сигналы и инверсные импульсы (прямых импульсов в преобразователе не вырабатывается) так, что после каждой из этих букв стоит номер входа преобразователя или выхода его узла, или номер самого узла, нап ример, Ф28, П29, П37 и Й24 обозначают код на входе 28, прямой потенциальный сигнал на входе 29, инверсный потенциальный сигнал на выходе 37 и инверсный импульс на входе

2-". соответствен но, Кроме того, обозначим ПЗО = А-1, П31

А1, ФЗ2 = A910, П21 = В-1; П22 = B1, Ф10 =

ФЗЗ Ф35 Ф36 = B2BÇB4B586B7BBB9B10 (где ФЗЗ = В2ВЗВ4, Ф35 = В5В6В7В8, Ф36

= В9В10), П34 = В4, Ф38 = В5С6С7С8С9С10 (где А — разрядная цифра "О" или "1"! — того разряда кода азимута, содержащегося в регистре 9; Bi — разрядная цифра кода В азимута, восстанавливаемого триггерами 21 и

22 и счетчиком 10 в процессе функционирования преобразователя; Ci — разрядная цифра кода С кратного узлу 5 (см. табл. истинности) угла, не совпадающего с углом (азимутом) 45, N (где N = О, 1, 2,...). Причем на фиг, 1 над наклонной чертой, пересекающей шины кодов Ф28, ФЗ2, ФЗЗ, Ф35, Ф36, Ф38, в круглых скобках проставлены разрядности этих кодов.

В процессе функционирования преобразователя изменение информации в регистре 9, счетчике 10 и триггерах 21, 22 и 23 производится по положительным фронтам импульсов И24, И2, ИЗ, ИЗ и Й25 соответственно, а установка в "1" триггера 23 и в "О" счетчика 10 осуществляется непосредственно по Й4= О и П11 = 1 соответственно.

Временные программы поступления на преобразователь импульсов И 24 и И25, сигналов П26 и П27 и кода Ф 28 определяют его функционирование во времени так, что в его работе можно выделить следующие три режима: режим ожидания; режим ввода; режим преобразования.

Чередование режимов работы преобразователя (т,е. взаимосинхронизация его входных импульсов и сигналов) обеспечивается в УОИ устройством синхронизации и

5 временных программ и устройством программного управления, С учетом изложенного работу преобразователя (фиг. 1, 2) можно описать следующим образом.

10 В режиме ожидания на входах 24 и 25 импульсы тактирования преобразователя отсутствуют, а в его памяти содержится информация, обусловленная предысторией его работы.

15 В режиме ввода на преобразователь поступает импульс И24 = О записи при ПИ29 =1 или четыре импульса Й24 = 0 сдвига при П

29 = О и 2 + К = 4 — разрядный двоичный усеченный код азимута

20 Аус = П26П27Ф28 = А-1А1А9А10 (2) в виде параллельного кода с входов 26, 27 и 28 при П29 = 1 или последовательного кода с входа 26 при П29 = О, соответствующий 2+ и = 12 — разрядному полному двоич25 ному коду

30 определяющему азимут (угол) в градусах согласно выражению

А =- 90" А, (4) где At — разрядная цифра "О" или "1" i — того (I = -1,0,1,2,..., n) разряда кода А азимута А.

В преобразователе соотношение (1) учтено тем, что период Т0 частоты выполнения: режима ввода(или режима преобразования, выполняемого в течение каждого То после режима ввода) и скорость изменения кода А таковы, что за время Т, код (3) может изменится не более, чем на

М = 2" — 1 = 3 (5) квантов, а режим преобразования со4„стоит в подаче на преобразователь импульсов И25 = О, число которых равно

Чи25=М+1 =2 =4,,(6)

В режиме преобразования перед поступлением очередного И25 = О компаратор

15 сравнивает коды Ф32 = A9A10 и Ф36 =

В9В10 и вырабатывает сигнал

О при Ф32 A Ф36

П 15 = 1 при Ф32= Ф36, (7) по коду ФЗЗ = В2ВЗВ4 шифратор 18 вырабатывает сигнал

П 37= В2 BÇ В4 V В2 BÇ В4 (8) разрешения формирования азимутального импульса 30 не кратного 90 и код Ф38 =

С5С6С7С8С9С10, определяющий младшие разряды кода С= В-1

1755276

B0B1g2B3B4C5C6C7C8C9C10 угла С =

=90 С, кратного 5 и не кратного 45 . Причем код Ф38 сформирован шифратором 18 согласно таблице истинности так, что угол

С = 90, кратный 5, определен с недостат- 5 ком в единицу младшего разряда, имеющую вес 90 .2 ", а компаратар 16 сравнивает код

Ф38 с кодом Ф35Ф36 и вырабатывает сигнал П16 в соответствии с выражением

1 О при Ф38 = Ф35Ф36 10

П16= }1 при Ф38 < Ф35Ф36, (9)

По каждому И 25 = О преобразователь формируют выходные импульсы (И1 — импульс нулевого азимута; И2 — импульсы единичных приращений кода азимута за 15 период То с весом каждого импульса 90 2 ";

И5, И4, И12, Й13, И14 — азимутальные импульсы 90, 45, ЗО, 10 и 5 соответственно) в соответствиис выражениями

И1 = ПЗО П21 И4 20

И2 = Й25 .П15 .П11

Й5 = И90 = И4 П22 = И4 .В1

Йа = Иаал = И2 (A 1+ В1} В9 В10 и - » - . шгнмнн

И1З=И1(Р=VI5VN2 B1+ B4) П16(10) 25

И14=И5 =И4ЧИ2 П16

В выражениях (10) учтено, ч1о В1 = П22, В4 — П34, А1 + В1 = А1 + В1 = П19 является лиаерснмм сигналом рнера шенин формирования азимутального импульса 45 ; В1+ В4 30

- П20 является инверсным сигналом разрешения формирования азимутального импульса 10 (то, что это так можно увидеть иепосредственно М3 таблицы истинности), не кратного 90О; П16 является инверсным сигналом разрешения азимутального импульса 5О, не кратного 45О, а П15 является прямым сигналом запрещения формирования импульсов единичных приращений кода азимута. 40

После окончания каждого Й2 = О содер- . жимое счетчика 10 увеличивается на "1", по ркончанию каждого ЙЗ = И2 В9 В10 = О триггеры 21 и 22 устанавливаются в состояиия П21 = ПЗО = А-1 и П22 = П31 = А1 соответственно, непосредственно по И4 = О триггер 23 устанавливается в состояние П23 = 1; а после окончания каждого И4 = О элемент

11 вырабатывает сигнал П11 = П23 И4 = 1, 50 устанавливающий в иО" счетчик 10 и запрещающий работу элемента 2 по третьему входу. По окончанию очередного И25 = О, следующего после И4 = О, триггер 23 переключается в состояние П23 = О, а элемент 11 вырабатывает сигнал П11 = О разрешения работы элемента 2, начиная с нулевого состояния счетчика 10, Следовательно, в установившемся режиме работы и при соблюдении условий (5) и (6) после окончания каждого режима преобразования триггера 21 и 22 содержит информацию о первом (для = -1) и третьем (для I = 1 (см. (3)) старших разрядах поступившего на преобразователь кода азимута в режиме ввода, т.е. П21 = А-1, П22 = А1, а в счетчике 10 содержится информация об (и-1) младшем разряде восстановленного кода азимута, т.е, Ф10 = B2BÇ ... Bn = А2АЗ „, An. При включении преобразователя или при случайном его сбое вход в установившийся режим преобразования происходит с помощью И4 = И45 .

Таким образом, данный преобразователь функционирует так, что по введенному параллельному (при П29 = 1) или последовательному (при П29 = 0) усеченному двоичному (2 + К) — разрядному коду азимута вырабатывает число — импульсный код азимута (И1 и Й2) и азимутальные импульсы 90, 45, ЗО, 10 и 5 (см, (10).

Преимущество преобразователя перед прототипом заключается в том, что он проще прототипа и по сравнению с ним имеет более широкие функциональные возможности за счет дополнительного формирования импульсов 90, 45 и 10О. Это преимущество обусловлено тем, что в сравниваемых объектах функционирование осуществляется по (2+ К) = 4 разрядному и (2 + и) =- 12 — разрядному кодам их регистров соответственно.

Формула изобретения

Преобразователь кода азимута, содержащий регистр, счетчик, два компаратора и первый элемент И, причем первый тактовый вход преобразователя соединен с синхронизирующим входом регистра, о т л и ч а юшийся тем, что, с целью упрощения и дополнительного формирования импульсов азимута 90, 45, 10о за счет работы с усеченным кодом азимута, преобразователь содержит шифратор, три элемента И, восемь элементов ИЛИ, элемент И-НЕ, два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, три триггера, причем вход азимута преобразователя соединен с соответствующими информационными входами регистра, вход задания режима ввода преобразователя соединен с управляющим входом регистра, выходы старших разрядов регистра соединены с информационными входами первого и второго триггеров соответственно, инверсные выходы которых соединены с первым входом первого элемента ИЛИ и первым входом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соответственно, вторые входы первого элемента ИЛИ и первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединены с выходами соответствующих старших разрядов регистра, выходы младших разрядов которого соединены с первым входом первого компаратора, выход признака равенства которого соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с вторым тактовым входом преобразователя и объединен с синхронизирующим входом третьего триггера, информационный вход которого соединен с входом логического нуля преобразователя, а выход установки объединен с третьим входом первого элемента

ИЛИ, первым входом первого элемента И, второго элемента И и третьего элемента . ИЛИ и соединен с выходом четвертого элемента ИЛИ, первый вход которого соединен с выходом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход четвертого элемента

ИЛИ объединен с синхронизирующими входами первого и второго триггера и соединен с выходом пятого элемента ИЛИ, первый вход которого соединен с выходом второго элемента ИЛИ и объединен с первым входом шестого элемента ИЛИ и счетным входом счетчика, вход сброса которого объединен с третьим входом второго элемента ИЛИ и соединен с выходом первого эл .-мента И, второй вход которого соединен с выходом третьего триггера, второй вход пятого элемента ИЛИ соединен с выходом элемента И-НЕ, входы которого объединены с BTapbIM входом первого компаратора и соединены с выходами младших разрядов первой группы счетчика, первая и вторая группы выходов младших разрядов соединены с первым входом второго компаратора, второй ход которого соединен с первым выходом шифратора, входы которого соединены с выходами старших разрядов группы

5 счетчика, выход признака неравенства второго компаратора соединен с вторым входом шестого элемента ИЛИ, выход которого соединен с вторым входом второго элемента И и первым входом седьмого элемента

10 ИЛИ, второй вход которого соединен с выходом второго элемента ИСКЛЮЧАЮЩЕЕ

ИЛИ, первый вход которого объединен с вторым входом третьего элемента ИЛИ и соединен с йнверсным выходом второго

15 триггера, второй вход второго элемента

ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с выходом младшего разряда группы выходов старших разрядов счетчика, второй выход шифратора соединен с первым входом восьмого эле20 мента ИЛИ, выход седьмого элемента ИЛИ соединен с вторым входом восьмого элемента ИЛИ и первым входом третьего элемента И, выход восьмого элемента ИЛИ соединен с первым входом четвертого эле25 мента И, второго вход которого объединен с вторым входом третьего элемента И и соединен с выходом третьего элемента ИЛИ, выходы первого — четвертого элементов

ИЛИ, четвертого, третьего, второго элемен30 тов И "îåäèíåíû с выходами соответственно нулевого азимута, единичного приращения азимута, импульсов 90, 45, 30, 10 и 5 преобразователя, 7аблоцб ис.т ийпгжу

1755276

Техред M,Moðãåíòàë Корректор С,Лисина

Редактор И.Касарда

Производственно-издательский комбинат "Патент", r. Ужгород, ул.Гагарина, 1О1

Заказ 2894 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Преобразователь кода азимута Преобразователь кода азимута Преобразователь кода азимута Преобразователь кода азимута Преобразователь кода азимута Преобразователь кода азимута Преобразователь кода азимута 

 

Похожие патенты:

Изобретение относится к цифровой вычислительной технике и может быть использовано при построении цифровых вычислительных машин специального назначения , в частности для вычисления спектра фаз по комплексным коэффициентам Фурье

Изобретение относится к автоматике и вычислительной технике и может быть использовано в специализированных вычислительных средствах, информационно-измерительных системах и в радиоэлектронных устройствах

Изобретение относится к вычислительной технике, предназначено для формирования кодов прямоугольных координат круговой развертки с программируемыми началом и длиной и кодов прямоугольных координат знакомест символов с программируемыми размерами и может быть использовано при построении функционально ориентированного процессора управления векторным или растровым электронно-лучевым индикатором устройства отображения информации сложной информационной системы типа метеорадиолокатора

Изобретение относится к области вычислительной техники и может быть использовано в геодезических трилатерационных системах для преобразования пространственных координат и является усовершенствованием устройства по авт.св

Изобретение относится к вычислительной технике, в частности к устройствам для выполнения математи-ческих операций в двоичном представлении , и может быть применено в качестве спецпроцессора в комплексе с .вычислительной машиной для оперативного вычисления гиперболических функций у shx и z

Изобретение относится к вычислительной технике и может найти применение в телеметрических информационно-измерительных системах и вычислительно-управляющих комплексах

Изобретение относится к вычислительной технике и может быть использовано в специализированных вычислителях

Изобретение относится к цифровой вычислительной технике и может быть использовано для аппаратурной реализации как тригонометрических, так и гиперболических функций синуса и косинуса

Изобретение относится к автоматике и информационно-вычислительной технике и может быть использовано для расчета прямых тригонометрических функций

Изобретение относится к вычислительной технике, а именно к устройствам преобразования координат, и может быть использовано в специализированных вычислителях при преобразовании адресов телевизионного дисплея

Изобретение относится к вычислительной технике, системам технического зрения, тренажерам различного назначения, а также может быть использовано в телевизионной технике

Изобретение относится к вычислительной технике и может быть использовано при моделировании динамики и управления полетами летательных аппаратов

Изобретение относится к вычислительной технике и может быть использовано в арифметических устройствах для вычисления трансцедентных функций в цифровых моделирующих, управляющих и вычислительных системах как общего, так и специального назначения

Изобретение относится к вычислительной технике и другим областям, связанным с необходимостью преобразования координат сигнала, например в устройствах регулирования фазы

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в геодезических системах для преобразования пространственных координат

Изобретение относится к вычислительной технике, в частности к устройствам для выполнения математических операций в двоичном представлении, и может быть применено в качестве спецпроцессора в комплексе с вычислительной машиной для оперативного вычисления функций у sin x; z cos x

Изобретение относится к вычислительной технике и может быть использовано при создании бесплатформенных инерциальных систем, входящих с состав систем автоматического управления высокоманевренными судами, объектами авиационной техники, изделиями ракетно-космической техники и космическими аппаратами в частности, а также мобильными робототехническими комплексами, особенностью которых является обеспечение работоспособности в экстремальных условиях. Техническим результатом является повышение быстродействия матричных вычислений. Устройство содержит блок микропрограммного управления, два блока матричных нейропроцессоров, операционное устройство, матричное запоминающее устройство, источник вторичного электропитания, блок связи, запоминающее устройство санкционированного доступа, датчик внешнего воздействия. 22 з.п. ф-лы, 20 ил.
Наверх