Распределитель импульсов

 

Изобретение относится к импульсной технике и может использоваться для формирования интервалов времени в аппаратуре автоматики и телемеханики. Распределитель импульсов содержит триггер 1, N интегрирующих цепей 2.1-2.N, дешифратор 6, N-1 диодно-резистивных цепей 7.1-7.N-1. 1 ил.1

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)5 Н 03 К 17/62

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) ОПИСАНИЕ ИЗОБРЕТЕНИЯ ..

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4844713/21 (22) 25,06.90 (46) 07,12.92, Бюл, N.. 45 (71) Киевский научно-исследовательский институт гидроприборов (72) B. П. Бакалинский и Л. Г, Хлонь (56) Майоров С, А. и др. Принципы организации цифровых машин. — Л.: Машиностроение, 1974, с. 279.

Авторское свидетельство СССР

ЕЬ 487499.„.. Ы„„1780181 А.1 (54) РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ (57) Изобретение относится к импульсной технике и может использоваться для формирования интервалов времени в аппаратуре автоматики и телемеханики. Распределител ь импульсов содержит триггер 1, N интегрирующих цепей 2.1 — 2.М, дешифратор 6, N-1 диодно-резистивных цепей 7.1 — 7Л-1. 1 ил.

1780101

Соста!>!!таль А, Чаховский

Гехра,(М,Моргантал Корректор М, Демчик

;1 ...аэ I-141 Т!и раж ПодпиСНОа

i(f1(1!4Г114! f с-.чдарств(>нно(о кг . Н(ага Ро и обретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Г аушская наб., 4/5

Г1роизводс-ве. «-,о-издатальск:f. > комбина i Патент", Г. Ужгород, ул. Гагарина, 101

Изобретен>ле относится к импульсной те>(нике и может быть использовано для форг пгрования интервалов вреMQ)ill B аг,паратура автоматики Li теламеханик(л.

1.!О!ь иB>oáðQTQJ(ln"-. -- расширение функ- 5

I(IIOIIBfnBl! ЫХ ВОЭМО>КНОСтаЙ За СЧЕТ УВОЛИЧЕния коли(ества формируемых интервалов вре IQ!il1, приход щихся на одну lлнтегрируloè(Jrio цепь, Н: артеже приведена фу !кциональная 10

c <1 IB распределителя импульсов.

Распределитель импульсов содержит триггер ". и интегрирующие цапи 2. 1-2,N, к;!ждая из которых содержит резистор 3 л .;..(1IlrIc1 сатор 4, выход интегрирующей цепи 15

;>, f соа.>»>лнан С вхОдО;:! Cf,. f>OC3 тои!.(аоа

»хо j, уста I l0>в ки кото РОГО соедин а!1 с ш и и 0(1

5 эаггуска, а выход-- с входами цапай 2,2-2,N н входом первого разряда дешифраlopB 5, >:<оды разрядов которого, IIr3÷èíàfi со BToро- 20 го, Г!оразрядно соединены с выходами цепей 2,2-2,1;! in гыходами цепей 7.1 — 7,N-1, сост(гящих иэ г1оследоватально coe((I:нен11ых раэлстора 0 и диода 9, включенных ме>к, >у вторым -N ã>n разрядами Дашифратора б 25 и выходами 10.2-10.М распределгггеля, а г>;:;Од IIQ;JDo!1 UQf1!12,1 соединен с посг!едниг;1

>(ь>ходом 10!>><Иф рата ра 6, Распределитель имгульсов работает

cBеду oIöèIn образом. 30 > I cõ0äíorn состоянии HB BblõoäQ : риГГr oс. 1 ",ста но Вл а I I си Г1 1 ал !I ОГ, О, и к.! н Ji Q I са

, 0 f) hl 4 ll 0 I! а i1 2, 2 - ." . N p а э р я >« а !i ы 1 f >-". Kт! i iàñ>((I «>(О О, (1 а входы дcш иr„:1(p>BT01)а 6 пас1>>п.- !QT кодовая комбина((ия 0...00, i 1!B 35

:.;cQõ а о >ыход Iх, кро;1а 11улевого, установЬ! C!!i! IB>1LI ЛО1

:1р, „.ш;!Ог1 1!а г;ход 5 эапу(;ка 1011(е>ГО

Г1у>::(:а ..IB выходе тр ; > ãар;: . Ста; а>; ивлг.";, ";„1 1; i . >, 13 ОС !У Па !3 !1(ая 113 ЭХО>;.> 1 Л аДШ а ГО -> 0 р;:->О,: r;B r>QL!J.nôг>отара 5, 1-la -B;

fear! roi а ) станови> -я комбиl!ация 0...0 I,,.1ДДIf(>!00!!0>1НО КОНДаНСатООЫ 1 !(ОПай 2.2-2.i>!I

1(а(:..::-:От заряжаться (ереэ резистор; 3.

,>1 а ;"! ocт О" ! чая >эр(! 1сни ц0110(э ) . — / !>1 4"-.

: >BcIа;:!T l!..I .QIn с больш1лм !1О".1."1.;:, . О первым до напряжения переключения дешифратора б зарядится конденсатор 4 цепи

2.2, На входы дешифратора б поступит комбинация 0...11, в результате чего сигнал снимется с выхода 10,", и установится на выходе

10,2. Г1ри этом конденсатор 4 цепи 2.2 "быстро" дозарядится через цепь 7,1 до напряжения лог, 1.

После заряда конденсаторов 4 цепей

2,2- 2.1 1 на входе дешифратора б установится комбинация сигналов 1„,11. Сигнал присутствует нэ выходе 10.N, После заряда конденсатора 4 цепи 2.1 триггер 1 установится в исходноа состояние, на входы дешифратора 6 поступает кодовая комбинац, я 1...10. С11гнал снимается с выхода 10.Й и установится на выходе 10.N+1.

Ког!денсаторы 4 цепей 2.2 — 2Л начнут последователь»o разряжаться. После разряда всех конденсаторов 4 цепей 2.2 — 2.N на входах да! (1Ч>ратора установится комбинация

G„,0G, Сигнал установится на выходе 10.0, Процесс фо13мирования интервалов времени на этом закончен.

Формула изобретения

Распределитель импульсов, содер>кащ;1й триггер и две интегрирующие цепи, вы-ход первой иэ которых соединен с входом сброса триггера, вход установки которого соединен с шиной запуска, а выход — с вхоДОГИ ВТОРОЙ ИптЕГРЛРУЮЩЕй ЦЕПИ, О т Л И Ч aIo ц и и с я тсм, что, с целью расширения фун;<циональ:! i r>; возможностей, в него введены дешифратор с N входами и М выходам и . 1 1! - 2 и н т е г р и р у ю щ и х цепей, подклю!Q!!i:ых входами к выходу триггера и в",îäó первого разряда дешифратора, входы писледугсщих разрядов которого пораэрядНО COP>>IIIIQII!>I С ВЫХОДаМИ СООтВЕтСтВУЮЩИХ и1! гегрирующих цепей и с выходами N-1 последовательных диодно-резистивных цепей, входы которых подключены к

cooTBQTcTBó1îùëì выходам дешифратора и выходам распределителя импульсов, а вход первой интегрирующей цепи соединен с пос>1адн nr.1 выходом дешифратора.

Распределитель импульсов Распределитель импульсов 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в испытательных стендах электосварочного оборудования

Изобретение относится к вычислительной технике и может быть использовано для реализации функций параллельного циклического арбитража активных абонентов при их поочередном доступе к общим ресурсам цифровой вычислительной системы

Изобретение относится к импульсной технике и может быть использовано в устройствах управления вычислительных систем

Изобретение относится к силовой коммутационной аппаратуре для-программного распределения ряда каналов и может быть использовано при испытаниях ряда источников питания электросварочного оборудования

Изобретение относится к вычислительной технике и может быть использовано для реализации функций параллельного циклического арбитража активных абонентов при их поочередном доступе к общим ресурсам цифровой вычислительной системы

Изобретение относится к электронной коммутации, конкретно к переключающим устройствам с несколькими входными и выходными клеммами, и может быть использовано для зависимого переключателя электрических цепей, при котором включение новой цепи сопровождается выключением ранее выбранной , причем одновременно может быть включена только одна цепь

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к устройствам переключения управляющих каналов и может найти применение в системах управления, контроля, измерения, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к области сильноточной полупроводниковой радиоэлектроники и может быть использовано преимущественно для питания озонаторов

Изобретение относится к области техники связи, в частности к видеотелефону с высокочастотным коммутатором (ВК)

Изобретение относится к области связи для уменьшения количества каналов

Изобретение относится к радиоэлектронике, в частности .к злектронной коммутационной технике

Изобретение относится к импульсной технике и может быть использовано при создании автоматических линий, в станках с ЧПУ, устройствах автоматики и вычислительной технике, лазерной технике, а также для получения различных световых эффектов

Изобретение относится к импульсной технике

Изобретение относится к области радиоэлектроники и вычислительной техники. Технический результат заключается в обеспечении дополнительно к режиму последовательного во времени преобразования входных потенциальных сигналов в выходное напряжение, алгебраического суммирования входных дифференциальных и недифференциальных напряжений, а также изменения их фазы в процессе мультиплексирования. Мультиплексор содержит N входных дифференциальных каскадов, имеющих инвертирующий и неинвертирующий входы, логический потенциальный вход для включения/выключения дифференциального каскада, и токовый выход, связанный с входом выходного буферного усилителя. Причем каждый из N входных дифференциальных каскадов имеет диапазон линейной работы по дифференциальному входу, превышающий максимальную амплитуду его входного дифференциального напряжения, потенциальный выход выходного буферного усилителя соединен с инвертирующим входом первого входного дифференциального каскада, неинвертирующий вход которого связан с общей шиной источника питания, причем каждый логический потенциальный вход включения/выключения каждого входного дифференциального каскада связан с выходом соответствующих из N триггеров, входы управления состоянием которых соединены с выходами цифрового управляющего устройства. 17 ил.
Наверх