Устройство для формирования видимых сегментов изображений

 

Использование: область вычислительной техники, устройство цифровой обработки и формирования изображений на экранах растровых систем отображения. Сущность изобретения: устройство содержит: блок управления, блок формирования границ видимых сегментов изображения, блок формирования признаков видимых сегментов изображения. 4 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

BEÄOMÑTÂO СССР (ГОСПАТЕНТ ССР) ОПИСАНИЕ ИЗОБРЕТЕНИЯ

I- 6(4

peggy >>

БАБА

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4809997/24 (22) 04,04,90 (46) 30.12 .92. Бюл. N -48 (71) Специальное конструкторское бюро

Производственного объединения "Коммунар" (72) Н.Ф.Сидоренко, А.В.Королев, А,П.Антоненко и А.Л.Огарок (56) Авторское свидетельство СССР .

N 1149305, кл. G 09 G 1/16, 1985, Изобретение относится к вычислительной технике и может быть использовано для построения устройств цифровой обработки и формирования изображений на экранах растровых систем отображения при создании комбинированных кадров, в устройствах сжатия видеоинформации, а также в устройствах сортировки элементов по группам.

Цель изобретения — повышение быстродействия и упрощение устройства за счет сокращения памяти путем обработки и хранения сегментированных описаний приоритетных плоскостей изображения.

На фиг. 1 представлена функциональная схема устройства; на фиг. 2 — блока управления; на фиг. 3 — блока формирования границ видимых сегментов изображения; на фиг. 4 — блока формирования признаков видимых сегментов иэображения.

Устройство содержит блок 1 управления; блок 2 формирования границ видимых сегментов изображения и блок 3 формирования признаков видимых сегментов иэображения.

„„59„„1785033 А1

s G 09 G 1/16, G 06 F 15/72 (54) УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ

ВИДИМЫХ СЕГМЕНТОВ ИЗОБРАЖЕНИЙ (57) Использование: область вычислительной техники, устройство цифровой обработки и формирования иэображений на экранах растровых систем отображения, Сущность изобретения: устройство содержит: блок управления, блок формирования границ видимых сегментов изображения, блок формирования признаков видимых сегментов изображения. 4 ил.

Блок 1 управления предназначен для формирования управляющих сигналов, адресных сигналов и сигналов установки в ис- ходное состояние и содержит генератор 4 тактовых импульсов, элемент 5 запрета, элемент И 6, элемент 7 запрета, элементы 8 и 9

ИЛИ, счетчик 10 (номера границы), элементы 11, 12 и 13 задержки.

Блок 2 формирования границ видимых сегментов изображения предназначен для хранения и обработки двоичных 1-разрядных кодов приоритетов, m-разрядных кодов координат границ сегментов и выдачи потребителю двоичных кодов координат границ видимых сегментов и содержит блок 14 памяти (приоритетов), демультиплексор 15 (приоритетов), группу триггеров 16.1-16.п, блок 17 памяти (границ), регистр 18.

Блок 3 формирования признаков видимых сегментов изображения предназначен для хранения и обработки двоичных К-разрядных кодов признаков сегментов и выдачи потребителю двоичных кодов признаков видимых сегментов и содержит первую группу элементов 191 — 19п ИЛИ, группу

СЧЕТЧИКОВ 201 — 20л(НОМЕра ГраНИцЫ), ГруП1785033 . 4 пу блоков 21> — 21п памяти, вторую группу элементов 221 — 22 ИЛИ, группу элементов 231 — 23П запрета, группу элементов

24) — 24p, третью группу элементов 251 — 25p

ИЛИ. блок 26 сравнения, регистр 27 (признаков) и элемент 28 задержки.

Позициями 291 — 29 обозначены входы сигналов признаков устройства, 30 — вход сигналов приоритетов, 31 — вход сигналов границ, 32, 33 и 34 — входы сигналов разрешения записи, запуска и начальной установки устройства, 35, 36 — второй и первый выходы блока, 3, 37 — выходы второй группы блока 2, 38 и 39 — выход сигнала окончания работы и выход сигнала номера такта работы устройства соответствейно .

Позициями 40-45 соответствующие. выходы блока 1 управления, 46-50 — соответствующие входы блока 2, 51 — 55 соответствующие входы блока 3, а 56 — его третий. выход, 57 — выход блока 2.

Устройство работает следующим образом, Комбинированное изобра>кение создается путем приоритетного наложения сегментированных описаний и числа разнесенных по глубине плоскостей изображений таким образом, что каждая точка видимого изображения. формируемого на экранной плоскости, соответствует одной точке изобра>кений I-й приоритетной плоскости. Более близкая к наблюдателю плоcKocTb изображения имеет больший приоритет. Сегментированное изобра>кение в каждой плоскости определено множеством значений левых и правых границ сегментов, приоритетом границ сегментов данной плоскости изображения и признаками сегментов изображения (цвет, яркость отображаемых обьектов). Комбинированное изображение определяется "множеством значений левых границ видимых сегментов, а также множеством признаков видимых сегментов изображения множеством комбинаций яркостей и цветов отобра- жаемых обьектов соответствующих плоскостей изобра>кений.

Устройство работает по тактам, Длительность такта определяется периодом следования тактовых импульсов, формируемых генератором 4 тактовых импульсов. В каждом такте устройство обрабатывает очередное ближайшее (большее) значение левой или правой границы сегмента 1- — n-й плоскостей изображения и определяет его видимость, Определение видимых сегментов основано на сравнении приоритетов границ сегментов 1-й — и-й плоскостей изображения в процессе развертки.

Устройство работает в режиме записи сегментов 1-й — и-й приоритетных плоско5

И закрывается и запрещает прохождение тактовых импульсов с прямого выхода генератора 4 на выходы 41, 42 и 45 блока 1. На вход запуска 33 устройства подается сигнал

30 логической единицы, который запускает генератор 4. С прямого выхода генератора 4 последовательность 2 + 1 тактовых импульк сов поступает на выход 43 блока 1 через элемент 5 запрета и на счетный вход счетчи35 ка. 10. С инверсного выхода генератора 4 последовательность 2 + 1 тактовых импульк сов поступает через элемент 7 запрета. эле- . мент 8 ИЛИ, элемент 13 задержки на выход

40 52 блока 3, через группу элементов ИЛИ

191 — 19, последовательность 2 + 1 импуль45

25 стей изображений в блоки памяти и в режиме определения видимых сегментов изображений, В исходном состоянии группа счетчиков (номера границы) 201 — 20П, регистр 27, группа триггеров 16> — 16П, регистр 18, счетчик (номера границы) 10 обнулены сигналом логической единицы поступающим со входа 34 начальной установки устройства через элемент 9 ИЛИ и выход 44 блока 1 управления на входы сброса элементов, Для записи двоичных кодов признаков, приоритетов, границ сегментов 1-й — и-плоскостей изображения в группу блоков памяти 211 — 21, в блок 14 памяти (приоритетов) и в блок 17 памяти (границ) соответственно, на вход 32 разрешения записи устройства подается потенциал логического нуля, который поступает на инверсные входы элементов 5, 7 запрета и первый вход элемента 6

И, Элементы 5, 7 запрета открываются и разрешают прохождение последовательнок сти 2 тактовых импульсов с прямого и инверсного выходов генератора 4 на выходы

43 и 41 блока 1 соответственно. Элемент 6

41 блока 1. С выхода 43 блока 1 через вход сов поступает на счетные входы счетчиков

201 — 20о, Группа счетчиков 201 — 20П, счетчик 10 формируют возрастающую последовательность адресных кодов, которая поступает соответственно на адресные входы группы блоков памяти 21> — 21, блока памяти 14 и блока 17 памяти. Адресные коды с выхОдов счетчиков 19 — 19л и счетчика

10 поступают на адресные входы блока 14 и блока 17, а также на выход 36 блока 1. На управляющие входы блока 14, блока 17 и группы блоков памяти 211 — 21> поступает последовательность 2к сигналов логического нуля, разрешающая запись соответственно приоритетов, границ и признаков сегментов изображений. Синхронно со сменой адресных кодов на входы 29) — 29 устройства, на входы 30 и 31 признаков, i-разрядные коды приоритетов устройства

5 1785033 поступают двоичные Р-разрядные коды и вйход 42 блока 1 через элемент 11 задержm-разрядные коды границ сегментов 1-й — ки, йа выход 45 блока 1 — через элементы 11 и-й плоскостей изображения, которые по- и 12 и на выход 41 блока 1-через элемент следовательно записываются в группу бло- 8.ИЛИ и элемент 13 задержки, К ков памяти 211 — 21>, в блок 14 и в блок 17 5 .:Последовательность 2 тактовых им- . соответственно. Двоичные коды границ сег- пульсов с выходов 41, 42 и 45 блока 1 постументоввблоке17упорядочены по возраста- пает на входы 47, 48; 5г1, 54 блоков 2, 3 нию их значений. В случае, если значения соответственно. При поступлении кода адкоординат границ сегментов изображений, реса с выхода 40 блока 1 и синхроимпульса принадлежащих различным плоскостям, 10 с выхода 41 блока 1 на адресные и управля. равны, по меньшему адресу записывается ющйе входй блоков памяти 14: и 17 c их информация о сегменте с большим йрйори-. выходов на входы регистра 18 и демультип. тетом, т.е. принадлежащему плоскости с лексора 15 поСтупаюхттдгвтоиЧйыте кодгы гсотот- меньшим номер ом. : - : - :. . .;:: .. вет-ственн о "границ и и рхиор:ит ет а

Изменение кодов признаков. приорите- 15 обрабатываемого "сегмента изображения." . тов и границ на входах 29i — 29П, 30 и 31 Двоичный I-разрядный-код приоритета, Iio- пгроисходит s соответствии со значегниеМ -Стуйающий на адресный вход демультипдвоичного кода, поступающего с- выхода лексора 15, коммутирует сигнал логйческой счетчика 10 на:выход 38 блока 1. Запись. единйцы, постугпающитй со входа 48 блока 2. кодов признаков, приоритетов и границ сег- 20 на 1-й информационный выход демультипментов в блоки памяти происходит в момент:: лексора, где I,— значение двоичного кода поступления низкого потенциала с инверс- приоритета сегмента изображения. Унитар. ного выхода генератора 4 через элемент 7 ный код с выходов-демультиплексора 15 позапрета, элемент 8 ИЛИ, элемент.13 эадер-.: ступает на счетные входы соответствующих жки, выход 41 блока, входы 47 и 51 блоков 25 триггеров161 — 16ви изменяетихсостояние.

2, 3 на управляющие входы соответствую-: Двоичный и-разрядный код с выходов трйгщих блоков памяти синхронно с информа- герон t6i — 16> поступает на выход 7 блока ционными и адресными кодами. При" 2. Учитывая замкйутость контуров изобрапоступлении (2" + 1)-го тактового импульса жения в 1-й — и-й плоскости, двоичный код с прямото выхода генератора 4 на счетный ЗО приоритета границ сегментов 1-й плоскости входсчетчика10сеговыходапереполнения изображения появляется íà выходе блока через элемент 9 ИЛИ, выход 44 блока 1, - памяти 14 четное количество раз при послевыход 39 блока 1 поступает потенциал логи- довательной обработке в каждой строке ческой единицы. Генератор 4 прекращает " развертки грайиц сегментхов всех плосковыдачу тактовых импульсов, а счетчик 35 стей иэображений. Это обусловлено тем, 10, регистр границ 18, группа тритге - что каждый сегмент изображения имеет леров 16i — 16, регистр 27 при этом обнуля.:.-: вуЮ и правую границу, причем приоритеты ются. Схема, возвращается в исходрнае . левой и правой границы сегмента изображесостояние, а в блоках памяти 21i — 21>, в. нйябудутодинаковыми, таккаккаждыйсегблоке 14 и блоке 17 остаются записанными 40 мент принадлежит только одной соответственйо.коды признаков, приорите- -: ойтределенной плоснкости изображения. тов и границ сегментов 1-й — и-й плоскостей,:Значение левой границы сегмента не пре. изображения. На этом заканчивается цикл вышает значения erî ïðaâoé границы, т,е. в записи кодов в блоки памятй устройства. ". блоке памяти 17 запйсано по меньшему адДля установки режима выборки видй- 45 ресу. Следовательно", триггер 16 переклю-, мых сегментов на вход 32 разрешения запи-: чается в единичное:состояние при си устройства подается потенциал: обработке значений левых границ сегменлогической единицы, который закрывает . тов 1-й плоскости изображения и в нулевое элемент 5, 7 запрета и разрешает прохож- состояние прй обработке значений правых, дение последовательности 2к тактовых им- 50 границ. пульсов через элемент 6И.: .:.,.: : - Двоичный m-разрядный код границы

На вход ЗЗ запуска устройства подается сегмента поступает с выхода блока памяти сигнал логической единицы, который запу- 17 на вход регистра 18 и записывается в скает генератор тактовых импульсов 4. С него при поступлении с выхода блока 26 прямого выхода генератора. 4 последова- 55 сравнения через выход 56 блока 3, вход 50 тельность 2К - 1 импульсов поступает на блока 2 на управляющий вход регистра 18 счетный вход счетчика 10 и через элементы сигнала логической единицы; Двоичный mИ6, ИЛИ 8 и элемент 13 задержки на выход разрядный код с выхода регистра 18 посту41блока1. Последовательность2к импуль- пает на выход 37 блока 2, являющийся соа с выхода элементе Б И поступает Иа выходом границаидимыхсегментов.

1785033

Двоичный m-разрядный код с выхода 57 блока 2 поступает через вход блока 3, элементы 19! — 19n ИЛИ, на счетные входы, счетчиков 20! — 20П. При обработке левой границы сегмента 1-й плоскости изображе- 5 ния сигнал логической единицы с выхода триггера 16i "через I-й разряд выхода 57, блока 2, входа.55 блока 3, через элемент ИЛИ 19! поступает на счетный вход счетчика 20i. По переднемуфронту сигнала логиче- 10 ской единицы увеличивает на едйницу значение двоичного кода Счетчйка номера границы 20i. Таким образом, на выходе Счетчика 20 формируется значение адресного кода номера обрабатываемого сегмента в 15

1-й плоскости изображения. С выхода счетчика 20i код номера обрабатываемого сегмента 1-й плоскости йзображения поступает. на адресные входы блока памяти 21ь При поступлении выхода 51 блока 3 сигнала ло- 20 гической единицы на управляющие входы блоков памяти 21l — 21n на выходе блока памяти 21 появляется двоичный р-разрядный код признака обрабатываемого сегмента 1-й плоскости изображения. С выхода 25 блока памяти 21! двоичный р-разрядный код признака обрабатываемого сегмента. I-й плоскости изображения поступает на первые входы элементов И 24-24i, группы, При обработке значений правых границ сегмен- 30 тов i-й плоскости изображейия триггер 16! переключается в нулевое состояние сигна лом логической единицы, поступающим с

1-го выхода демультиплексора 15. Потенциал логического нуля с выхода триггера 16 35 поступает на счетный вход счетчика 20 ана логично рассмотренному ранее случаю обработки левой границы сегмента.

Потенциал логического нуля не изменяет состояния счетчика 20i. Двоичный К-разряд- 40 ный адресный код номера обрабатываемого сегмента 1-й плоскости изображения поступает йа адресные входы блока памяти 21! до обработки левой границы последующего сегмента 1-й"плоскости изображения. Таким 45 образом, в любой момент времени работы устройства на первых входах элементов

И24у-24ьр группы находится р-разрядный двойчный код признака обрабатываемого сегмента I- é плоскости изображения. 50

Группы элементов запре.га 23! — 23n-1, ИЛИ 22! — 22 -2 образуют приоритетную цепочку элементов, обеспечивающую выдачу единственного сигнала с выхода триггера

16! на вторые входы элементов И 24!,! — 24!,р 55 наиболее приоритетной i-й плоскости изображейия, в которой существует сегмент в точке развертки с координатами обрабатываемой границы. Прй обработке значения левой границы левой границы сегмента I-й плоскости изображения триггер 16i устанавливается в единичное состояние. Потенциал логической единицы с прямого выхода триггера 161 поступает на прямой вход элемента запрета 23!->, где i = 2, и и через элементы

ИЛИ 22!- .— 22 -2 поступает на инверсные входы элементов запрета 23! —, 23П-, Таким образом, появление потенциала логической единицы на выходе триггера 16i обуславливает наличие сигнала запрета на инверсных входах элементов запрета 23! — 23 - . Этим обеспечивается запрет прохождения двоичных кодов признаков сегментов менее приоритетных (!+1)-й — п-1 плоскостей изображений через группы элементов

И24н.),1- 24,р, ИЛИ 25) -25ð на входы блока

26 сравнения и входы регистра 27. Если при обработке значения левой границы сегмента 1-й плоскости изображения не существует сегментов более приоритетных плоскостей, то c âûõîäîâ триггеров 16> — 16i-> потенциал логического нуля поступает через элементы запрета 23< — 23i-< на вторые входы элементов И 24,! — 24 -1,р и через элементы ИЛИ

22 — 22i-2 на инверсный вход элемента запрета 23i->. Потенциал логической единицы с выхода элемента запрета 23!-> поступает на вторые входы элементов 24i,1 — 24i,р, обес,печивая выдачу через элементы ИЛИ

25> — 25р двоичного. кода признака сегмента наиболее приоритетной плоскости изображения на входы блока 26 сравнения и на входй регистра 27.

При обработке значения правой границы сегмента i-й плоскости изображения триггер 16i устанавливается в нулевое состояние. Потенциал логического нуля с прямого выхода триггера 16i поступает на прямой вход элемента запрета 23!-<. где i =

=2,п, и через элементы ИЛИ 22-! — 22л-2 поступает на инверсные. входы элементов запрета 23! — 23л-1. Таким образом, появление сигнала логического нуля на выходе триггера 16i обуславливает появление разрешающего сигнала логического нуля на инверсном входе элемента запрета 23; при отсутствии сегментов изображений более приоритетных плоскостей, Следовательно, потенциал логической единицы на вторые входы элементов И 241,! — 24!р поступит с выхода триггера 161, где J — наиболее приоритетная из оставшихся плоскость изображения, в которой существует сегмент в тбчке развертки с координатами обрабатываемой границы, причем j < I. Потенциал логической единицы с выхода элемента запрета 23i-> поступает нэ вторые входы группы элементов И 24i,! — 241,р, обеспечивая выдачу через элементы ИЛИ 25 — 25р двоичного кода признака сегмента наиболее при1785033

10 формируется сигнал логической единицы, 15 который поступает на вход элемента-28 за20

25 мого сегмента изображения. С выходов 30 регистра 27 и регистра 18 двоичный р-разрядный код признака и m-разрядный код

35 мере просмотра левых и правых границ сег- 40 ментов 1-й и и-й плоскостей изображеййя в порядке увеличения их значений на информационном выходе признаков сегментов 36 устройства появляются двоичные коды признаков видимых сегментов, а на информа- 45 ционом выходе границ сегментов 37 устройства появляются двоичные коды значений границ видимых сегментов, двоичные коды значений границ видимых сегментов, 50 логической единицы, который элемент 9 55

ИЛИ поступает на выход 44 блока 1, на вход обнуления счетчика 10 и на вход останова генератора 4. Таким образом, по окончании цикла определения видимых сегментов изо-

1 оритетной иэ оставшихся J-1 плоскости изображения на входы блока 26 сравнения и входы регистра 27.

С выхода регистра 27 на входы блока 26 сравнения поступает р-разрядный двоичный код признака границы видимого сЕгмента изображения, который бйл определен в предыдущем такте работы устройства. Сравнение кода происходит при поступлении на управляющий вход блока 26 сравнения сигнала логической единицы со входа 54 блока 3, В случае неравенства кодов, поступающих на входы блока 26 сравнения, на выходе блока 26 сравнения держки, на управляющий вход регистра 27 и на выход 56 блока 3. По этому сигналу происходит запись р-разрядного двоичного кода границы видимого сегмента изобрэжения с выхода блока 17 в регистр 27 и m-разрядного двоичного кода границы видимого сегмента. изображения с выхода блока 17 в регистр 18. Это обусловлено тем, что на выходе элементов ИЛИ 251 -25р появляются признаки только видимых сегментов изображений. Появление сигнала логической единицы на выходе блока 26 сравнения свидетельствует о наличии следующего видиграницы видимого сегмента изображения через выходы соответственно признаков 36 и границ 37 устройства выдаются потребителю, причем появление кодов признака и границы видимого сегмьнта изображения на выходах 36, 37 устройства стробируются импульсом на выходе 35, Таким образом, по стробируемых импульсов на выходе 36 устройства.

При поступлении на счетный вход счетчика 10 (2 +1)-со тактового импульса на его к выходе переполнения появляется сигнал

10 бражений устройство устанавливается в исходное состояние, Технико-экономйческое преимущество предлагаемого устройства по сравнению с прототипом заключается в повышении быстродействия, которое достигнуто за счет сокращения числа аналйзируемых элементов тестов видимости точек при формировании видимого изображения, что стало возмож. ным за счет того, что в пределах каждого сегмента приоритетной плоскости изображения цвет, яркость не изменяются и упрощение устройства за счет хранения и обработки изображений и приоритетных плоскостей в сжатом виде,:при этом уменьшается время цикла обмена информацией внешней ЭВМ с блоками памяти устройства, Это позволяет повысить производительность внешней ЭВМ.

Формула изобретения

1. Устройство для" формирования видимых сегментов изображений, содержащее блок управления, первый выход которого является выходом сйгналэ окончания работы устройства, выходы первой группы — выходом сигнала номера такта работы устройства, тактовь|й вход блока управления является входом сигнала разрешения записи устройства, входами сигналов запуска и йачальной установки которого являются управляющий и установочный входы блока управленйя, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия и уйрощения устройства за счет сокращения памяти путем обработки и хранения сегмен- " тированных описэнйй приоритетных плоскостей изображения, оно содержит блок формирования границ видимых сегментов изображения и блок формирования признаков видимых сегментов изображения, информационные входы первой группы которого соединены с выходами первой группы блока формирования границ видимых сегментов иэображения, выходы второй группы которого являются выходами сигналов границ изображения устройства, выходом сйгнала признаков которого является первый выход блока формирования признаков видимых сегментов иэображения, второй выход которого является выходом сигналов синхронизации устройства, а третий выход соединен с синхровходом блока формирования границ видимых сегментов изображения, адресные входы которого соединены с выходами первой группы блока управления, второй выход которого подключен к управляющйм входам блоков формирования границ видимых сегментов изображения и формированйя признаков

11 -: 1785033 12 видимых сегментов изображения, тактовые которого являются информационными вховходы которых подключены соответственно дами второйтруппц блока, выходы второго к третьему и четвертому выходам блока уп- блока памяти подключены к информационравления; входы установки в начальйые со- ньгм входам регистра, выходы которого явстояния — к пятому выходу блока 5 ляются выходами второй группы блока, упранления, шестой выход которого соеди- управляющий вход регистра является синхнен с синхровходом блоха формирования ровходом блока, выходы первого блока папризнаков видимых сегментов изображе- мяти подключены к адресным входам ния, информационные входы второй группы . демультиплексора, информационный вход которого являются входами сигналов при-, 10 которого является тактовым входом блока, . знаков устройства, входами сигналов при- выходы демультиплексора подключены к

- оритетов и границ изображений которого счетным входам соответствующих тригге: являются информационные входы первой и ров группы, входы сброса которых и вход второй групп блока формирования границ сброса регистра являются входом сигнала видимь)х сегмейтоз изображения.. - .. 15 установки в начальное состояние, выходы триггеров группы являются выходами пер2; Устройство по и. 1, о т л и ч а ю щ е е- вой группы блока... с я тем, что блок управления содержит ге- 4. Устройство по и. 1, о т л и ч à ю щ е енератор тактовых импульсов, вход запуска с я тем, что блок формирования признаков которого является управляющим. входом 20 видимых сегментов изображейия содержит блока, прямои выход которого соединен с первую группу элементов ИЛИ, первые вхопрямым входом nepeoro элемента запрета, ды которых являются информационными первым входом элемента И и счетйым вхо- . входами первой группы блока, а вторые входом счетчика, второй вход элемента И и ды — тактовым входом блока, выходы злеинверсные входы первого и второго злемен- 25 ментов ИЛИ группы соединены со счетными тов запрета являются тактовым входом бло- . входами соответствующих счетчиков групка, инверсный выход генератора тактовых Аы, входы сброса которых являются входом импульсов соединен с прямым входом BTo . сигнала установки в начальное состояние

; рого элемейта запрета, выход которого сое:. блока, выходы счетчиков группы соединены динен с первым входом первого элемента 30 с адресными входами соответствующих

ИЛИ, второй вход которого и вход первого . блоков памяти группы, информационные элемента задер>кки соединен с выходом . входы которых явля отся йнформационныэлемента И, выход первого элемента запре- ми входами второй группы блока, а управлята является четвертым выходом блока, вы- ющие входы — управляющим входом блока, ход первого элемента задержки — третьим 35 выходы блоков памяти группы соединены с вйходом блока и подключен к входу второ- первыми входами элементов И соответствуго элемента задержки, выход которого явля- ющих групп, вторые входы элементов И пер: ется шестым выходом блока,. выход первого .: вой группы подключены к информационным элемента ИЛИ соединен с входом третьего входам первой группы блока, вторые входы элемента задержки, выход которого являет- 40 элементов И всех групп, кроме первой подР ся вторым выходом блока, выходы группы ключены к выходам соответствующих элесчетчика являются соответственно выхода- ментов запрета группы, прямые входы

"мй первой и второй групп блока, выход пе- которых подключены к информационным

- реполнения счетчика является пятым:входам первой группы блока, соединенным выходом блока и подключен к,первому вхо- 45 с первыми входами элемейтов ИЛИ второй:

-ду второго элемента ИЛИ, второй вход кото- группы, вторые входы последующего эле ро о является установочнь1м входом блока, мента ИЛИ второй группьг, кроме первого, восход второго элемента ИЛИ является пер- подключены к выходу предыдущего элеменвым выходом блока и соединен с входом та ИЛИ второй группы, второй вход первого сброса счетчика и входом останова генера- 50 элемента ИЛИ второй группы соединен с тора тактовых ймпульсов. " информационными входами первой группы.

3. Устройство по и. 1, о т л и ч а о щ е е- . блока, выходы элементов ИЛИ второй групс я тем, что блок формирования границ ви- пы подключены к инверсным входам соотдийых Сегментов иэображения содержит ветствующих элементов запрета группы, первый блок памяти, информационные вхо- 55 кроме первого, инверсный вход которого ды которого являются информационными подключен к информационным входам первходами первой группы блока, адресные войгруппыблока,выходыэлемейтовИгрупвходы — адресными входами блока, сооди- пы подключены к входам соответствующих ненйыми с адресными входами второго бло- элементов ИЛИ третьей группы, выходы кока памяти, информационные входы торых соединены с информационными вхо13

1785033 дами регистра и информационными входами первой группы блока сравнения, информационные входы второй группы которого подключены к выходам регистра, которые являются первым выходом блока, управляющий вход блока сравнения является синхровходом блока, выход блока сравнения является третьим выходом блока и подключен.к входу элемента эадержки и управляющему входу регистра, вход сброса которого соединен с входом сигнала уста5 новки в начальное состояние блока, выход элемента эадержки является вторым выходом блока.

1785033

Составитель И. Загинайко

Редактор С. Кулакова Техред M.Moðãåíòàë Корректор А. Козориз

Заказ 4368 Тираж Подписное

ВНИИХИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г, Ужгород, ул,Гагарина, 101

Устройство для формирования видимых сегментов изображений Устройство для формирования видимых сегментов изображений Устройство для формирования видимых сегментов изображений Устройство для формирования видимых сегментов изображений Устройство для формирования видимых сегментов изображений Устройство для формирования видимых сегментов изображений Устройство для формирования видимых сегментов изображений Устройство для формирования видимых сегментов изображений 

 

Похожие патенты:

Изобретение относится к вычислительной технике, а именно к синтезу динамических перспективных телевизионных изображений трехмерных объектов с помощью ЭВМ и специализированных вычислителей , и может быть использовано при машинном проектировании и в системах визуализации различного рода тренажеров

Изобретение относится к автоматике и вычислительной технике и может быть'ис-пользовано для вывода аналоговой информации, а частности кратковременных одиночных процессов, на экране телевизионного индикатора

Изобретение относится к области кибернетики и вычислительной техники и может быть использовано при обработке и распознавании изображений объектов

Изобретение относится к области кибернетики и вычислительной техники и может быть использовано при обработке и распознавании изображений объектов

Изобретение относится к вычислительной технике и может быть использовано при построении специализированных вычислительных устройств для исследования графов

Изобретение относится к области вычислительной техники, предназначено для лексического анализа программ, написанных на языках высокого уровня

Изобретение относится к вычислительной технике и может быть использовано для решения линейных матричных уравнений

Изобретение относится к вычислительной технике и может быть использовано для решения линейных матричных уравнений

Изобретение относится к вычислительной технике и может быть использовано в электронной цифровой вычислительной машине
Наверх