Адаптивный умножитель частоты

 

Сущность изобретения: устройство г одержит блок 2 измерения периода, блоки 4, 7 сдвига, блок 3 приоритета, управляемый делитель 5 с коррекцией, преобразователь 9 код - частота, блок 8 элементов ИЛИ, входную шину 11. шину 12 опорной частоты, вы ходкую шину 10, делитель 1 частоты, регистры 6. 14 хранения, счетчики 13, 16, устройство 15 сравнения. 4 ил. /

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (н)з Н 03 К 5/156

ГОСУДАРСТВЕН-ОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4784368/21 (22) 12.12.89 (46) 07.02.93. Бюл. N. 5

{71) Научно-исследовательский институт командных приборов (72) Ю.Н Цыбин . (56) 1. Авторское свидетельство СССР

М 746514, кл. Н 03 К 5/01, 1977.

2, Авторское свидетельство СССР

М 1737710, кл. Н 03 К 5/156, Н 03 В 19/00, 1988.,,5U 1793538 А1 (54) АДАПТИВНЫЙ УМНОЖИТЕЛБ ЧАСТОТЫ (57) Сущность изобретения: устройство гcдержит блок 2 измерения периода, блоки 4, 7 сдвига, блок 3 приоритета, управляемый делитель 5 с коррекцией, преобразователь

9 код — частота. блок 8 элементов ИЛИ, входную шину 11, шину 12 опорной частоты, вы ходную шину 10, делитель 1 частоты, регистры 6, 14 хранения, счетчики 13, 16, устройство 15 сравнения. 4 ил.

1793538 коррекцией, регистр 6, блок 7 сдвига, блок

8 элементов ИЛИ, преобразователь 9 код: частота, выходную шину 10, входную ши".;:

11, шину 12 опорной частоты.

Вход установки в ноль делителя 1 частоты соединен с управляющим входом блока

2 измерения периода, вход которого соединен с выходом делителя 1 частоты, а информационные выходы соединены с входами блока 3 приоритета и с первой группой входов блока 4 сдвига, вторая группа входов которого соединена с выходами блока 3 приоритета. Выходы старших разрядов блока 4 сдвига соединены с информационными

55

Изобретение относится к импульсной технике и может быть использовано в автоматике, вычислительной и измерительной технике.

Известен умножитель частоты, который содержит два генератора опорных частот, блок памяти, два счетчика импульсов, блок совпадений, логический блок, выходной блок. Недостатком его является низкая точность, 10

Из известных аналогов в качестве прототипа выбран умножитель частоты; который содержит генератор опорной частоты, делитель частоты, счетчик импульсов и регистр хранения, блок сдвига, блок приори- "5 тета, второй счетчик импульсов и формирователь — управляемый делитель чаcTQTbl, Введение блоков сдвига и приоритета позволяет обеспечить адаптивное повышение коэффициента умножения час- 20 тоты, Недостатком устройства является низкая точность умножения частоты.

Целью изобретения является повышение точности умножения частоты.

Обеспечение цели достигается за счет 25 использования остатка от деления цифрового эквивалента входного сигнала при адаптивном увеличении коэффициента умно>кения частоты для коррекции величины периода выходного сигнала устройства. 30

На фиг, 1 изображена структурная схема адаптивного умножителя частоты; на фиг, 2 — принципиальная схема реализации блока сдвига на матричных коммутаторах; на фиг, 3 — вариант исполнения блока при- 35 оритета на фиг. 4 — схема соединения разрядов (входов, выходов) блоков сдвига с учетом их весов. Для фиг, 2, 3, 4 число разрядов для частного случая коэффициента умножения частоты (начального) равно "8" и 40 при "6"-разрядном измерении периода входного сигнала.

Адаптивный умножитель частоты (фиг, 1) содержит делитель 1 частоты, блок 2 измерения.периода, блок 3 приоритета, блок

4 сдвига, управляемый делитель 5 частоты с входами управляемого делителя 5 частоты с коррекцией. Информационные входы регистра 6 соединены с информационными выходами делителя 1 частоты, а информационные выходы — с одной группой входов блока 7 сдвига, другая группа входов которого соединена с выходами блока 3 приоритета, Выходы старших разрядов блока 7 сдвига соединены с первой группой входов блока 8 элементов ИЛИ, вторая группа входов которого соединена с выходами младших разрядов блока 4 сдвига. Выходы младших разрядов блока 7 сдвига соединены с входами младших разрядов преобразователя 9 код — частота, входы старших разрядов которого соединены с выходами блока 8 элементов ИЛИ, вход синхронизации — с выходом управляемого делителя 5 частоты с коррекцией и с выходной шиной

10, а выход — с входом коррекции управляемого делителя 5 частоты с коррекцией.

Входная шина 11 создинена с входом записи pelистра 6 и с входом установки в "0" делителя 1 частоты, вход которого соединен с входом управляемого делителя 5 частоты с коррекцией и с шиной 12 опорной частоты.

Блок 2 измерения периода содержит счетчик 13 и регистр 14. Вход установки в ноль счетчика 13 соединен с входом записи регистра 14 и является управляющим входом блока 2 измерения периода, входом которого является счетный вход счетчика 13, а информационными выходами — разрядные выходы регистра 14.

Преобразователь 9 код — частота содержит устройство 15 сравнения и с етчик 16, Вход стробирования устройст а 15 сравне; ия соединен с тактовым входом счетчика

16 и является входом синхронизации преобразователя 9 код — частота. Разрядные выходы счетчика 16 соединены с одной группой входов устройства 15 сравнения, другая группа входов которого является входами младших разрядов преобразователя 9 код — частота. Выходом последнего является выход устройства 15 сравнения, входы третьей группы которого являются входами старших разрядов преобразователя 9 код— частота.

Управляемый делитель 5 частоты с коррекцией может быть выполнен по авт, св, N.

1226604 (блоки 5, 6, 7, 8, 13, 14). Устройство

15 сравнения может быть выполнено по авт, св. N 1226442.

Работает устройство следующим образом.

Коэффициент деления частоты делителя

1 частоты определяет минимальный коэффициент умножения частоты Кр устройства.

Частота на выходе делителя 1 частоты опре1793538 на

50 деляется выражением fi=fo/Ko, где fp — частота импульсов с шины 12 опорной частоты.

Входные импульсы умножаемой частоты с входной шины 11, синхронные с импульсами опорной частоты fo, обнуляют делитель 1 частоты и счетчик 13, К окончанию периода

Т> входного сигнала, где — порядковый номер периода, в счетчике 13 сформируется код — цифровой эквивалент Ni = Ti fo/Ko, который по фронту сигнала с входной шины

11 записывается в регистр 14 хранения на время последующего периода Тн1 входного сигнала. Диапазон рабочих частот устройства определяется в виде J отдельных поддиапазонов

) макс=) о 9 2(вч / f I)(, где скобки ) ((означают целую часть числа (;

f« — верхняя частота рабочего диапазоfi = 1/Ть Блок 3 приоритета контролирует номер поддиапазона 0

4, 7 сдвига, — напряжение логического "О".

B этом случае на информационные входы управляемого делителя 5 частоты с коррекцией поступает через блок 4 сдвига код самых младших (q — и) разрядов регистра 14 хранения. В случае отсутствия импульсов коррекции с преобразователя 9 код — частота (случай записи в регистр 6 хранения кода погрешности-асинхронности fi и f>, равного нулю) период выходного сигнала управляемого делителя 5 частоты с коррекцией определяется выражением F=Ni/fo. При ф0 на каком-либо из и выходов С3Р (или в нескольких) блока 2 измерения периода имеет место потенциал логической "1". В соответствии с номером поддиапазона J O блок 4 сдвига осуществляет сдвиг кода Ni íà j разрядов в сторону младших значащих разрядов (M3P), что эквивалентно осуществлению операции

В = Ni/2I. (1)

Следовательно, по мере увеличения j увеличивается коэффициент умножения частоты: K=Kp 2, Коррекция погрешности осуществляется следующим образом. При J=O на выходах блока 4 сдвига, соединенных с блоком 8 элементов ИЛИ, — потенциал логи5

40 ческого "О" (выходы 1р„...Зр, фиг. 2, 4). При этом число, хранящееся в регистре 6 хранения, сдвинуто в сторону С3Р по выходу блока 7 сдвига и соответствующая часть его проходит через блок 8 элементов ИЛИ. Таким образом, при )=О на входы устройства

15 сравнения поступает число Л, хранящееся в регистре 6 соответственно их весам разрядов, На М3Р-выходах блока 7 сдвига при этом потенциалы логического "0" — фиг, 2, 4, (1р,...,Зр). Число Л определяет величину погрешности формирования числа Ni (дробную его часть) — определяется в момент поступления входного сигнала с шины

11 как величина 0: А<Ко, образовавшаяся к этому времени в делителе 1 частоты. Счетчик 16 (разрядностью (о92)макс Ко) считает выходные импульсы устройства. формируя тем самым "код развертки" на периоде входного сигнала (монотонное с дискретом

+1 увеличение кода). Этот код сравнивается устройством 15 сравнения с кодом Ь, В результате на выходе преобразователя 9 код — частота формируются импульсы коррекции с частотой f =F. Л /Kp. Каждый импульс частоты fx поступает на вход коррекции управляемого делителя 5 частоты с коррекцией. что приводит к пропуску счета последним одного импульса сигнала с шины 12 опорной частоты. Тем самым осуществляется увеличение соответствующих периодов выходного сигнала на один дискрет To=1/fp с частотой коррекции f<.

В случае J/O код Л смещается íà J разрядов в сторону М3Р блоком 7 сдвига по сигналу блока 3 приоритета. В j C3P на выходах блока 7 сдвига образуются потенциалы логического "О" (фиг. 2,4). которые поступают на одни входы j разрядов блока .

8 элементов ИЛИ, на другие входы этих J разрядов блока 8 элементов ИЛИ поступает смещенный в сторону М3Р по выходу блока

4 сдвига остаток от деления (1). Таким образом, на С3Р-вход устройства 15 сравнения поступает старший j-й разряд остатка от деления (1). Соответственно изменяется частота коррекции f<.

Положительным эффектом изобретения является повышение точности, которое обеспечивается использованием остаточного кода от деления цифрового эквивалента при адаптивном увеличении коэффициента умножения частоты.

1793538

Формула изобретения

Адаптивный умножитель частоты, содержащий делитель частоты, вход установки в "О" которого соединен с входной шиной и с управляющим входом блока измерения rieриода, вход которого соединен с выходом делителя частоты, а информационные выходы соединены с входами блока приоритета и с первой группой входов первого блока сдвига, вторая группа входов которого соединена с выходами блока приоритета, а выходы старших разрядов соединены с информационными входами управляемого делителя частоты с коррекцией, выход которого соединен с выходной шиной, а вход — с шиной опорной частоты и с входом делителя частоты, отличающийся тем, что, с целью повышения точности умножения частоты, в него введены регистр хранения, второй блок сдвига, блок элементов ИЛИ, преобразователь код-частота, вход синхронизации которого соединен с выходной шиной, выход соединен с входом коррекции управляемого делителя частоты с коррекцией, входы старших разрядов соединены с выходами блока элементов ИЛИ, а входы младших разрядов — с выходами младших разрядов второго блока сдвига, выходы старших разрядов которого соединены с первой группой входов блока элементов

ИЛИ, первая группа входов соединена с выходами блока приоритета, а вторая группа входов — с выходами регистра хранения, вход записи которого соединен с входной шиной, а информационные входы — с информационными выходами делителя частоты, причем вторая группа входов блока элементов ИЛИ соединена с выходами младших разрядов первого блока сдвига, 1793538

Бж/г

)dye 2

Редактор Б.ФеДотов

Заказ 510 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент"; г, Ужгород, ул.Гагарина, 101

Pf3P

$iogg

Составитель Ю.Цыбин

Техред М.Моргентал Корректор M,Ñàìáîðñêàÿ

Адаптивный умножитель частоты Адаптивный умножитель частоты Адаптивный умножитель частоты Адаптивный умножитель частоты Адаптивный умножитель частоты 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в автоматике и измерительной технике

Изобретение относится к радиотехнике, а именно к измерительной технике, и в частности может быть использовано в технике радиосвязи, например в синтезаторах частоты приемопередающих установок с программной перестройкой рабочей частоты (ППРЧ) в качестве умножителей частоты следования импульсов

Изобретение относится к радиотехнике и может быть использовано в широкополосных приемопередающих системах, а также в измерителях частотных характеристик радиоустройств

Изобретение относится к генерированию импульсов и может использоваться в цифровых устройствах фазовой синхронизации

Изобретение относится к импульсной технике и может быть использовано в электроизмерительных системах и системах сбора и обработки информации

Изобретение относится к области приборостроения и может быть использовано для преобразования частотно-импульсного сигнала в аналоговый сигнал

Изобретение относится к технике генерирования электрических импульсов и может быть использовано в качестве измерительного генератора при моделировании сигналов данных в системах передачи цифровой информации

Изобретение относится к генераторам электрических импульсов и может быть использовано для моделирования сигналов в системах передачи информации

Изобретение относится к технике генерирования импульсов с модулированной длительностью и может использоваться для имитации сигналов систем передачи данных
Наверх