Управляемый делитель частоты следования импульсов

 

Сущность изобретения; управляемый делитель частоты следования импульсов содержит два триггера, счетчик импульсов, управляющий вход, вход опорной частоты и кодовые входы,соединенные с информационными входами счетчика импульсов. Введение в управляемый делитель элемента И-НЕ и двух инверторов повышает функциональную надежность устройства за счет исключения нарушения алгоритма работы при поступлении управляющего сигнала в момент действия импульса опорной частоты. 2 ил.

Уф

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я>s Н 03 К 23/40

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) @ЯР p g.

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

1 (4

1

1 (21) 4862133/21 (22) 27.08.90 (46) 07.02.93. Бюл. № 5 (71) Научно-производственное объединение

"Гранат" (72) B,В. Скрябин и С.В, Смирнов (56) 1. Авторское свидетельство СССР

N 993439, кл. Н 03 К 3/281, 1981.

2. Авторское свидетельство СССР

N 1211878, кл,.Н 03 К 23/40, 1984. (54) УПРАВЛЯЕМЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ

СЛЕДОВАНИЯ ИМПУЛЬСОВ

Изобретение относится к импульсной технике и может быть использовано в качестве управляемого делителя частоты следования импульсов.

Известен делитель частоты следования импульсов по а,c. N. 993439, кл. Н 03 КЗ/281, содержащий управляющую шину, два инвертора, элемент И, компаратор, времяза- дающую RC-цепь и делитель напряжения, Известный делитель при отсутствии управляющего сигнала формирует последовательность импульсов определенной частоты, а при подаче управляющего сигнала (высокого потенциала) обеспечивает дискретное изменение частоты следования выходных импульсов. Недостатком известного делителя является узкий диапазон частот следования выходных импульсов, т.к. при поступлении управляющего сигнала (высокого потенциала) частота следования выходных импульсов не более чем в 4 раза может отличаться от определенной частоты, формируемой известным делителем при отсутствии управляющего сигнала.

„„5U 1793543 Al (57) Сущность изобретения; управляемый делитель частоты следования импульсов содержит двэ триггера, счетчик импульсов, управляющий вход, вход опорной частоты и кодовые входы, соединенные с информационными входами счетчика импульсов. Введение в управляемый делитель элемента

И вЂ” НЕ и двух инверторов повышает функциональную надежность устройства за счет исключения нарушения алгоритма работы при поступлении управляющего сигнала в момент действия импульса опорной частоты, 2 ил, Наиболее близким по технической сущности к предлагаемому делителю является

"Управляемый делитель частоты следования импульсов" по а,с. ¹ 1211878, кл. Н 03

К 23/40. Этот делитель содержит последовательно соединенные элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, счетчик импульсов íà N, первый Т-триггер, выход которого подключен к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого соединен с входной шиной, элемент И, первый вход которого подключен к выходу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, а выход — к С-входу первого Т-триггера, шину управления коэффициентом деления и шину управления дробным коэффициентом деления, причем информационные входы счетчика импульсов на N соединены с шиной управления коэффициентом деления, вход разрешения параллельной записи кода счетчика импульсов на N соединен с выходом элемента И, С-входом первого Т-триггера — с выходной шиной, инверсный выход заема счетчика импульсов на N подключен к инверсному

R-входу второго Т-триггера, инверсный вы1793543 ход которого подключен к второму входу элемента И, а инверсный R-вход первого

Т-триггера соединен с шиной управления дробным коэффициентом деления. Недостатком известного управляемого делителя является низкая функциональная надежность, Управляющий сигнал асинхронен по отношению к импульсам опорной частоты, Поэтому равновероятно, что поступление на шину 6 управления дробным коэффициентом деления управляющего сигнала (низко-" го потенциала) придется на момент времени, когда на входной шине 8 действует импульс или пауза между импульсами опорной частоты. Однако нормальное функционирование известного делителя, т.е. алгоритм работы, нарушается каждый раз при поступлении управляющего сигнала в момент действия импульса опорной частоты, Причем нарушение алгоритма работы может иметь различный характер. В одном случае, вследствие преждевременного изменения фазы импульса на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 2, последний период следования выходных импульсов уменьшается относительно установленного на время 0,5.Топ, где Ton — период следования импульсов опорной частоты на входной шине 8. В другом случае, вследствие уменьшения длительности выходного импульса относительно номинального значения, не обеспечивается надежная запись кода в счетчик 1; в результате очередной выходной импульс формируется через случайный период времени. В третьем случае также иэ-за уменьшения длительности выходного импульса относительно номинального значения может не обеспечиться переключение в единичное состояние триггера 5, вследствие чего через элемент И 3 на выходную шину 7 будет поступать последовательность импульсов с периодом Топ. Таким образом, нарушение алгоритма работы известного делителя при поступлении управляющего сигнала в момент действия импульса опорной частоты снижает функциональную надежность.

Цель изобретения — повышение функциональной надежности за счет исключения нарушения алгоритма работы при поступлении управляющего сигнала в момент действия импульса опорной частоты, Поставленная цель достигается тем, что в управляемый делитель частоты следования импульсов, содержащий два триггера, счетчик импульсов, управляющий вход, вход опорной частоты и кодовые входы, соединенные с информационными входами счетчика импульсов, введены элемент И вЂ” HE, первый и второй инверторы, причем первый вход элемента И-НЕ соединен с входом опорной частоты делителя и с тактовым входом счетчика импульсов, выход которого соединен с тактовым входом первого триггера и через первый инвертор соединен с тактовым входом второго триггера, выход которого соединен с входом сброса счетчика импульсов, с входами I и К первого триггера, вход установки которого соединен с выхо"0 дом элемента И вЂ” НЕ, второй вход которого

-соединен с входом разрешения записи счетчика импульсов и с выходом первого триггера, управляющий вход делителя соединен с входом! и через второй инвертор соединен

"5 с входом К второго триггера.

Введение в управляемый делитель элемента И вЂ” НЕ и двух инверторов с соответствующими связями повысило функциональную надежность за счет исклю20 чения нарушения алгоритма работы при поступлении управляющего сигнала в момент действия импульса опорной частоты. В предлагаемом делителе на втором триггере

5 осуществляется привязка моментов по25 ступления и окончания управляющего сигнала (высокого потенциала) к фронту импульсов опорной частоты, т.е. синхронизация по фазе управляющего сигнала импульсами опорной частоты. Таким образом, 30 в предлагаемом делителе исключены нарушения работы, присущие прототипу и связанные с асинхронностью управляющего сигнала относительно импульсов опорной частоты.

В известных заявителю и авторам технических решениях нет признаков, отличающих предлагаемый делитель от делителя-прототипа, Следовательно, можно предположить, что предлагаемый делитель

40 обладает существенными отличиями от известных делителей, На фиг. 1 приведена функциональная схема делителя; на фиг, 2 — временные диаграммы его работы.

45 Управляемый делитель содержит элемент И-НЕ 1, первый и второй инверторы 2 и 3, первый и второй триггеры 4 и 5, счетчик

6 импульсов, вход 7 опорной частоты, управляющий вход 8, кодовые входы 9 и выход 10.

Кодовые входы 9 соединены с информационными входами счетчика 6 импульсов.

Первый вход элемента И-HE 1 соединен с входом 7 опорной частоты делителя и с тактовым входом счетчика 6 импульсов. Выход

55 счетчика 6 импульсов соединен с тактовым входом первого триггера 4 и через первый инвертор 2 соединен с тактовым входом второго триггера 5. Выход второго триггера 5 соединен с входом сброса счетчика 6 импульсов, соединен с входами I и К первого

1793543 триггера 4, вход установки которого соединен с выходом элемента И вЂ” НЕ 1, Второй вход элемента И-НЕ 1 соединен с входом разрешения записи счетчика 6 импульсов и с выходом первого триггера 4. Управляющий вход 8 делителя соединен с входом и через второй инвертор 3 соединен с входом

К второго триггера 5. Выход 10 делителя подключен к выходу счетчика 6 импульсов, Управляемый делитель может быть реализован как в интегральном исполнении в виде отдельной микросхемы, так и на дискретных элементах; например микросхемах серии 1533 (элемент И вЂ” НЕ 1 — 1/4 мс

1533ЛАЗ, инверторы 2.3 — 1/3 мс 1533 ТЛ2, триггеры 4,5 — мс 1533 ТВ1, счетчик 6 — мс

1533 ИЕ7 - 2/3 мс 1533ТЛ2).

Выход триггера 4 является инверсным выходом. Тактовый вход счетчика 6 импульсов является вычитающим. Выход счетчика

6 импульсов является выходом обратного переноса.

На фиг. 2 введены обозначения диаграмм напряжений, соответствующие позиционным номерам элементов схемы (фиг. 1), Импульсы опорной частоты на соответствую@их интервалах времени на фиг. 2 пронумерованы начиная с 1 по К+1 (К вЂ” число, установленное на кодовых входах 9 делителя), Управляемый делитель частоты следования импульсов работает следующим образом.

В исходном состоянии до поступления сигнала управления на управляющем входе

8 делителя действует низкий уровень нап ряжения (уровень "0").

На вход 7 опорной частоты при этом непрерывно поступают импульсы опорной частоты Е«.

Триггер 4 установлен в единичное исходное состояние, т.е, на его инверсном выходе действует уровень "0", а триггер 5 — в нулевое, уровень "0" действует на его прямом выходе.

Уровень "0" с инверсного выхода триггера 4 поддерживает элемент И вЂ” НЕ 1 в закрытом состоянии и одновременно поступает на вход записи информации С счетчика 6.

На кодовых входах 9 делителя постоянно установлен код числа К, определяющего коэффициент деления частоты Е«. Счетчик

6 сброшен в нулевое состояние. В этом случае импульсы частоты Р«, поступая на вычитающий вход счетчика 6. беспрепятственно проходят на выход обратного переноса BR счетчика 6 и на выход

10 делителя, т,е. F > x=F«

55 в единичное состояние, и весь описанный выше процесс повторяется аналогичным образом, В момент времени tg оканчивается действие управляющего сигнала на входе 8.

В момент времени т (см, фиг. 2) на управляющий вход 8 поступает передний фронт сигнала управления, т.е, на входе 8 начинает действовать высокий уровень напряжения (уровень "1"). Состояние триггера

5 при этом не изменяется. В момент времени t2 по переднему фронту импульса обратного переноса, поступающего с выхода счетчика 6, триггер 5 переключается в единичное состояние, и на его прямом выходе устанавливается уровень "1". Снимается блокировка со входа R счетчика 6. В момент времени ta по заднему фронту импульса с выхода счетчика 6 за счет действия уровней

"1" на входах I и К триггера 4 он переключается в нулевое состояние. На инверсном выходе триггера 4 появляется уровень "1", обеспечивающий запись числа К с кодовых входов 9 делителя в счетчик 6.

В момент времени t4 по переднему фронту 1-го импульса опорной частоты, который отсчитывается счетчиком 6. элемент

И вЂ” НЕ 1 переключается в нулевое состояние, а триггер 4 устанавливается по входу S в исходное единичное состояние, При этом уровень "0" с инверсного выхода триггера 4 закрывает элемент И-НЕ 1 и переводит счетчик 6 из режима записи в режим обратного счета импульсов опорной частоты. Постепенно, по мере поступления импульсов с частотой Е«на вычитающий вход счетчика

6, число К, записанное в нем, начинает уменьшаться.

При поступлении К-го импульса опорной частоты по его заднему фронту в счетчике 6 устанавливается число К=О.

В следующий момент времени tg (см, фиг. 2) при поступлении на вычитающий вход счетчика 6 (К+1)-го импульса опорной частоты, на его выходе и выходе 10 делителя начинает формироваться передний фронт

Е« выходного импульса с частотой Felix= и где п=К+1 коэффициент деления опорной частоты

В момент времени tg на выходе триггера

5 по-прежнему действует уровень "1".

Задний фронт выходного импульса на выходе 10 формируется в момент времени

t . При этом триггер 4 переключается в нулевое состояние. Уровень "1" с его инверсного выхода обеспечивает повторную запись числа К в счетчик 6. Затем, в момент времени ст, триггер 4 переключается снова

1793543

В момент времени tg при.поступлении (К+1)-ro импульса опорной частоты на вычитающий вход счетчика 6 на выходе 10 формируется последний импульс с частотой

F ", где n=K+1, по переднему фронту

Foï 5 и которого триггер 5 переключается в исходное нулевое состояние. Уровнем "0" с его выхода счетчик 6 снова блокируется по входу R в нулевом состоянии,,10

Далее, начиная с момента времени tg„ на выходе t0 снова формируются импульсы с частотой Fa x=Foo.

Таким образом, при отсутствии управляющего сигнала на входе 8 делителя, т.е. 15 при уровне "0", на выходе 10 формируется последовательность импульсов с частотой вых=0оп.

При подаче на вход 8 сигнала управления в виде уровня "1", на выходе 10 форми-. 20 руется последовательность импульсов с

Fоп частотой Fa„x= —, где и=-К+1 — коэффиции ент деления частоты Foo, Коэффициент деления и может выби- 25 раться за счет кода числа К, которое записывается в счетчик 6, что обеспечивает делителю широкий диапазон изменений ча-. стоты выходных импульсов относительно частоты Гоп. 30

В том случае, если возникает необходимость сформировать последовательность выходных импульсов со скважностью Q =2, на выход делителя (к выходу l0) дополнительно может быть подключен счетный триг- 35 гер, на выходе которого формируется указанная последовательность. Частота F» при этом должна быть увеличена в 2 раза, Предлагаемое техническое решение обеспечивает повышение функциональной 40 надежности, Кроме того, в предлагаемом делителе на выходе триггера 4, который может быть использован как дополнительный выход уп- 45 равляемого делителя, в течение длительности управляющего импульса форМИРУЕтСЯ ПаЧКа ИМПУЛЬСОВ С ЧаСтОтОй Faux=.

"оп

К+1 оп, Следовательно, предлагаемый де- 50 литель может быть использован для формирования пачки импульсов в течение длительности управляющего импульса, т.е, в качестве формирователя пачки импульсов, . Достоинством предлагаемого делителя 55 является также возможность использования его для частотной манипуляции частоты

Fa x, т.к. при подаче сигнала управления

ЧаСтста Faux МОжЕт ИЗМЕНЯТЬСЯ С Foo Ha

К+1, т.е, предлагаемый делитель может быть использован в качестве частотного манипулятора.

Таким образом, предлагаемый делитель дополнительно может быть использован в качестве частотного манипулятора, а также в качестве формирователя пачки импульсов, что расширяет функциональные возможности предлагаемого делителя по сравнению с прототипом.

Недостатком делителя-прототипа по а.с. N. 1211878 является его низкая функциональная надежность, обусловленная рядом факторов, Нормальное функционирование прототипа,т.е,алгоритм работы, нарушается каждый раз при поступлении управляющего сигнала в момент действия импульса опорной частоты. В этом случае на шину 6 прототипа поступает передний фронт управляющего сигнала низкого потенциала, т, е. на шине 6 образуется перепад сигнала из "1" в "0", а на шине 8 действует импульс опорной частоты.

Например, при Отсутствии управляюще- го сигнала и дробном коэффициенте деления, равном 2,5, должно быть; оп 1

2,5 2,5 Топ (Твых = 2.5 Топ) .

В этом случае, при наличии управляющего сигнала низкого потенциала коэффи- . циент деления должен быть равен 3 и должно быть; оп

3 3 Топ

ГдЕ Fabix — ЧаСтота СЛЕдОВаНИя ВЫХОДНЫХ ИМпульсов на шине 7;

Гоп — опорная частота следования входных импульсов на шине 8;

Твых, Топ СООТВЕТСТВЕННО ИХ ПЕРИОДЫ следования, Однако из-за асинхронного поступления управляющего сигнала на шину 6 относительно входных импульсов опорной частоты на шине 8 заданный алгоритм работы прототипа нарушается. Причем нарушение алгоритма работы может иметь различный характер, В одном случае, если передний фронт управляющего сигнала поступит в момент времени, когда триггер 4 находится в единичном состоянии и до появления выходного импульса на шине 7 триггер 4 сбросится в нулевое состояние раньше времени, т.к, в нулевое состояние он должен переключиться (по счетному входу) по заднему фронту импульса на шине 7 (см. фиг, 2 описания прототипа). Это приведет к Обратному изме10

1793543 нению фазы импульсов на выходе элемента

ИСКЛЮЧАЮЩЕЕ ИЛИ 2 преждевременно, т.е, интервал времени до появления импульса заема на выходе счетчика 1 уменьшается на 0,5 Тол. Триггер 5 при этом сбрасывается 5 в нулевое состояние и элемент И 3 пропустит на шину 7 выходной импульс раньше времени на 0,5 То, т.е. вместо периода

ТБ х=2,5 Тол будет Tssx=2 Топ.

В другом случае, если передний фронт 10 управляющего сигнала на шине 6, при единичном состоянии триггера 4, поступит в момент действия выходного импульса на шине 7, триггер 4 сбросится в нулевое состояние, а на выходе элемента ИСКЛЮЧАЮ- 15

ЩЕЕ ИЛИ 2 появится уровень "0", закрывающий элемент И 3. На шине 7 при этом формируется выходной импульс, случайным образом укороченный по длительности относительно заданного 20 номинального значения, Так что длительность выходного импульса на шине 7 может оказаться меньше времени срабатывания логических элементов, используемых в прототипе или во внешнем устройстве, Это мо- 25 жет привести к ненадежной работе как внешнего устройства, которое принимает сигналы с шины 7 и может не отработать слишком короткий сигнал, так и самого прототипа, т.к. короткий по длительности им- 30 пульс на шине 7 при этом не обеспечивает надежной записи числа в счетчик 1. В ре. зультате в счетчике 1 случайным образом, т.к, триггеры (разряды) счетчика 1 могут иметь разное время срабатывания, устано- 35

Формула изобретения

Управляемый делитель частоты следования импульсов, содержащий два триггера, счетчик импульсов, управляющий вход, вход опорной частоты и кодовые входы, соединенные с информационными входами счетчика импульсов, отличающийся тем, что, с целью повышения надежности, введены элемент И вЂ” НЕ, первый и второй инверторы, причем первый вход элемента И-НЕ соединен с входом опорной частоты делителя и с тактовым входом счетчика импульсов; вится произвольное число. То есть на шине

7 очередной выходной импульс сформируется с периодом Tggx f ЗТ, что не соответствует установленному алгоритму работы прототипа, согласно которому должно быть

Т8цх=ЗТоп (как указано выше).

Может иметь место также случай, когда укороченный по длительности выходной импульс на шине 7 не обеспечит переключения в единичное состояние триггера 5. Поэтому на входе элемента И 3 будет присутствовать высокий потенциал, разрешающий прохождение последовательности импульсов опорной частоты через элемент И 3 на выходную шину 7. В этом случае также нарушается алгоритм работы прототипа, в результате чего Ts ix 0 ЗТ,л.

Таким образом, описанные нарушения алгоритма работы прототипа при поступлении управляющего сигнала в момент действия импульса опорной частоты снижают функциональную надежность прототипа.

В предлагаемом делителе на втором триггере 5 осуществляется привязка моментов поступления и окончания управляющего сигнала (высокого потенциала) к фронту импульсов опорной частоты, т.е. синхронизация по фазе управляющего сигнала импульсами опорной частоты. Таким образом, в предлагаемом делителе исключены нарушения работы, присущие прототипу и связанные с асинхронностью управляющего сигнала относительно импульсов опорной частоты. выход которого соединен с тактовым входом первого триггера и через первый инвертор соединен с тактовым входом второго триггера, выход которого соединен с входом сброса счетчика импульсов и с входами I и К . первого триггера, вход установки которого соединен с выходом элемента И вЂ” НЕ, второй вход которого соединен с входом разрешения записи счетчика импульсов и с выходом первого триггера, управляющий вход делителя соединен с входом I и через второй инвертор — с входом К второго триггера, 1793543

Чиио К

Д2- С

i k" 4 4 тг 3 (/ Ч f /(А +g пллл.г,. тпл: Jll и. лл л: ллг : лллл

4 Г ле Д Я )

I /

5 11 ) l 1

%1ПР J i ",Ë.ë Л Л Л, ЯЛД г г 5 .з- .

v,7. ) -- +/

Составитель 0,Тиц

Гехред M.Моргентал Корректор М.Самборская

Редактор С,Кулакова

Заказ 510 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб„4/5

Производственно-издательский комбинат "Патент", r, Ужгород, ул.Гагарина, 101

Управляемый делитель частоты следования импульсов Управляемый делитель частоты следования импульсов Управляемый делитель частоты следования импульсов Управляемый делитель частоты следования импульсов Управляемый делитель частоты следования импульсов Управляемый делитель частоты следования импульсов 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано для пересчета импульсов в минимальном и максимальном кодах Фибоначчи при Р 1

Изобретение относится к дискретной и импульсной технике и может быть использовано в дискретных устройствах управления и в различных узлах ЭВМ для счета импульсов

Изобретение относится к вычислительной технике и может использоваться в устройствах автоматики, в частности, в качестве генератора частоты для шагового привода

Изобретение относится к дискретной и импульсной технике

Изобретение относится к импульсной технике и может быть использовано для пересчета импульсов в минимальном коде Фибоначчи при Р - 1 и Р 2

Изобретение относится к импульсной технике и может использоваться в цифровой аппаратуре, а именно в синтезаторах частот

Изобретение относится к импульсное технике и может использоваться в устройствах автоматики, вычислительной техники и в синтезаторах частот для деления частоты следования импульсов на пять

Изобретение относится к импульсной технике и может быть использовано для синхронного двоичного счета импульсных сигналов

Изобретение относится к вычислительной технике и может быть использовано для приема и преобразования цифрового дифференциального сигнала

Изобретение относится к цифровой вычислительной технике и устройствам автоматики

Изобретение относится к цифровой вычислительной технике для использования в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к области цифровой вычислительной техники и автоматики

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Счетчик // 2028028

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к делителям частоты
Наверх