Устройство контроля группы цифровых блоков

 

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам автоматизированного контроля моделей, и может быть использовано для определения коэффициента ошибок по единичным элементам при различных отношениях сигнал/помеха при проведении приемосдаточных испытаний модемов в процессе серийного производства . Цель изобретения - расширение функциональных возможностей за счет обеспечения контроля модемов с выявлением факта запаздывания отклика. Устройство содержит датчик теста 1, передатчик модема 2, имитатор канала связи 3, блока согласования 4, группу контролируемых блоков 5, элемент ИЛЙ-НЁ 6, датчик испытательной последовательности 7, схему сравнения 8, группу счетчиков 9, регистр синдрома ошибок 10, генератор тестов. 4 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (st)s G 06 F 11/26

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) ОПИСАНИЕ ИЗОБРЕТЕНИ

О

ОО

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4845394/24 (22) 29.06.90 (46) 28,02,93. Бюл. М 8 (71) Севастопольский приборостроительный институт (72) В,С,Чернега (56) Авторское свидетельство СССР

М 896628, кл. G 06 F 11/26, 1980, Авторское свидетельство СССР

hh 1126966, кл. G 06 F 11/26, 1983. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ГРУППЫ ЦИФРОВЫХ БЛОКОВ (57) Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам автоматизированного контроля моделей, и может быть использо„„БЦ „„1798786 А1 вано для определения коэффициента ошибок по единичным элементам при различных отношениях сигнал/помеха при проведении приемосдаточных испытаний модемов в и роцессе серий ного.п роизводства. Цель изобретения — расширение функциональных возможностей за счет обеспечения контроля модемов с выявлением факта запаздывания отклика. Устройство содержит датчик теста 1, передатчик модема 2, имитатор канала связи 3, блока согласования 4, группу контролируемых блоков 5, элемент ИЛИ-HE 6, датчик испытательной последовательности 7, схему сравнения 8, группу счетчиков 9, регистр синдрома ошибок 10, генератор тестов. 4 ил.

1798786 .

10

30

Изобретение относится к области автоматики и вычислительной техники, в частности, к устройствам автоматизированного контроля модемов и может быть использовано для определения коэффициента ошибок по единичным элементам при различных отношениях сигнал-помеха при проведении приемосдаточных испытаний модемов B процессе серийного производства.

Цель изобретения — расширение функциональных возможностей за счет обеспечения контроля модемов с выявлением факта запаздывания отклика.

На фиг,1 показано устройство для контроля; на фиг,2 — схема блока согласования; на фиг,3 — пример выполнения блока синхронизации; на фиг.4 — датчик испытательной последовательности.

Устройство (фиг,1) содер>кит датчик теста 1, передатчик модема 2, имитатор канала связи 3, блок согласования 4, группа контролируемых блоков 5 (модемов в количестве

16 шт 15,1...5,16), элемент ИЛИ НЕ 6 (блок синхронизации) 6, датчик испытательной последовательности 7, схема сравнения 8, группа счетчиков 9, регистр синдрома ошибок 10, генератор тестов 11(построенный на блоках 1 — 4), Блок согласования (фиг,2) содер>кит трансформатор 12, усилители 13, 14,1.„14,п (и = 16), трансформаторы 15.1...15л1, резисторы 16 — 23. Блок синхронизации (элемент

ИЛИ-НЕ предло>кенного устройства) (фиг,4) содержит диоды 24,1...24,п, элемент ИЛИ- 3

НЕ 25, ждущий мультивибратор 26.

Датчик испытательной последовательности (фиг.4) содержит резистор 27, конден- сатор 28, сумматор по модулю два 29, элемент РАВНОЗНАЧНОСТЬ 30, счетчики 4

31, 32, триггер 33, генератор тактовых импульсов 34, элемент задержки 35, элемент И

36, элемент ИЛИ 37, Устройство работает следующим образом, Датчик теста 1 вырабатывает испыта-. 4 тельную рекурентну1о последовательность, которая после преобразования в передатчике модема 2 поступает на вход имитатора канала связи 3. В 3 задаются соответствующие условия передачи (определенный уровень помехи, скачки уровня сигнала, сдвиг частоты и т.п.), при которых определяется коэффициент ошибок по единичным элементам. Искаженный сигнал выхода имитатора канала связи 3 поступает на вход блока 5 согласования 4, имеющего один канальный вход, а число его выходов равно количеству одновременно контролируемых модемов s группе, Основной функцией блока 4 является согласование выходного сопротивления имитатора канала связи 3 с параллельно включенными входами группы контролируемых модемов, Входное сопротивление блока 4 и его выходные сопротивления каждого выхода равны между собой и составляют величину 600 Ом, Коэффициент передачи блока согласования равен 1 во всем диапазоне канала тональной частоты. Таким образом, на входы всех приемников модемов поступают идентичные колебания смеси сигнала с помехой, Принимаемые данные каждого из модемов подаются на индивидуальные разряды схемы сравнения 8, а на вторые входы каждой из которых с датчика 7 поступает сфазирован ная рекурентная тестовая последовательность, идентичная последовательности передающей стороны, Схема фазирования эталонной последовательности является составной частью датчика 7 (фиг,4). Для фазирования эталонного датчика используются принимаемые сигналы с выхода одного из модемов, например, первого, Каждое несовпадение переданных и принятых соответствующим приемником модема бит фиксируются индивидуальной схемой сравнения 8 и регистрируются соответствующим счетчиком импульсов 9. Синхронизация счета ошибок осуществляется импульсами, формируемыми блоком синхронизации 6 на основе собственных тактовых импульсов, контролируемых модемов (цепь 115), по сути это элемент ИЛИ-НЕ.

Так как в процессе приемосдаточных испытаний необходимо проконтролировать превышение коэффициента ошибок допустимого значения, то для упрощения процедуры контроля, используется предварительная установка коэффициента пересчета счетчиков группы 9, который определяет максимально допустимое количество ошибок. В случае превышения этой величины появляется импульс переполнения соответствующего счетчика, который фиксируется в регистре синдрома ошибок

10. В конце испытаний анализируется его состояние. Наличие 1 в определенных разрядах указывает номера соответствующих модемов, коэффициент ошибок по единичным элементам которых не удовлетворяет техническим требованиям. Эта информация отображается в протоколе испытаний модема. Предварительная установка коэффициента пересчета счетчиков 9 группы осуществляется программно.

Схема сравнения 8 построена на основе сумматора по модулю 2. В каждом канале используется по два последовательно соединенных двоичных счетчика типа 561И-НЕ

11 (интегральная схема 561TP2).

17! 8 Рб

15

25

35

50

Схема блока согласования 4 приведена на фиг,2. Он служит для подачи смеси сигнала с помехой, поступающей с выхода имитатора канала связи 3 на входы приемников контролируемых модемов. Симметричность входа и выходов блока обеспечивается с помощью согласующих трансформаторов типа ТМ5 — 22, аналогичных линейным трансформаторам, используемых в модемах типа

УПС вЂ” 2, 4ТЧ. Входное и выходные сопротивления блока согласования составляют 600

QM, а коэффициент передачи от выхода имитатора канала до входа соответствующего модема равен 1.

Элемент ИЛИ-НЕ 6 вырабатывает синхросигналы нэ основании импульсов, поступающих с контролируемых модемов по цепям стыка С2 — 115 "Синхронизация элементов принимаемого сигнала". Каждый модем переключает состояние цепи из высокого уровня в низкий в середине принимаемого единичного элемента. Поэтому синхроимпульсы должны формироваться в моменты времени, когда состояние цепей

115 всех модемов принимает низкий уровень, то есть согласно логическому уравнеНИЮ У = Х1 + Х2 + ... + Хп, ГДЕ У.— ВЫХОД элемента ИЛИ-НЕ, х — состояние цепи синхронизации i-ro контролируемого модема.

Схема блока синхронизации (фиг.3) содержит диоды выпрямители сигналов, поступающих по цепям, так как сигналы на стыке

С2 разнополярные I VD I — VD16 элемент

ИЛИ-НЕ и формирователь короткого импульса — ждущий мультивибратор.

Датчик 7 служит для выработки испытательной последовательности идентичной поступающей на вход имитатора канала связи 4, Датчик состоит из генератора псевдослучайной последовательности и схемы фазирования, которая служит для установки датчика в такое состояние, при котором последовательность, вырабатываемая датчлком испытательной последовательности совпадает с последовательностью, поступающей с выхода контролируембго модема.

Схема датчика представлена на фиг,4.

Она состоит из генератора псевдослучайной последовательности, построенного на основе регистра сдвига 39 с обратной связью, схемы начальной установки регистра 27, 28, 38 и сумматора 29 по модулю 2.

Логический элемент равнозначности 30 служит для побитного сравнения последовательности, поступающей на вход эталонного датчика, с выходной последовательностью. Элемент 30 имеет инверсный и прямой выходы. К его выходам подключено два двоичных счетчика 31 и 32. Счетчик 31 подсчитывает количество несовпадений, а счетчик 32 число совпадений принимаемой и генерируемой последовательности, В исходном состоянии, когда эталонный датчик испытательной последовательности несфазирован, на инверсном выходе элемента 30 будет уровень логической 1. на прямом — О, Счетчик 31 под действием тактовых импульсов генератора 34 изменяет свое состояние с приходом каждого тактового сигнала, После переполнения счетчика 31 в практической схеме коэффициент счета счетчиков 31 и 32 равен 256 триггер 33 перекЛючается в единичное состояние и задает режим фазирования. В этом режиме при каждом несовпадении поступающего и генерируемого битов на инверсном выходе элемента 30 появляется единичный уровень и дополнительный тактовый сигнал от генератора тактовых импульсов 34, через элемент задержки 35, схему совпадения 36 и элемент ИЛИ 37 поступает на вход цепи сдвига регистра 39. Это приводит к допол-. нительному смещению последовательности, находящейся в регистре 39, на один такт. Элемент задержки 35 сдвигает тактовый импульс на половину периода для того, чтобы д0полнительный тактовый импульс не накладывался на регулярные тактовые импульсы, а находился между соседними тактовыми сигналами, которые осуществляют переключение датчика псевдослучайной последовательности сс- скорость.о передачи данных., Дополнительный сдвиг регистра 39 (фазирование) будет осуществляться до тех пор, пока не наступит совпадение принимаемой последовательности с формируемой эталонным датчиком, С этого момента йулевым потенциалом с инверсного выхода 30 запрещается прохождение через элемент

36 дополнительных сдвигающих импульсов от генератора 34, Наличие единичного потенциала на прямом выходе блока 30 разрешает подсчет тактовых импульсов счетчиком 32, В момент переполнения счетчика 32 триггер 33 переключается в нулевое состояние и переводит схему из режима фазирования в рабочий режим, в котором исключается случайный дополнительный сдвиг регистра 39 при появлении ошибок в поступающей последовательности. Ошибки могут возникнуть при снижении отношения сигнал-шум на входе модемов или при сбоях работы контролируемых модемов, Счетчики импульсов 31 и 32 выполняют функцию инерционных элементов и предотвращают переключение эталонного датчика в режим фазирования или в рабочий режим из режима фазирования при наличии слу1798786

7ЖЯЛ

7ЖЫ2 чайных совпадений или одиночных ошибок.

При переполнении одного из счетчиков происходит переключение его в нулевое состояние, Для исключения явления накопления ошибок выход переноса каждого из счетчи- 5 ков соединяется со входом сброса-другого счетчика. При этом каждое переключение одного из них приводит к сбросу другого счетчика.

В генераторе тактовых импульсов 34 10 осуществляется синхронизация тактовых импульсов с характеристическими моментами поступающей псевдослучайной последовательностии.

Формула изобретения

1. Устройство контроля группы цифровых блоков, содержащее генератор тестов, схему сравнения, причем выходы генератора тестов соединены с выходами устройства 20 для подключения к группе цифровых блоков, первые входы схемы сравнения соединены с входами устройства для подключения к выходам откликов контролируемой группы цифровых блоков, о т л и ч а- 25 ю щ е е с я тем, что, с целью расширения функциональных возможностей за счет обеспечения контроля модемов с выявлением факта запаздывания отклика, оно содержит датчик испытательной 30 последовательности, группу счетчиков, регистр синдрома и ошибок и элемент ИЛИНЕ, причем вход пуска датчика испытательной последовател ьности соединен с входом устройства для подключения к выходу отклика i-ro блока контролируемой группы цифровых блоков i = 1„,п (где n— число блоков в группе), выход датчика испытательной последовательности соединен с вторым входом схемы сравнения, выходы которой соединены со счетными входами соответствующих счетчиков группы, выходы которых соединены с входами синхронизации соответствующих разрядов регистра синдрома ошибки, выходы которого являются выходами ошибки устройства, вход синхронизации счетчиков групп соединен с выходом элемента ИЛИ-НЕ, входы которого являются входами устройства для подключения к выходам самосинхронизации контролируемой группы цифровых блоков, информационные входы регистра синдрома ошибок подключены к единичной шине устройства.

2, Устройство по п,1, о т л и ч а ю щ е ес я тем, что генератор тестов выполнен на последовательно соединенных датчика тестов, передатчика модема, имитатора канала связи и блока согласования с контролируемой группой цифровых блоков, 1798786

Составитель А.Сиротская

Техред M,Ìîðãåíòàë Корректор С.Пекарь.Редактор Н.Коляда

Заказ 773 . Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб„4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул.Гагарина, 101

Устройство контроля группы цифровых блоков Устройство контроля группы цифровых блоков Устройство контроля группы цифровых блоков Устройство контроля группы цифровых блоков Устройство контроля группы цифровых блоков 

 

Похожие патенты:

Изобретение относится к информационной и вычислительной технике и может быть использовано для формирования тестовых последовательностей в процессе контроля, настройки и диагностирования неисправностей цифровых устройств

Изобретение относится к контрольноизмерительной технике и может быть использовано в устройствах проверки логических ячеек вычислительных машин

Изобретение относится к средствам связи и может быть использовано для построения устройств контроля исправности систем цифровой обработки телевизионных изображений

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах управления технологическими процессами и в системах автоматизированного проектирования

Изобретение относится к вычислительной технике и может быть использовано при обработке оборудования и программ, выполняющих контроль, работоспособности и диагностирования неисправностей

Изобретение относится к электронной вычислительной технике, может быть использовано в приборостроении и радиоизмерительной технике

Изобретение относится к автоматике и вычислительной технике и

Изобретение относится к цифровой вычислительной технике, в частности к средствам автоматизации контроля и поиска неисправностей в устройствах с дискретным характером функционирования, и может быть использовано в автоматизированных комплексах отладки и ремонта цифровых устройств

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля работоспособности цифровых блоков и схем, поиска и локализации в них неисправностей как в процессе регулировки, так и в процессе эксплуатации

Изобретение относится к системам управления телевидением и радиовещанием

Изобретение относится к цифровой вычислительной технике и может быть использовано в автоматизированных системах для контроля ЭВМ

Изобретение относится к области электрорадиотехники и может быть использовано для проверки функционирования DVD плеера

Изобретение относится к способу и системе отладки многоядерной системы с возможностями синхронной остановки и синхронного возобновления

Изобретение относится к области автоматики и цифровой вычислительной техники

Изобретение относится к испытательной технике и может быть использовано для диагностики функционирования микросхем оперативной памяти во всех отраслях микроэлектроники и радиотехники

Изобретение относится к средствам построения модели состояния технического объекта
Наверх