Ячейка однородной вычислительной структуры

 

Изобретение относится к автоматике и вычислительной технике и предназначено для использования в качестве вычислительной ячейки (ВЯ) однородной вычислительной структуры (ОВС), ориентированной на цифровую обработку сигналов, объединение и распределение информации между различными абонентами. Целью изобретения является расширение функциональных возможностей ВЯ. Ячейка содержит два входных коммутатора, три выходных коммутатора , коммутатор транзита, арифметикологический блок, регистр команд, триггер, счетчик, группу элементов И, два элемента ИЛИ, четыре элемента И и элемент запрета. Ячейка позволяет работать в трех режимах: записи команд, выпопнения команд в арифметико-логическом блоке и автономного управления выходного коммутатора, что позволяет строить на основе таких ячеек вычислительные структуры с распределением потоков данных без дополнительного перепрограммирования ячеек вычислительной структуры, 1 ил. ел

союз советских

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (л()s G 06 F 15/00

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) ОПИСАНИЕ ИЗОБРЕТЕНИ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4818771/24 (22) 28.02.90 (4 6) 28.02.93, Бюл. N 8 (72) В, Ф. Стрел ьчен ко, В, Б.Ды чаковский, О, Е. Кузьмин и А, В. Ш оста к (56) Авторское свидетельство СССР

N 684986, кл, G 06 F 15/00, 1975.

Однородные вычислительные структуры в системах связи / Под ред. А.А,Алексеева. Л.; ВАС, 1987, с.20, (54) ЯЧЕЙКА ОДНОРОДНОЙ ВЫЧИСЛИТЕЛЬНОЙ СТРУКТУРЫ (57) Изобретение относится к автоматике и вычислительной технике и предназначено для использования в качестве вычислительной ячейки (ВЯ) однородной вычислительной структуры (ОВС), ориентированной на цифровую обработку сигналов, объединеИзобретение относится к вычислительной технике и предназначено для использования в качестве вычислительной ячейки (ВЯ) однородной вычислительной структуры (OBC), ориентированной на цифровую обработку сигналов, объединение и распределение информации между различными абонентами, Целью изобретения является расширение возможностей ВЯ.

На чертеже показана структурная схема

ВЯ.

ВЯ содержйт элементы И, 1, 2, 9-15, 17 и 18, входные коммутаторы 3 и 4, регистр команды 5, операционный блок 6, блок транзита 7, триггер 8, счетчик 16, элемейты ИЛИ

19 и 20 и выходные коммутаторы 21, 22. и 23.

„„5U „„1798795 А1 ние и распределение информации между различными абонентами, Целью изобретения является расширение функциональных возможностей ВЯ, Ячейка содержит два входных коммутатора, три выходных коммутатора, коммутатор транзита, арифметикологический блок, регистр команд, триггер, счетчик, группу элементов И, два элемента

ИЛИ, четыре элемента И и элемент запрета.

Ячейка позволяет работать в трех режимах: записи команд, выполнения команд в арифметика-логическом блоке и автономного управления выходного коммутатора, что позволяет строить на основе таких ячеек вычислительные структуры с распределением потоков данных без дополнительного перепрограммирования ячеек вычислительной структуры, 1 ил, ВЯ имеет четыре информационных входа—

1 — 4, вход программы настройки (Вх.П) — 5, вход управления вводом программы (УВП)—

6, вход сийхронизирующих тактовых импульсов (ТИ) — 7, а также четыре информационных выхода — 1 — 4 и выход программы Q настройки (Вых.П) ВЯ вЂ” 5. (Л

Устройство работает следующим образом. Регистр команд о предназначен дза )р, приема по входу Вх.П 5 при наличии разрешающего сигнала на входе УВП 6 и передачи по выходу Вых.П 5 управляющей последовательности — программы настройки ВЯ ОВС на.заданные функции. В 16-разрядный регистр 5 в режиме йрограммирования записываетСя программа работы ВЯ и через него транслируются программы для записи в другие ВЯ.

1798795

Операционный блок 6 выполняет арифметика-логические операции под действием команд регистра 5.

Блок транзита 7 предназначен для передачи данных со входов Инф. 1 — 4 ВЯ или констант, хранящихся в регистре команд 5, без обработки в блоке 6 на входы ячейки 1-4 через выходные коммутаторы 21 или 22.

Работает BR, в трех режимах. Режимы записи команд в регистр 5 —, программирование и выполнение команды а операционном блоке 6: остаются без изменений в соответствии с (2), Вводится дополнительный режим работы ВЯ при выполнении команды, а именно режим автономного управления выходным коммутатором 23. Таким образом, выполнение команды и автономное управление выходным коммутатором 23 осуществляется в ВЯ одновременно. Данный режим достигается за счет введения управляющего триггера 8, группы элементов И 1. 2, 15, 17, 18 ИЛИ 19, 20 и счетчика 16, Переход триггера 8 в единичное состояние осуществляется под воздействием импульса напря>кения, поступающего через программный вход

УВП в режиме выполнения команд, Это приводит к тому, что управляющие. сигналы, поступающие из регистра команд 5 на выходные коммутаторы 21, 22, блокируют- 30 ся, а управление работой выходного коммутатора 23 осуществляется счетчиком 16.

Содержимое счетчика 16 меняется под воздействием импульсов, поступающих по программному входу.5. В этом случае время взаимодействия абонентов через ВЯ ОВС определяется проме>кутком между импульсами, поступающими по программному входу 5, Сброс этого режима осуществляется первым тактовым импульсом по входу 7 в 40 режиме программирования.

Формула изобретения

Ячейка однородной вычислительной структуры, содержащая два входных коммутатора, коммутатор транзита, арифметико- 45 логический блок, регистр команд и три выходных коммутатора, причем информационные входы ячейки соединены с информационными входами первого и второго входных коммутаторов, информационный 50 вход регистра команд соединен с настроечным входом ячейки, вход разрешения ввода программы которой соединен с входом разрешения записи регистра команд, выходы с первой по четвертую групп которого соединены соответственно с управляющим входом первого входного коммутатора, с управляющим входом второго входного коммутатора, с настроечным входом арифметико-логического блока, управляющим входом коммутатора транзита, первый и второй выходы последнего из которых соединены с информационными входами первого и второго выходных коммутаторов, информационный вход третьего коммутатора соединен с выходом арифметика-логического блока, входы первого и второго операндов которого соединены соответственно с первым и вторым выходами первого входного коммутатора, информационный вход коммутатора транзита соединен с выходом второго входного коммутатора, выход регистра команд является настроечным выходом ячейки, р-е (р= 1,4) выходы первого, второго и третьего коммутаторов соединены по схеме "Монтажное ИЛИ" и являются информационными выходами ячейки,о т л ич а ю щ а я с я тем, что, с целью расширения функциональных возможностей путем обеспечения выполнения команды с одновременным автономным управлением выходным коммутатором, она содержит счетчик, триггер, группу элементов И, четыре элемента И, два элемента ИЛИ и элемент запрета, причем тактовый вход ячейки соединен с первым входом первого элемента И, второй вход которого соединен с входом разрешения записи регистра команд и инверсным входом элемента запрета, выход последнего из которых соединен с входом установки в "1" триггера и первым входом второго элемента И, выход последнего из которых соединен со счетным входом счетчика, выход первого разряда которого соединен с первым входом третьего элемента

И, выход которого соединен с первым входом первого элемента ИЛИ, выход которого соединен с первым управляющим входом третьего выходного коммутатора, второй управляющий вход которого соединен с выходом второго элемента ИЛИ, первый вход которого соединен с выходом четвертого элемента И, первый вход которого соединен с выходом второго разряда счетчика, вход обнуления которого и вход установки в "0" триггера соединены с выходом первого элемента И, вторые входы первого и второго элементов ИЛИ соединены с выходами соответственно первого и второго элементов

И группы, первые входы элементов И которой соединены с инверсным выходом триггера, прямой выход которого соединен с вторьцли входами второго, третьего и четвертого элементов И, пятая группа выходов регистра команд соединен с вторыми входами элементов И группы, выходы третьего и четвертого элементов И которой соединены соответственно с первым l1 BTOpblt управляющими входами первого выхпдного коммутатора, первый и второй управляющие

1798795

Составитель А,Шостак

Редактор Н,Коляда Техред M.Ìîðãåíòàë Корректор С.Пекарь

Заказ 773 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям.и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул,Гагарина, 101 входы второго коммутатора соединены с выходами соответственно пятого и шестого элементов И группы, прямой вход элемента

1 у

3 с запрета соединен с информационным входом регистра команд.

Ячейка однородной вычислительной структуры Ячейка однородной вычислительной структуры Ячейка однородной вычислительной структуры 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может использоваться для создания многомашинных вычислительных систем.Целыо изобретения является повышение достоверности передачи информации между ЭВМ

Изобретение относится к электронным моделям и позволяет анализировать сети с различными логическими зависимостями в узлах, в том числе сетевые графики и неориентированные сети, а также решать задач о наибольшем паросочетании в графе общего вида

Изобретение относится к вычислительной технике и может быть использовано для надежности отказоустойчивых систем

Изобретение относится к области вычислительной техники и может быть использовано в высокопроизводительных вычислительных машинах и устройствах обработки сигналов для перемножения цепочки матриц

Изобретение относится к вычислительной технике и может быть использовано в составе специализированных быстродействующих вычислительных систем, коммутационная сеть которых организована по принципу гиперкуба

Изобретение относится к вычислительной технике и может быть использовано для определения состава и веса критических путей в орграфе без петель

Изобретение относится к вычислительной технике и может быть использовано в электронной цифровой вычислительной машине

Изобретение относится к вычислительной технике и может быть использовано в электронной цифровой вычислительной машине

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах для связи процессоров с внешними устройствами, между процессорами, а также между процессорами и запоминающими устройствами

Изобретение относится к вычислительной технике и используется для обработки сигналов, которые состоят из множества компонентов, каждый из которых представляет какой-то один аспект физического объекта

Изобретение относится к электронным играм

Микроэвм // 2108619
Изобретение относится к области микропроцессорной техники, в частности, может применяться для реализации обмена информацией

Изобретение относится к системам передачи стоимости товара при безналичных операциях
Наверх