Функциональный аналого-цифровой преобразователь

 

Изобретение предназначено для осуществления ввода аналоговой информации, при котором кодирование сопровождается вычислением функции.арктангенса. Устройство может найти применение в приборостроении , управляющих и информационно-измерительных системах. В устройстве решается задача расширения области применения за счет большей информативности выходных функций. Для этого в устройство, содержащее счетчик, дешифратор, сумматор-вычитатель, цифроаналоговый преобразователь , постоянное запоминающее устройство, буферный регистр и блок вычислений на счетных ячейках, введены логический блок и масштабирующий усилитель, а каждая счетная ячейка блока вычислений выполнена на двух аналоговых инверторах, двух аналоговых ключах, цифровом инверторе , двух аналоговых сумматорах и компараторе . 1 з.п. ф-лы, 3 ил.

COIO3 СОВЕ!СКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

<я>л Н 03 M 1/62

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) K АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4888323/24 (22) 04.12.90 (46) 15.04,93, Бюл, ¹ 14 (71) Ленинградский электротехнический институт им, В,И,Ульянова (Ленина) (72) А, В.Анисимов (56) Анисимов А.В, и др, Аналоговые и гибридные вычислительные машины. — М.; Высшая школа, 1984, с. 180.

Авторское свидетельство СССР № 1686697, кл, Н 03 M 1/46, 1989. (54) ФУНКЦИОНАЛЬНЫЙ АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ (57) Изобретение предназначено для осуществления ввода аналоговой информации, при котором кодирование сопровождается вычислением функции.арктангенса. УстройИзобретение предназначено для использовании в прйборостроении, уп равляющих и информационно-измерительных системах.

Целью изобретения является расширение области применения за счет большей информативности выходных функций:

На фиг,1 представлена схема предлагаемого устройства; на фиг,2 — схема одного яруса конвейера предлагаемого устройства; на фиг,3 — схема логической схемы предлагаемого устройства.

Предлагаемое устройство содержит счетчик 1, дешифратор 2, логическую схему

3, постоянное запоминающее устройство 4, сумматор-вычитатель 5, буферный регистр

6, масштабный усилитель 7, аналоговый конвейер 10, 11, 12, 13„„,1N, каждый ярус конвейера содержит компаратор 9, аналоговые инверторы 30, 41, ключи 31, 32, цифро„„. Ы „„1809531 А1

2 ство может найти применение в приборостроении, управляющих и информациОнно-измерительных системах. В устройстве решается задача расширения области применения за счет большей информативности выходных функций. Для этого в устройство, содержащее счетчик, дешифратор, сумматор-вычитатель, цифроаналоговый преобразователь, постоянное запоминающее устройство, буферный регистр и блок вычислений на счетных ячейках, введены логиче- . ский блок и масштабирующий усилитель, а каждая счетная ячейка блока вычислений выполнена на двух аналоговых инверторах, двух аналоговых ключах, цифровом инверторе, двух аналоговых сумматорах и компараторе. 1 э.п. ф-лы, 3 ил. вой инвертор 42, аналоговые сумматоры 43, 44, аналоговые сумматоры содержат резисторы с номиналом R 33, 37, 35, 39, резисторы с номиналом 2R 34, 36, операционные усилители 40, 38, логическая схема содер-: 00 жит дизъюнктор 8, конъюнкторы 20,;: Q

21,...,2N, вход начального установа (н.у.) соединен со входами сброса счетчика 1 и бу-, (у ферного регистра 6, вход синхронизации 1 устройства С соединен со счетным входом счетчика 1 и входом строба записи буферно.го регистра б, информационный входы устройства Х и Y соединены со входами первого яруса конвейера — блока 10, выходы блока 10 соединены со входами второго яруса конвейера — блока 11 и т,д., выходы 1, 2, з, (4, ..., gn блоков 10, 11, 12, 13„...1N соединены со входом логичеср ой схемы Э, вход управления логической схемы

3 соединен с выходом дешифратора 2, вход

1809531 которого соединен с выходом счетчика l и входом постоянного запоминающего устройства 4, выход постоянного запоминающего устройства 4 соединен со входом сумматора-вычитателя 5, со вторым входом которого соединен выход буферного регистра 6, вход которого соединен с выходом сумматора-вычитателя 5, который является выходом устройства, вход установки режима сложение/вычитание сумматора-вычитателя 5 соединен с выходом логической схемы 3, в каждом ярусе конвейера вход yi соединен с резистором 33, ключом 32, аналоговым инвертором 30 и компаратором 9, причем в четных ярусах конвейера вход yl соединен с положительным входом компаратора, а в нечетных ярусах вход у с отрицательным входом компаратора, второй вход компаратора 9 заземлен, вход xI каждого яруса конвейера соединен с ключом 31, аналоговым инвертором 41, резистором 35, выход компаратора 9 соединен с цифровым инвертором 42, входом управления ключа

32 и выходом яруса конвейера, выход цифрового инвертора 42 соединен со входом управления ключа 31, выход аналогового инвертора 41 соединен со входом ключа 31, выход аналогового инвертора 30 соединен со входом ключа 32, выход ключа 31 соединен с резистором 34, выход ключа 32 соединен с резистором 36, резисторы ЗЗ, 34 включены входными сопротивления операционного усилителя 38, а резистор 37 — сопротивление его обратной связи, что образует аналоговый сумматор 43, резисторы 35, 36 — входные сопротивления операционного усилителя 40, а резистор 39— сопротивление его обратной связи, что образует аналоговый сумматор 44, выход ун- соединен с выходом аналогового сумматора

43, а выход хн-1 соединен с выходом аналогоsoro сумматора 44, усилители 38, 40 включены в инвертирующем режиме с заземленным неинвертирующим входом, входы конъюнкторов 20, 21,...,2N соединены с выходами дешифратора 2 и выходами, @, ..., @ ярусов конвейера, выходы коньюнкторов 20, 21„...2N соединены со входами дизьюнктора

8, выход которого соединен со входом установки режима сложение/вычитание сумматора-вычитателя 5, значение — arctg(Y/Х) снимается r. выхода сумматора-вычитателя 5, а с выхода масштабного усилителя 7, соединенного с выходом хн-1 последнего яруса конвейера снимается значение х +- Р

Устройство работает следующим образом. При поступлении входных напряжений

Х и Y на входы первого яруса конвейера начинается формирование значений на выходах компараторов, входящих в состав каждого яруса конвейера. Итерационные уравнения, описывающие этот процесс, имеют следующий вид:

yI+1=yI- (I 2 xI

-l

XI+1 XI+ (I2 у

sign Q = sign yI

Реализация этих итерационных уравнений обеспечивается при помощи аналоговых сумматоров 43, 44. Номиналы резисторов 33, 37, 35, 39, входящих в состав этих сумматоров, — R, а номиналы резисторов 34, 36 — 2R, что обеспечивает передачу напряжения, поступающего на вход резисторов 33, 35 с коэффициентом 1, а напряжения, поступающего на вход резисторов

34, 36, — с коэффициентом 1/2. Переменная ф вводится в каждый ярус конвейера при помощи ключей 31, 32 и аналоговых инверторов 41, 30. Переключение ключа 31 обеспечивает подачу на вход аналогового сумматора либо xi либо -xI, что и требуется в соответствии с итерационными уравнениями. Переключение ключа 31 осуществляется . по сигналу, формируемым цифровым инвертором 42. Это обеспечивает формирование знака минус в итерационном уравнении: ун- =у - ф 2 х

Переключение ключа 32 обеспечивает введение значения ф в итерационное уравнение:

xI+>-xI+ ф2 уь

Значение переменной д в итерационных уравнениях, используемых для вычисления функции арктангенса, принимается

+1, -1. Однако, на выходе компаратора 9

40 . знак у кодируется 0 1, что можно рассматривать как закодированные значения ф истинное значение которых получается в результате переключения ключей 31, 32.

Значения переменной ф, формируе45 мой конвейером, представляют собой промежуточный этап в процессе формирования функции арктангенса, Окончательное значение искомого цифрового кода формируется в процессе композиции; выполняемой в

r 0 цифровой части устройства в соответствии с уравнениями:

0+1= 0 I+ ф агсщ 2 Выборка эталонных констант из постоянного запоминающего устройства 4 осущегг„ствляется путем адресации постоянного запоминающего устройства кодом счетчика

1.,Этот же код счетчика управляет логической схемой 3, обеспечивающей выдачу зна- чений, ф соответствующим эталонной константе, т,к. по.времени этапы де.„омпо180953 1.

15

25

35 ЛГ=1 (1 + 2 )

liO

50 зиции и композиции разнесены и выполняются независимо. Логическая схема 3 обеспечивает выдачу через конъюнктор 21 и дизъюнктор 8 значение ф с тем же номером i, что и arrtg2, Параметр принимает значения 0,1,2„,,п-1 и изменяется по тактовым сигналам, поступающим на вход синхронизации С, Накапливающий сумматор образован сумматором-вычитателем 5 и буферным регистром 6. В буферном регистре

6 хранится текущее значение суммы, которое складывается с эталонной константой, выбираемой из постоянного запоминающего устройства 4, или эта константа вычитается из текущей суммы, в зависимости от значения ф, поступающего на вход управления режимом сложение/вычитание из логической схемы 3.

Наряду с формированием на выходе сумматора 5 результата аналого-цифрового преобразования — функции -arcing(Y/Х} на выходе х +1 последнего яруса конвейера в процессе декомпозиции формируется значение

K = x+v имеющее аналоговую форму представления. Коэффициент К носит название коэффициента деформации вектора и наличие деформации вектора и является источником названия метода "псевдоповорот", т.к. поворот сопровождается деформацией вектора, Коэффициент деформации равен и его влияние устраняется при помощи масштабного усилителя 7, включаемого на выходе последнего яруса конвейера.

Формула изобретения

1. Функциональный аналого-цифровой преобразователь, содержащий блок вычислений в виде последовательно соединенных счетных ячеек, счетчик, вход сброса которого является шиной начальной установки, счетный вход является тактирующей шиной и объединен с входом синхронизации буферного регистра, а выход соединен с входами дешифратора и постоянного запоминающего устройства, выход которого соединен с первым информационным входом сумматора-вычитателя, второй информационный вход и выход которого соединены соответственно с выходом и информационным входом буферного регистра, отличающийся тем, что, с целью расширения области применения за счет большей информативности выходных функций, в него введены масштабирующий усилитель и логический блок, а каждая счетная ячейка выполнена на.двух ключах, первом и втором аналогичных сумматорах, цифровом инверторе, двух аналоговых инверторах и компараторе, выход которого соединен через цифровой инвертор с управляющим входом первого ключа и непосредственно — с управляющим входом второго ключа, первый вход первого ключа объединен с первым входом второго аналогового сумматора, входом первого аналогового инвертора и является первым входом счетной ячейки, вторым входом которой являются. первые входы соответственно компаратора, первого аналогового сумматора и второго ключа и вход второго аналогового инвертора, выход которого и выход первого аналогового инверторэ подключены к вторым входам соответственно второго и первого ключей, выходы которых соединены соответственно с вторыми входами соответственно второго и первого аналоговых сумматоров, выходы которых являются соответственно первым и вторым выходами счетной ячейки, дополнительным выходом которой является выход компаратора, второй вход которого является шиной нулевого потенциала, причем первый выход последней счетной ячейки соединен с входом масштабного усилителя, выход которого является первой выходной шиной, дополнительные выходы счетных ячеек подключены к соответствующим первым входам логического блока, второй вход и выход которого соединены соответственно с выходом де40 шифратора и управляющим входом сумматора-вычитателя, выход которого является второй выходной шиной, первой и второй входными шинами являются соответственно первый и второй входы первой счетной ячейки, вход сброса буферного регистра соединен с шиной начальной установки.

2. Преобразователь пои. 1, отл ич а юшийся тем, что логический блок выполнен в виде группы элементов И и элемента ИЛИ, выход которого является выходом блока первыми входами которого являются первые входы элементов И группы, вторые входы которых объединены и являются вторым входом блока.

1809531 и, I зь з

I 1 2 Составитель ААнисимов K Клоку 5 +M g,, Техред М.Моргентал Корректор Л.Ливринц

Редактор

Производственно-издательский комбинат "Патент", г, Ужгород, ул. Гагарина, 101

Заказ 1291 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Функциональный аналого-цифровой преобразователь Функциональный аналого-цифровой преобразователь Функциональный аналого-цифровой преобразователь Функциональный аналого-цифровой преобразователь 

 

Похожие патенты:

Изобретение относится к электроизмерительной технике и может быть использовано в многоканальных измерительных приборах и системах

Изобретение относится к автоматике и вычислительной технике и может быть использовано для связи аналоговых источников информации с цифровым вычислительным устройствомМЦель -упрощение преобразователя путем исключения механической юстировки отсчетов и повышение точности

Изобретение относится к автоматике и вычислительной технике и может быть использовано для связи аналоговых источников информации с цифровым вычислительным устройствомМЦель -упрощение преобразователя путем исключения механической юстировки отсчетов и повышение точности

Изобретение относится к измерительной технике и может быть использовано в информационно-измерительных системах, гибридных вычислительных комплексах, системах автоматики, регулирования и контроля

Изобретение относится к области автоматики и вычислительной техники, в частности к техническому зрению роботов

Изобретение относится к измерительной технике, а точнее к преобразователям линейных и угловых перемещений в электрические сигналы

Изобретение относится к измерительной Технике и может быть использовано в сварочном производстве для оперативного контроля перемещений и деформаций широкою класса изделий в процессе сварки, а такж для создания автоматизированных систем контроля сварочных деформаций

Изобретение относится к измерительной технике и может быть использовано при обработке сигналов датчиков

Изобретение относится к аналого-цифровым преобразователям (АЦП) и измерительной технике и может применятся при измерениях в машиностроении

Изобретение относится к устройствам сопряжения аналоговых и цифровых сигналов, а именно к аналого-цифровым преобразователям уравновешивающего типа, и может быть использовано для обработки электрокардиограмм, электроэнцефалограмм, а также других аналоговых сигналов в медицине и других отраслях науки и техники

Изобретение относится к контрольно-измерительной технике и предназначено для автоматизации измерения и контроля различных неэлектрических величин, которые могут быть преобразованы из энергии внешнего источника одного вида в энергию электрическую, используемую в системах сбора и обработки данных и в системах управления, работающих в реальном масштабе времени измерения

Изобретение относится к контрольно-измерительной технике и предназначено для автоматизации измерения и контроля различных неэлектрических величин, которые могут быть преобразованы из энергии внешнего источника одного вида в энергию электрическую, используемую в системах сбора и обработки данных и в системах управления, работающих в реальном масштабе времени измерения

Изобретение относится к электротехнике и может быть использовано для автоматизации управления реверсивными электроприводами протяженных конвейеров возвратно-поступательного движения

Изобретение относится к способу обработки цифровых сигналов, а точнее к процессам и схемам преобразования аналоговых сигналов в цифровые представления этих аналоговых сигналов

Изобретение относится к измерительной технике и может быть использовано в системе преобразования сигнала из аналоговой формы в цифровую

Изобретение относится к автоматике и вычислительной технике и может быть использовано для связи аналоговых источников информации с цифровым вычислительным устройством

Изобретение относится к автоматике и вычислительной технике и может быть использовано для связи аналоговых источников информации с цифровым вычислительным устройством
Наверх