Устройство для декодирования импульсной последовательности

 

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51)5 Н 03 M 7/22

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛ6СТВУ

1 (21) 4639974/24 (22) 19.01,89 (46) 23.04.93, Бюл. N 15 (71) Специальное конструкторское бюро телевизионной аппаратуры Научно-производ, ственного объединения."Фотон" (72) С.В,Есин и А.Г.потапов (56) Авторское свидетельство СССР № 1197091, кл. Н 03 M 7/22, 1984.

Патент США % 4121198, кл. Н 04 О 9/I О, опублик, 1976. (54) УСТРОЙСТВО ДЛЯ ДЕКОДИРОВАНЙЯ

NMFlYJlbCHOA l10CJlE+0BATE b H0CTl4.. Й2 1811005 А1 (57) Изобретение относится к импульсной технике и может использоваться в системах передачи цифровой информации. Счетчик 2 выполняет функции как измерение интервалов между двумя соседними импульсами входной последовательности, так и формирования сигнала, соответствующего окончанию импульсной последовательности, что позволяет упростить устройство, Устройство содержит генератор 1 импульсов, счетчик

2 импульсов, регистр 3 сдвига и дешифратор

4. 1 з. и. ф-лы, 3 ил, 3. 1811005 4

ИзобретенИе относится к импульсной код 0110 (фиг, 3), Во время поступления технике и может использоваться а системах. импульсной последовательности, когда передачи цифровой информации. идет запись информации в регистр 3. пеЦелью изобретенйя является упроще- реполнейия счетчика 2 не происходит, дение устройства, " ..: . б шимфратор 4 не работает, так как íà его

На фиг . 1 и 2 изображены соответствен- вторОм входе Ам присутствует логический но функциональная схема устройства и ва-. нуль (фиг. 3 в). риант выполнения счетчика; на фиг. 3 — . В промежутке между импульсными повременные диаграммы сйгнсалуов, поясняю- следовательностями на втором выходе щйе работу устройства. ::.:,:::-:. --:::", . 10 счетчика 2 формируется сигнал логической

Устройство содержйт генератор 1 им- едийицы;. соответствующий окончанию lljjhbcoB,.ñ÷åò÷éê 2 (импульсов), регистр 3 очередной импульсной последовательно: {сдвига) и дешифратор 4. :: .::,::::. :::::,:: .: ...,-:.. сти. На первых входах Ао, А1, А, Аз дешифСчетчик 2 Вь1птолснен, на двоичном счет- : "ратора 4 имеет. место код 0110, и на выходе чике 5 (импульсов) и элементе 6 ИЛИ:. ...1б дешифратора 4 формируется логическая

УстРОйсттаио:РтабОттаот слтетдтУющИм обРа-; единица. ИмпУльсНаЯ последовательность, зом. -, .::"- -;-" .,:":," " -,,,," .,", кода О110 декодирована. Устройство готосртвлтЯЕтт Счет иМпУльсов генеРатОРа-,1, На .. вательности.: . хо ет интервал "времени между импульсамй; ..:: .осуществляет иэмереуние длительности инЛу — ИНтарааЛ 27 (фИГ. 3 а), ГГЕруИОд йтбВттарЕ-, дОВатЕЛЬНОСттИ, ЧтоуарОщтаЕт ПрвдЛОжЕННОЕ ниЯ поаиесдовательснОСтей Тп много балЪшен 3б УСтРойство ., " "

- Стулатя.т

"валех между постуйлентнт иями импулс ьсов ".,::.выход котторого соединен с ийформацион последователЬности . Если йнттенрвал ме МОМЕНТУ ПрИХОда ВтОрОГО ИМПУЛЬСа йа йин-..:-::.:,Ю:Щ Е Е С Я, тЕМ, Чтс, .С ЦЕЛЬЮ УПрсщЕНИя формацитонном входе регистра 3 будетлфги- ® устройстнвуа, в него введен дешифратор, óñческйй нуль.,Если этот интервал равен 2Т, таномвочсныуй:входи счетчика.подключен к.вхо-: йайнформеционномвходе peгистpa3бyдтeт " ду у ус гройства, выхуоды регистра и второй логическая Единица, т, е, в мсомент времени:, выход счтетЧика соендййены .соответственно

:следновательиости нэ инфорМационный 80 ми дешифраторэ; Выход которого является вход регистра 3 будет поступать.информа- - . выходом устройнствуа, - ция, сфоурмированнея на предыднущем временном интервале (фиг. 3 а, б). Эта . 2.Устройствопоп.1,от.лич еющее информеция эаписывается в регистр 3 пб с я тем, что счетчик выполйен на двоичном фронту каждого импульса последовательно- 86 счетчике и элементе ИЛИ, первый и второй

Фти (фиг Э ю) пРютупйющФГР Но тюхтРюый юыходы дюбичнягр счетчике соедин9нь со" юирд por807PI Э, Троим рбрющ9, к КоНцУ 4тюетСтвенно с первым и вторым входами юеэщцй И щул энрй пврледоеэтеЛЬНоэтИ i ЭлЕМентэ ИЛИ, счетный входи вход установрегистре 3 будет записан соответствующий . ки в "О" двоичного счетчика являются соотдвоичныд вод,врвссмвтриввемом примере ветственно снетным и уствново IHIIM

1811005 сСоставитель М. Никуленков

Техред М.Моргентал Корректор В. Петраш

Редактор С, Кулакова

Заказ 1452 Тираж . Подписное

ВНИИПИ Гооудерстеенного комитете по изобретениям и открытиям при ГКНТ СССР

113035, Москее, Ж=36, Реуаокея не6„4/5 производственно-издательский комбинат т)етрнт", j, жгррод, ул. ерарине, 1Щ входами счетчика, выход элемента ИЛИ и третий выход двоичного счетчика являются соответственно первым и вторым выходами счетчика,

Устройство для декодирования импульсной последовательности Устройство для декодирования импульсной последовательности Устройство для декодирования импульсной последовательности 

 

Похожие патенты:

Изобретение относится к микроэлектронике и импульсной технике и предназначено для реализации фундаментальных (элементарных) симметрических булевых функций п переменных

Изобретение относится к автоматике и технике связи

Изобретение относится к автоматике и предназначено для систем управления движением поездов

Изобретение относится к вычислительной технике и микроэлектронике

Изобретение относится к вычислительной технике и может быть использовано для контроля работоспособности цифровых устройств

Изобретение относится к вычислительной технике и может быть использовано в устройствах кодирования информации и телеметрических системах

Изобретение относится к вычислительной технике, а именно к устройствам диагностики, и может быть использовано для контроля функционирования распределителей и дешифраторов

Изобретение относится к электросвязи и может использоваться в системах передачи информации с широтно-импульсной манипуляцией

Шифратор // 1656687
Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах обработки и передачи цифровой информации

Изобретение относится к вычислительной технике, может быть использовано в качестве устройства контроля цифровой техники и является усовершенствованием изобретения , описанного в авт

Шифратор // 2058668
Изобретение относится к автоматике и вычислительной технике и позволяет повысить достоверность информации, вводимой в цифровые приборы, работающие в условиях воздействия электромагнитных помех и разрядов статического электричества

Изобретение относится к области преобразования кодов и может быть использовано в системах обработки информации многоканальных измерителей

Шифратор // 2033691
Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах обработки информации при реализации цифровых вычислительных машин и элементов дискретной автоматики

Изобретение относится к вычислительной технике и может быть использовано в аппаратуре диагностики и контроля цифровых устройств

Изобретение относится к области вычислительной техники и используется, в частности, для арбитража в системах обработки информации при организации передачи данных между устройствами. Технический результат - расширение функциональных возможностей в части формирования K указателей старших единиц в порядке старшинства приоритетов. Многовыходной указатель старшей единицы содержит группу из N внешних входов запроса Z1, Z2, …, ZN (высший приоритет имеет вход ZN), K каскадов (K - количество формируемых указателей старших единиц) и K групп внешних выходов U указателей старшей единицы, при этом каждый i-й каскад (i=1, 2, …, K) содержит группу из (N-i-1) элементов ИЛИ 1i1, 1i2, …, 1i(N-i-1) и группу из (N-i) элементов запрета И с одним инверсным входом 2i1, 2i2, …, 2i(N-i), а также группу из (N+1-i) входов запроса в i-й каскад Ai1, Ai2, …, Ai(N+1-i) и группу из (N+1-i) внешних выходов указателей старшей единицы i-го ранга Ui1, Ui2, …, Ui(N+1-i) (1-й ранг имеет высший приоритет), каждый из первых (K-1) каскадов, кроме последнего K-го каскада содержит также группу из (N-i) элементов И 3i1, 3i2, …, 3i(N-i) и группу из (N-i) выходов запроса Si1, Si2, …, Si(N-i) в следующий (i+1)-й каскад. 1 ил.

Изобретение относится к области радиоэлектроники и вычислительной техники. Технический результат заключается в обеспечении дополнительно к режиму последовательного во времени преобразования входных потенциальных сигналов в выходное напряжение, алгебраического суммирования входных дифференциальных и недифференциальных напряжений, а также изменения их фазы в процессе мультиплексирования. Мультиплексор содержит N входных дифференциальных каскадов, имеющих инвертирующий и неинвертирующий входы, логический потенциальный вход для включения/выключения дифференциального каскада, и токовый выход, связанный с входом выходного буферного усилителя. Причем каждый из N входных дифференциальных каскадов имеет диапазон линейной работы по дифференциальному входу, превышающий максимальную амплитуду его входного дифференциального напряжения, потенциальный выход выходного буферного усилителя соединен с инвертирующим входом первого входного дифференциального каскада, неинвертирующий вход которого связан с общей шиной источника питания, причем каждый логический потенциальный вход включения/выключения каждого входного дифференциального каскада связан с выходом соответствующих из N триггеров, входы управления состоянием которых соединены с выходами цифрового управляющего устройства. 17 ил.
Наверх