Устройство для приема дискретных частотно- фазоманипулированных сигналов

 

Изобретение относится к радиотехнике, в частности к области обработки дискретных частотно-фазоманипулированных сигналов в системах передачи информации. Цель - сокращение времени обработки принимаемого сигнала. Устройство содержит блок 1 свертки, блок 2 опорных сигналов, генератор 3 тактовых импульсов, полосовые фильтры 4, делитель 5, счетчик 6, решающий блок 7, первый коммутатор 8, буферный регистр 9, регистр 10 сдвига, регистр 11 циклического сдвига, регистр 12 информации, второй коммутатор 13, счетчик 14 совпадения , регистр 15 памяти, компаратор 16.1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (н)5 Н 04 L 27/28

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) <

ОПИСАНИЕ ИЗОБРЕТЕНИ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

1 (21) 4930855/09 (22) 24.04,91 (46) 07.07.93. Бюл. М 25 (72) Ф.P.Aáäóëëèè, А.В.Андреев и А.И.Замаp_#_H (56) Авторское. свидетельство СССР

ЬЬ 1501301, кл. Н 041 27/28, 1987. (54) УСТРОЙСТВО ДЛЯ ПРИEMA ДИСКРЕТНЫХ ЧАСТОТНО-ФАЗОМАНИПУЛИРОВАННЫХ СИГНАЛОВ . (57) Изобретение относится к радиотехнике, в частности к области обработки дискрет<„>50 „„1826140 А1 ных частотно-фазоманипулированных сигналов в системах передачи информации.

Цель — сокращение времени обработки принимаемого сигнала. Устройство содержит блок 1 свертки, блок 2 опорных сигналов, генератор 3 тактовых импульсов, полосовые фильтры 4, делитель 5, счетчик 6, решающий блок 7, первый коммутатор 8, буферный регистр 9, регистр 10 сдвига, регистр 11 циклического сдвига, регистр 12 информации, второй коммутатор 13, счетчик 14 совпадения, регистр 15 памяти, компаратор 16, 1 ил, 1826140

Устройство относится к радиотехнике, в частности к обработке дискретных частотно-фэзоманипулированных сигналов в системах передачи иНформации, Цель — сокращение времени обработки принимаемого сигнала.

На чертеже приведена структурная электрическая схема предлагаемого устройства.

Устройство дискретных частотно-фазо. манипулированных сигналов содержит блок

1 свертки, блок 2 опорных сигналов,-генератор 3 тактовых импульсов, полосовые фильтры 4, делитель 5 частоты. счетчик 6, решающий блок 7, первый коммутатор 8, буферный регистр 9, регистры 10 сдвига, " регистр 11 циклического сдвига, регистр 12 информации. второй коммутатор 13. счетчик

14 совпадений. регистр 15 памяти, компаратор 16, Устройство для приема дискретных частотно-фазоманипулированных сигналов работает следующим образом.

Принимаемый дискретный частотно-фазоманипулированный сигнал (ДЧФМНС) поступает на вход блока 1 свертки, где осуществляется свертка фэзоманипулированного сигнала с опорным сигналом по закону псевдослучайной последовательности элемента частотного сигнала, т.е. элемента многоуровневой числовой последовательности. В зависимости от номера частотной позиции l-го элемента многоуЕовневой числовой последовательности (i C1...L) отклик блока 1 свертки будет появляться на выходе полосового фильтра 4, настроенного на частоту принимаемого t-го элемента многочастотного сигнала. Решающий блок 7 по номеру одного из своих входов, на который поступает максимальный сигнал, определяет номер частотной позиции, т.е. значение элемента многоуровневой числовой последовательности и производит кодирование таким образом. что он преобразуется в двоичный код, который на выходе решающего блока 7 представляется в параллельном коде, причем

L=2

k где k — количество разрядов двоичного кода.

В итоге двоичный код, отображающий структуру многоуровневой числовой последовательности в соответствии с тактовыми импульсами продвигается и записывается в

j-разрядах регистров 10 и 11, причем число разрядов j равно числу N временных позиций принимаемого ДЧФМНС, В заявленном устройстве содержится (k-1) регистров 10 сдвига, и регистр 11 циклического сдвига, отличающийся от регистра 10 лишь наличием выхода младшего

6. Регистр 15 памяти и компаратор 16 осуществляют выбор максимального числа совпадений. В начале цикла обработки ячейки

15 памяти находятся в нулевом состоянии, а запись информации в него происходит по сигналу с выхода компаратора 16, который появляется лишь в том случае, когда число совпадений, зафиксированное в счетчике 14 совпадений больше, чем число, хранящееся в.регистре 15 памяти. Этот же сигнал с выхода компараторэ 16 подается на вход разрешения записи буферного регистра 9 для записи из счетчика 6 числа циклических .сдвигов, соответствующего наибольшему в данный момент количеству совпадений сравниваемого и опорного кодов. Каждый

N-й импульс генераторов 3 тактовых импульсов совпадает с импульсом делителя 5, по которому число циклических сдвигов опорного кода, соответствующее максимуму взаимной корреляции, последнего и сравниваемого записывается из буферного регистра 9 в регистр 12 информации, По этой команде также обнуляется счетчик 6, регистр 15 памяти и второй коммутатор 13 подключает следующий регистр 10 сдвига, Далее цикл обработки повторяется до тех пор, пока все кодовые комбинации, записываемые в (k-1) регистров 10 сдвига не обработаются вместе с опорной кодовой комбинацией в счетчике 14 совпадений

Формула изобретения

Устройство для приема дискретных частотно-фазоманипулированн ых сигналов, содержащее блок свертки, первый вход которого является входом устройства. а выразряда, в этот регистр записывается кодовая комбинация, используемая в качестве опорной, Первый коммутатор 8 осуществляет подключение регистра 11 циклического сдвига к выходу решающего блока 7 при записи информации во все регистры сдвига и к выходу младшего разряда регистра 11 циклического сдвига для осуществления циклического продвижения символов. При

"0 заполнении всех N разрядов регистров 10 сдвига на первый коммутатор 8 поступает команда переключения для осуществления циклического сдвига в регистре 11, Второй коммутатор 13, управляемый делителем 5, последовательно подключает регистры 10 сдвига со сравниваемыми кодами к счетчику

14 совпадений, в котором осуществляется подсчет числа совпадений при поразрядном сравнении циклически сдвигающейся опор20 ной и сравниваемой кодовой комбинаций.

Подсчет тактовых импульсов, осуществляющих продвижение символов в регистре t1 циклического сдвига, т.е. самого числа циклических сдвигов, производится в счетчике

1826140

Составитель Г.Лерантович

Техред М.Моргентал Корректор M. Êóëü

Редактор

Заказ 2322 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Рэ шская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 ход блока свертки через полосовые фильтры подключен к входам решающего блока. выходы которого подключены к входам записи соответствующих регистров сдвига, а также блок опорных сигналов, выход кото- 5 рого подключен к второму входу блока свертки, генератор тактовых импульсов, выход которого подключен к тактовому входу счетчика и входу делителя частоты, выход которого подключен к входам обнуления 10 регистра памяти и счетчика, при этом вход регистра памяти соединен с первым входом компаратора, к второму входу которого подключен выход регистра памяти, а выход компаратора подключен к управляющим 15 входам регистра памяти и буферного реги- стра, к входу которого подключен выход счетчика, а выход буферного регистра подключен к входу регистра информации, выход которого является выходом устройства, 20 о т л и ч а ю щ е е с я тем, что, с целью сокращения времени обработки причимаемого сигнала, введены первый и второй коммутаторы, регистр циклического сдвига и счетчик совпадений, к первому и второму входам которого подключены выходы соответственно второго коммутатора и регистра циклического сдвига, а выход счетчика совпадений подключен к первым входам регистра памяти и компаратора. при этом дополнительный выход решающего блока и выход младшего разряда регистра циклического сдвига подключены соответственно к первому и второму входам первого коммутатора, выход которого подключен к входу записи регистра циклического сдвига, к тактовому входу которого, а также к тактовым входам регистра сдвига и входу блока опорных сигналов подключен выход генератора тактовых импульсов, причем выходы регистров сдвига подключены к соответствующим входам второго коммутатора, к управляющему входу которого подключен выход делителя частоты.

Устройство для приема дискретных частотно- фазоманипулированных сигналов Устройство для приема дискретных частотно- фазоманипулированных сигналов Устройство для приема дискретных частотно- фазоманипулированных сигналов 

 

Похожие патенты:

Изобретение относится к электросвязи

Изобретение относится к системам радиосвязи

Изобретение относится к технике радиосвязи и может применяться в системах подвижной наземной и спутниковой связи

Изобретение относится к технике радиосвязи и может применяться в системах подвижной наземной и спутниковой связи

Изобретение относится к устройству и способу для пост-БПФ коррекции точного сдвига по частоте в расширенном диапазоне обнаружения и при низкой сложности

Изобретение относится к радиотехнике, в частности к способу и устройству передачи-приема данных в системе радиосвязи, и может быть использовано в телекоммуникационных системах по стандарту 802.16, а также в других системах связи с ортогональными частотно мультиплексированными сигналами

Изобретение относится к радиотехнике и может быть использовано в радиосистемах с фазовым методом модуляции для скрытной передачи цифровой высокоскоростной информации по радиоканалу космической связи при отсутствии организованных помех
Наверх