Устройство для контроля парафазных логических блоков

 

Изобретение относится к вычислительной технике, более конкретно к устройствам для регистрации неисправностей и отказов логических схем, и наиболее эффективно применимо для внутрисхемного контроля парафазных БИС. Цель изобретения - расширение области применения. Устройство содержит два триггера, элемент И, элемент ИЛИ-НЕ, элемент ИЛИ, узлы формирования сигналов Эквивалентность и Неэквивалентность , блок элементов ИЛИ-НЕ. Устройство позволяет расширить область применения за счет внутрисхемной регистрации неисправностей и отказов БИС при их функционировании. 3 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РеспуБлик ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ ВЕДОМСТВО СССР

1(ГОСПАТЕНТ СССР) (я)5 G 06 F 11/00

gl, ÐÄ

ЬПИСАНИЕ ИЗОБРЕТЕНИЯ

iK АВТОРСКОМУ СВИДЕТЕЛЬСТВУ.(21) 4727023/24

22) 04.08.89

46) 30.08.93. Бюл. N. 32

71) Науч но-исследовател ьский институт очной технологии (72) А.И.Моторин, B.Â.Tåëåíêoâ и В,М.Криошапко

56) Авторское свидетельство С CC P

974375, кл. G 06 F 15/46, 1982, Авторское свидетельство СССР

Q 1716517, кл. G 06 F 11/00, 1989.

54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПАРА

АЗНЫХ ЛОГИЧЕСКИХ БЛОКОВ

Изобретение относится к вычислитель1 ой технике, более конкретно к устройстам для регистрации неисправностей и тказов логических схем и наиболее эффекивно для внутрисхемного контроля парафазн ых Б И С.

Целью изобретения является расширение области применения.

Функциональная схема устройства редставлена на фиг.1; на фиг.2 — схема узла ормирования сигнала "неэквивалентость"; на фиг.3 — схема узла формирования игнала "эквивалентность".

Устройство содержит 1 — проверяемый лок, 2 — блок элементов ИЛИ вЂ” НЕ, 3 — узел ормирования сигнала "неэквивалентность", 4 — узел формирования сигнала "экивалентность", 5 — элемент И, 6 — первый

S-триггер, 7 — элемент ИЛ И вЂ” Н Е. 8 — второй

kS-триггер, 9 — элемент ИЛИ.

Узел формирования сигнала "неэквиваентность" 3 представляет собой набор элеЫ2 1837290 А1 (57) Изобретение относится к вычислительной технике, более конкретно к устройствам для регистрации неисправностей и отказов логических схем, и наиболее эффективно применимо для внутрисхемного контроля парафазных БИС. Цель изобретения — расширение области применения. Устройство содержит два триггера, элемент И, элемент

ИЛИ вЂ” НЕ, элемент ИЛИ, узлы формирования сигналов "Эквивалентность" и "Неэквивалентность", блок элементов ИЛИ-НЕ.

Устройство позволяет расширить область применения за счет внутрисхемной регистрации неисправностей и отказов БИС при их функционировании. 3 ил, ментов "неэквивалентность" и многовходовую схему И. Входы элементов "неэквивалентность" образуют многоканальную входную шину Х1, Х1, а выходы соединены с входами многовходовой схемы И. Выход схемы И является выходом указанного узла.

Узел формирования сигнала "эквивалентность" 4 представляет собой набор элементов "неэквивалентность" и многовходовую схему И вЂ” НЕ. Входы элементов

"неэквивалентность" образуют многоканальную входную шину Y1, у1, а выходы соединены с входами многовходовой схемы

И вЂ” HE, Выход схемы И вЂ” НЕ является выходом укаэанного узла.

Устройство работает следующим образом.

На информационные входы устройства подаются комбинации парафазных сигналов, соответствующие некоторой полезной информации. В обычном включении блока 1

1837290 в некоторое устройство потребовалось бы между двумя входными парафазными кодами подавать нерабочий код, соответствующий фазе "гашения" — формированию исходного состояния контролируемого блока 1. Последнее обстоятельство требует соответствующего функционального и временного соотношения между блоками 1, включенными в некоторый законченный вычислительный комплекс, Предлагаемое техническое решение позволяет исключить как указанное требование по функциональному поведению в системе асинхронных блоков (1), так и решить задачу самоконтроля блока

1 в любой последовательности входных рабочих комбинаций. поскольку последние, поступающие на информационные входы блока элементов ИЛИ вЂ” НЕ 2, не разделены синфазными комбинациями "гашения".

На вход установки R подается уровень логической единицы, который устанавливает выходы 0 элементов памяти 6 и 8 в состояние логического "О" и через элемент ИЛИ

9 поступает на блок элементов ИЛИ вЂ” НЕ 2, формируя таким образом на его выходах синфазные сигналы ("0") — это фактически комбинация "гашения", поступающая на проверяемый блок 1. При этом непосредственно на информационных входах Х1, Х1 может быть сформирована первая рабочая (парафазмая) комбинация, Далее сигнал на входе R переключается из состояния логической "1" в состояние логического "О" — на выходе элемента ИЛИ 9 формируется также сигнал логического "О". Таким образом, через блок 2 .элементов ИЛИ-НЕ проходят парафазные информационные сигналы первой рабочей комбинации, которые на выходе узла 3 формируют сигнал логической "1", при этом на выходе узла 4 сформирован сигнал логической "1", поскольку еще проверяемый блок 1 не отреагировал на первую парафазную рабочую комбинацию. Две логические "1" на входе элемента И 5 формируют на его выходе уровень лог,"1", который устанавливает первый элемент памяти 6 (вывод О) в состояние "1". При этом условием для формирования сигнала логическая

"1" на выходе элемента 6 является 1 д =

=тздз+ 1зд4+ ЛЕзд6, где Сзд1 время задержки проверяемого блока 1; Ьдз, t,ä4 — время задержки в блоках 3 и 4 соответственно, а т да — время, необходимое для установки элемента памяти 6 в состояние лог."1".

Проверяемый блок 1 (при условии, что на этом наборе он отрабатывает парафазный входной код) формирует парафазный код на выходах — Y1, У1, при этом формируется логический уровень "О" на выходе элемента

И 5. Поскольку вывод О элемента В находится в состоянии логического "О" — на выходе элемента ИЛИ вЂ” НЕ 7 формируется логическая "1", устанавливающая второй элемент памяти 8 (вывод Q) в состояние логической

"1", при этом первый элемент памяти (вывод

Q) устанавливается в состояние логического

"О", а элемент ИЛ И 9 в состояние логической

"1", после чего повторяется весь цикл снача10 ла, При этом на выходе второго элемента памяти — 8 сигнал ГИ вЂ” формируется меандр (при условии правильной работоспособности проверяемого блока 1), При неправильном срабатывании проверяемого блока 1

15 на выходе ГИ формируется постоянный сигнал — "О" или "1", Формула изобретения устройство для контроля парафазных логических блоков, содержащее элемент И, элемент ИЛИ, два триггера, узел формирования сигнала "неэквивалентность", узел формирования сигнала "Эквивалентность", причем группа информационных выходов устройства для подключения к группе выходов контролируемого блока соединена с

25 динен с инверсным выходом первого триггера, выход элемента ИЛИ вЂ” НЕ соединен c åäèíè÷íûì входом второго триггера, выход которого является контрольным вы50 ходом устройства и соединен с первым входом элемента ИЛИ, второй вход которого соединен с первыыи входами начальной установки триггеров и входом начальной установки устройства, выход узла формирования сигнала "Эквивалентность" соединен с вторыми входами начальной установки триггеров, выход элемента ИЛИ соединен с входом блока элементов ИЛИ-НЕ. группой входов узла формирования сигнала

"Эквивалентность", выход которого соеди- нен с первым входом элемента И, второй вход которого соединен с выходом узла формирования сигнала "Неэквивалентность", выход элемента И соединен с единичным входом первого триггера, о т л и ч а ю щ е ес я тем, что. с целью расширения области

35 применения, устройство содержит элемент

ИЛИ вЂ” НЕ, блок элементов ИЛИ вЂ” НЕ, причем группа информационных входов устройства соединена с группой входов блока элементов ИЛИ вЂ” НЕ, группа выходов которого сое40 динена с группой входов устройства для подключения к группе входов контролируемого блока и группой входов узла формирования сигнала "Неэквивалентность", выход элемента И соединен с первым входом эле45 мента ИЛ И вЂ” Н Е, второй вход которого сое1837290

1837290

Составитель В. Теленко

Техред М,Моргентал Корректор О, Густи

Редактор

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101

Заказ 2866 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб„4/5

Устройство для контроля парафазных логических блоков Устройство для контроля парафазных логических блоков Устройство для контроля парафазных логических блоков Устройство для контроля парафазных логических блоков 

 

Похожие патенты:

Изобретение относится к вычислительной технике, а именно к устройствам вводавывода информации, использующим интерфейсы ЕС ЭВМ

Изобретение относится к области вычислительной техники и может быть использовано для моделирования, исследования вероятностных характеристик автоматических средств контроля управляющего вычислительно го комплекса

Изобретение относится к вычислительной технике и может быть использовано при построении вычислительных машин и других устройств вычислительной техники

Изобретение относится к вычислительной технике и может найти применение в схемах контроля логических блоков

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении легко тестируемых многоразрядных суммирующих схем

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам для контроля электрического монтажа

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к области операционной системы мультипроцессорных отказоустойчивых вычислительных систем

Изобретение относится к цифровой вычислительной технике и предназначено для использования в транспьютерных системах

Изобретение относится к вычислительной технике и автоматике и может быть использовано при построении средств контроля и диагностирования дискретных блоков радиоэлектронной аппаратуры

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении высоконадежных устройств и систем, например резервированных систем для обработки числоимпульсных кодов, устройств для анализа и сравнения импульсных последовательностей и т.д

Изобретение относится к автоматике и вычислительной технике, и может быть использовано при построении высоконадежных устройств и систем, например резервированных систем для обработки число-импульсных кодов, устройств для анализа и сравнения импульсных последовательностей и т.д
Наверх