Способ последовательного распределения входных импульсов по выходным шинам и распределитель на n импульсов

 

Изобретение относится к импульсной и вычислительной технике и позволяют исключить ошибочное выделение распределяемых импульсов Способ состоит в том, что при выделении каждого выходного импульса входной сигнал отробируют предыдущим выходным импульсом и дополнительным отробом, который формируют при строиброванния с одновременным инвертированием выделяемого выходного импульса специальным стробирующим сигналом Специальный пробирующий сигнал формируют путем дешифрирования с одновременным инвертированием кода Грея, который соответствует номеру выходом шины предыдущего выходного импульса Код Грея формируют при выделении предыдущего выходного импульса Устройство содержит шину (5) входных синапов, дешифратор (4), по два элемента И - НЕ в каждом из N разрядов (6 - 17), К RS-триггеров, где

° !

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ПАТЕНТУ

ЬЭ

СР

ЬЭ

Комитет Российской Федерации по патентам и товариым знакам (21) 4930489/21 (22) Ж0491 (46) 15.10.93 Бюп hh 37-38 (71) Научно кспедоватепьский институт измерительной техники (72) Грибок Вл; Косарев СА.; Давпетшин М.Г. (73) Научно-исследовательский институт измерительной техиики (54) СПОСОБ ПОСЛЕДОВАТЕЛЬНОГО РАСПРЕДЕЛЕНИЯ ВХОДНЫХ ИМПУЛЬСОВ ПО

ВЫХОДНЫМ ШИНА М И РАСПРЕДЕЛИТЕЛЬ

HA ИМПУЛЬСОВ (57) Изобретение относится к импульсной и вычислительной технике и позволяют исключить ошибочное выделение распределяемых импульсов. Способ состоит в том, что при выделении каждого вы(19) RU (и) 2001513 Cl (61) 6 Н 03 К 17 62 Н 04 L13 14 ходного импульса входной сигнал отробируют предыдущим выходным импульсом и дополнительным отробом, который формируют при строиброванния с одновременным инвертированием выделяемого выходного импульса специальным стробирующим сигналом. Специальный стробирующий сигнал формируют путем дешифрирования с одновременным инвертированием кода Грея, ко орый соответствует номеру выходом шины предыдущего выходного импульса. Код Грея формируют при выделении предыдущего выходного импульса Устройство содержит шину (5) входных синалов, дешиф— ратор (4), по два элемента И вЂ” НЕ в каждом из N разрядов (6 — 17), К RS-триггеров, где

2 <¹ 2 {1 — 3), 2 ил.

2001513

Изобретение относится к импульсной и вычислительной технике и предназначены для распределения сигналов последовательно по выходным шинам при большом н оличестве по лек.

Известен способ последовательного распределения сигналов по выходным шинам, цщрчающийся в подсчете входных сигн в и еЫфраф и состояний счетчика, причем А (а йз дешифрированных состбяний фоуещруеФ сигнал на соответствующей выходной шине, При реализации этого способа одним из основных вопросов является дополнительное стробирование, исключающее возможность возникновения выбросов в дешифрированных сигналах при одновременном изменении нескольких разрядов счетчика. Однако при таком стробировании исключается возможность формирования сигнала с длительностью, равной периоду входных импульсов. Это сужает область применения устройств, исключая. например, возможность использования их в коммутаторах, и редназначенных для аналого-цифровых преобазователей, К тому

we устройства, реализующие этот способ, строятся с использованием счетных триггеров, т.е довольно сложны, Недостатки этого способа исключаются в способе последовательного распределения входных импульсов по выходным шинам.

Данный способ является ближайшим по технической сущности к заявляемому. Это способ последовательного распределения входных импульсов по выходынм шинам с одновременным инвертированием распределяемых выходных импульсов, заключающийся в том, что при выделении каждого выходного импульса входной сигнал стробируют предыдущим выходным импульсом и дополнительным стробом, который формируют при стробировании с одновременным инвертированием выделяемого выходного импульса специальным стробирующим сигналом. Этот специальный стробирующий сигнал образуется путем запоминания на соответствующем запоминающем элементе (например, триггере) момента начала формирования предыдущего выходного импульса и прекращения sanoмvíàíèÿ при формировании данного выходного импульса.

Количество запоминающих элементов в устройствах, реализующих этот способ, рав о числу выходных шин (допустим, N). Это означает, что общее число допустимых состояний запоминающих элементов, соответствующее правильному выделению выходных сигналов, также равно N. Однако очевидно. что общее число состояний sanoминающих элементов типа триггеров равно

2, что существенно больше допустимого N.

5 Принципиально ничего не меняет замена типа запоминающих элементов. Например, в известном устройстве в качестве запоминающих выбраны троичные счетные элементы из расчета — один троичный счетный

10 элемент на два разряда. Однако и в этой ситуации общее число состояний элементов

3 может существенно превышать допу0.5 стимое N.

Это означает, что известный способ не гарантирует безошибочного выделения импульсов, т.е. при достаточно болышогч числе помех (например, по цепям питания) выходные импульсы могут быть более чем на одной выходной шине или же при подаче входного импульса ни на одной иэ выходных шин не будет выходного распределенного сигнала.

Этот общий недостаток способа устраняется в отдельных устройствах для его осуществления путем заведения большого числа обратных связей. К таким устройствам относится и распределитель, являющийся ближайшим по технической сущности к заявляемому, Это распеделитель на N импульсов,,содержащий в каждом из N разрядов два элемента И-НЕ, первые входы первого иэ которых соединены с входной шиной, а второй вход каждого из первых элементов И35 НЕ подключен к выходу второго элемента

И-НЕ того же разряда, первый вход которого соединен с выходом первого элемента

И-НЕ того же разряда распределитвля, с соответствующей выходной шиной и с

40 третьим входом первого элемента И-НЕ следующего разряда, а третий вход первого элемента И-НЕ первого разряда соединен с выходом первого элемента И-НЕ последнего разряда. В каждый разряд входит устано45 вочный триггер, единичный вход которого соединен с выходом первого элемента И-НЕ того же разряда. Второй вход второго элемента И-НЕ в каждом разряде, кроме первого и последнего, подключен к нулевому

50 выходу установочного триггера предыдущего разряда и к соответствующему каждому из этих элементов входу первого элемента

И-НЕ последнего разряда. Второй вход второго элемента И-НЕ первого разряда соеди55 нен с нулевым выходом старшего разряда.

Второй вход второго элемента И-НЕ последнего разряда соединен с единичным выходом установочного триггера того же разряда. Выход первого элемента И-НЕ первого разряда подключен к нулевому вхо2001513 ду установочного триггера старшего разряда и к дополнительному входу первого элемента И-НЕ последнего разряда. Нулевые выходы установочных триггеров во всех разрядах, кроме первого, подключены к ну- 5 левым входам всех установочных триггеров предшествующих разрядов.

В данном устройстве может существовать положение, когда при логическом нуле на входной шине зсе установочные тригге- 10 ры находятся в нулевом состоянии.

Целью изобретений является исключение возможности невыделения импульса или выделения импульса более, чем на одной шине.

Поставленная цель достигается тем, что 15 в известном способе последовательного распределения входных импульсов по выходным шинам с одновременным инвертированием распределяемых выходных импульсов. заключающемся в том, что при 20 выделении каждого выходного импульса входной сигнал стробируют предыдущим выходным импульсом и дополнительным стробом, который формируют при стробировании с одновременным инвертировани- 25 ем выделяемого выходного импульса специальным стробирующим сигналом. формирование специального стробирующего сигнала осуществляют путем дешифрирования с одновременным инвертированием 30 соответствующего номеру выходной шины предыдущего выходного импульса кода

Грея, который формируют при выделении предыдущего выходного импульса и запоминают на время вплоть до появления вы- 35 деляемого выходного импульса.

Поставленная цель также достигается тем, что в известный распределитель на N импульсов, содержащий в каждом из N разрядов два элемента И-НЕ. первые входы 40 первого из которых соединены с входной шиной, а второй вход каждого из первых элементов И-НЕ подключен к выходу второго элемента И-НЕ того же разряда, первый вход которого соединен с выходом первого 45 элемента И-НЕ того же разряда распределителя, с соответствующей выходной шиной и с третьим входом первого элемента

И-НЕ следующего разряда, а третий вход первого элемента И-НЕ первого разряда со- 50 единен с выходом первого элемента И-НЕ

N-го разряда распределителя. введены К

RS-триггеров (2 < N < 2 ) и дешифратор, к входам которого подключены выходы этих установочных триггеров, каждый из выхо- 55 дов дешифратора, выделяющий код Грея для любого номера разряда распределителя, подключен к второму входу второго элемента И-НЕ следующего разряда, причем для разряда распределителя, код Грея кото- . рого отличается от предыдущего используемого кода Грея наличием логического нуля в каком-либо разряде кода Грея, выход первого элемента И-НЕ этого разряда распределителя подключен к входу установки нуля триггера, соответствующего изменившемуся разряду кода Грея, а для.разряда распределителя. код Грея номера которого отличается от предыдущего используемого кода Грея наличием единицы в каком-либо разряде кода

Грея, выход первого элемента И-НЕ этого разряда распределителя подключен к входу установки единицы триггера, соответствующего изменившемуся разряду кода Грея, Сопоставительный анализ с прототипом показывает, что заявляемый .способ предусматривает формирование специального стробирующего сигнала путем дешифрирования с одновременным инвертированием кода Грея, соответствующего номеру выходной шичы предыдущего выходного импульса. При этом данный код

Грея формируют при выделении предыдущего выходного импульса и запоминают на время вплоть до появления выделяемого выходного импульса. Это позволяет сделать вывод о соотве гствии предлагаемого технического решение на способ критерию изобретения "новизна".

Сопоставительный анализ с прототипом показывает, что заявляемое устройство имеет К RS-триггеров и дешифратор, соединенные необходимыми связями. При этом для распределения íà N импульсов величина К должна. удовлетворять соотношению (2 < N 2 ), Это позволяет сделать вывод о соответствии предлагаемого технического решения на устройство критерию изобретения "новизна".

Наличие новых свойств способа — полное исключение возможности ошибочного выделения распределяемых импульсов, достигнутое за счет введения в способ формирования, запоминания и дешифрирования с одновременным инвертированием кода

Грея — обеспечивает соответствие способа критерию изобретения "существенные отличия".

Наличие новых свойств устройства— полное исключение возможности ошибочного выделения распределяемых импульсов, достигнутое за счет введения в устройство

RS-триггеров и дешифратора — обеспечивает соответствие устройства критерию изобретения "существенные отличия".

На фиг. 1 представлена электрическая схема предлагаемого устройства для частного случая распределения шести импульсое; на фиг, 2 — временные диаграммы его работы.

2001513

Распределитель содержит N разрядов.

На фиг, 1 показана схема при N = 6 для реализации на элементах И-WE (однако полностью аналогичной может быть и реализация на элементах ИЛИ-НЕ).

Распределитель состоит иэ трех установочных асинхронных RS-триггеров 1, 2 и 3 на двух элементах И-НЕ каждый, дешифратора 4, входной шины 5 и шести разрядов, каждый иэ которых состоит из двух элементов И-НЕ: первого — трехвходового (6-11) и второго — двухвходового (12-17). Все составные элементы распределителя являются стандартными, широко описанными в технической литературе и в дополнительных пояснениях не нуждаются.

Для анализа работы устройства построим таблицу трехразрядных кодов Грея. Всего существует восемь трехразрядных кодов Грея, Однако строим шестиразрядный распределитель, Следовательно, рабочими должны быть только шесть иэ восьми возможных кодов Грея, В два оставшихся состояния распределитель не должен попадать ни при каких условиях. Так как в данном устройстве код Грея образуется на выходах асинхронных установочных триггеров (1,2,3) подобный запрет осуществляется тривиально и многими возможными способами. На фиг.1 для запрета выбрано соединение прямого кода триггера 3 старшего разряда кода Грея с одним из входов установки нуля триггера 1 младшего разряда кода Грея. T.е. если в старшем разряде кода

Грея записан логический ноль, то в младшем разряде не может быть логической единицы, этим исключаются два кода Грея:

"001" и "011". Таблица для оставшихся шести трехразрядных кодов Грея выглядит следующим образом.

Каждое из этих шести состояний анализирует дешифатор 4 и при любом из них на выходе дешифратора 4 отмеченный соответствующим кодом появляется сигнал Iloгического нуля, При этом необходимо отметить, что авторы изобретения не претендуют ни на метод. с помощью которо о запрещено попадание распределителя в запрещенные состояния, ни на схемную реализацию дешифратора 4.

В этом смысле достаточно отметить, что в данном режиме работы одним из возможных вариантов его схемы является использование шести элементов И-НЕ, причем четыре из них могут быть двухвходовыми (состояния "000" и "010" идентифицируются по двум старшим разрядам, а состояния

"111" и "101" — по двум младшим разрядам), а два трехвходовыми, Итак, в исходном состоянии на входной шине 5 присутствует сигнал логического нуля, Он вызывает формирование на выходах первых логических элементов И-НЕ в каждом разряде (6-11). сигнала логической единицы. Это означает. что ко всем входам установочных триггеров 1,2,3 разрядов кода

Грея (кроме, возможно; входов, недопускающих возникновения запрещенных ситуаций) приложены сигналы логической единицы. В этом случае в установочных триггерах может оказаться любое из разрешенных состояний. Пусть, например, это будет состояние "000": высокие сигналы на выходах бтриггеров 1,2,3 и низкие, нулевые сигналы на выходах 0 этих триггеров. Дешифратор 4 при этом формирует низкий сигнал на своем выходе "ИГО" и высокие сигналы на остальных пяти выходах. Низкий, нулевой сигнал с выхода "0_#_" дешифратора 4 образует высокий, единичный сигнал на выходе второго элемента И-НЕ 12 первого разряда распределителя, а на обоих входах вторых элементов И-НЕ остальных разрядов (13-17) оказываются сигналы логических единиц, Это означает, что на выходах вторых элементов И-HE во всех разрядах, кроме первого, приСутствуют логические нули. Это состояние составных элементов распределителя будет сохраняться вплоть до момента ti начала первого импульса на входной шине 5.

В момент t< на всех трех входах первого элемента И-НЕ в первом разряде 6 оказываются логические единицы, Значит, на выходе этого элемента формируется сигнал логического нуля. Он подтверждает единичные сигналы на выходе в1орого элемента

И-НЕ первого разряда 12 и на выходе первого элемента И-НЕ второ1о разряда 7. КроМЕ TQfO, ЛОГИЧЕСКИЙ Н lf th ) НМ;ОЛЕ flePeOfO

2001513 элемента И-НЕ первого разряда 6 перебрасывает второй установочный триггер 2 в единичное состояние. Это приводит к тому, что на выходе дешифратора 4 "K5" формируется единичный сигнал, а на выходе СТΠ— сигнал логического нуля. То есть при переключении установочных триггеров из положения "000" е положение "010" е дешифраторе 4 появляется сигнал логического нуля, подключенный к второму элементу И-HE второго разряда 31, На выходе этого элемента формируется высокий сигнал. Формирование единичных сигналов на входах элементов И-НЕ 12 и 7 не изменяет выходных сигналов этих элементов, так как их единичные выходные сигналы обусловлены ранее сформированным нулевым сигналом с выхода зле лента И-HE 6.Поэтому других изменений выходных сигналов распределителя в момент ti не будет, В момент tg окрнчания первого импульса на выходе первого элемента И-НЕ первого разряда 6 формируется высокий сигнал.

На обоих входах второго элемента И-НЕ первого разряда 12 оказываются единичные сигналы и на его выходе появляется низкий нулевой сигнал. Других изменений выходных сигналов элементов в момент tg не будет.

В момент тз начала второго импульса на входной шине 5 на всех трех входах nepaoro элемента И-НЕ во втором разряде 7 оказываются высокие сигналы логических единиц. На выходе элемента И-НЕ 7 формируется сигнал логического нуля, Он подтверждает единичные сигналы на выходе второго элемента И-HE второго разряда

13 и на выходе первого элемента И-НЕ третьего разряда 8. Кроме того, логический нуль на выходе первого элемента И-НЕ второго разряда 8 перебрасывает третий установочный триггер 3 в единичное состояние.

Это приводит к тому, что на выходе дешифратора 4 "010" формируется единичный сигнал. а на выходе "110" — сигнал логического нуля. То есть, при переключении установочных триггеров из положения "010" в положение "110" в дешифраторе 4 появляется сигнал логического нуля, подключенный к второму элементу И-НЕ третьего разряда

14. На выходе элемента И-HE 14 формируется высокий сигнал. Других изменений выходных сигналов распределителя в момент

tç не будет.

В момент t4 окончания второго импульса на выходе первого элемента И-НЕ второго разряда 7 формируется единичный сигнал. На обоих входах второго элемента

И-НЕ второго разряда 13 оказываются единичные сигналы и на его выходе появляется

l

55 низкий, нулевой сигнал. Других изменений выходных си налов элементов распределителя е момент 14 не будет.

В момент ts начала третье о импульса на вх!jlHQA шине 5 на всех трех входах первого элемента И-НЕ в третьем разряде 8 оказываются высокие сигналы логических единиц. На выходе элемента И-НЕ 8 формируется сигнал логического нуля. Он подтверждает единичные сигналы на выходе второго элемента И-НЕ третьего разряда 14 и на выходе первого элемента И-НЕ четвертого разряда 9. Кроме того, логический нуль на еьиоде первого элемента И-НЕ третьего разряда 8 перебрасыеае1 первый установочный триггер 1 в единичное состояние.

Это приводит к тому, что на выходе дешифэтора 4 "110" формируется сигнал логической единицы, а на выходе "711" — сигнал логического нуля. То есть, при переключении устано,"-.очных триггеров из положения "110" в положение "111" в дешифраторе 4 появляется сигнал логического нуля. подключенный к второму элементу И-HE четвертого разряда 15. На выходе элемента И-HE 15 формируется высокий сигнал. Других изменении выходных сигналов элементов распределителя в момент ts не будет.

В момент t6 окончания третьего импульса на выходе первого элемената И-НЕ третьего разряда 8 формируется единичный сигнал. На обоих входах второго элемента

И-НЕ третьего разряда 14 оказываются единичные сигналы и íà его выходе появляется низкий. нулевой сигнал, Других изменений выходных сигналов элементов распределителя е момент 1е не будет.

В момент тт начала четвертого импульса на входной шине 5 на всех трех входах первого элемента И-НЕ в четвертом разряде 9 оказываются высокие сигналы логических единиц. На выходе элемента И-НЕ 9 формируется сигнал логического нуля, Он подтверждает единичные сигналы на выходе второго элемента И-НЕ четвертого разряда

15 и на выходе первого элемента И-НЕ пятого разряда 10. Кроме того, логический нуль на выходе первого элемента И-НЕ четвертого разряда 9 перебрасывает второй установочный триггер 2 е нулевое состояние.

Это приводит к тому. что на выходе дешифратора 4 "TT7" формируется сигнал логической единицы, а на выходе "101" — сигнал логического нуля. То есть, при переключении установочных триггеров из положения

"111" в положение "101" е дешифраторе 4 появляется сигнал логического нуля, подключенный к второму элементу И-НЕ пятого разярда 16. На выходе элемента И НЕ 16

2001513

5

15

25

35

50

55 формируется высокий сигнал Других изменений выходных сигналов элементов распределителя в момент ц не будет.

В момент тв окончания четвертого импульса на выходе первого элемента И-НЕ четвертого разряда 9 формируется единичный сигнал. На обоих входах второго элемента И-НЕ четвертого разряда 15 оказываются единичные сигналы и на его выходе появляется низкий, нулевой сигнал.

Других изменений выходных сигналов элементов распределителя в момент 1а не будет.

В момент tg начала пятого импульса на входной шине 5 на всех трех входах первого элемента И-HE в пятом разряде 10 оказываются высокие сигналы логических единиц, На выходе элемента И-НЕ 10 формируется сигнал логического нуля. Он подтверждает единичные сигналы на выходе второго элемента И-НЕ пятого разряда 16, на выходе первого И-НЕ шестого разряда 11. Кроме того, логический нуль на выходе первого элемента И-НЕ пятого разряда 10 перебрасывает первый установочный триггер 1 в нулевое состояние. Это приводит к тому, что на выходе дешифратора 4 "10Т" формируется сигнал логической единицы, а на выходе

"Т00" — сигнал логического нуля. То есть, при переключении установочных триггеров из положения "101" в положение "100" в дешифраторе 4 появляется сигнал логического нуля, подключенный к второму элементу И-HE шестого разряда 17, На выходе элемента И-НЕ 17 формируется высокий сигнал. Других изменений выходных сигналов элементов распределителя в момент tg не будет.

8 момент 1щ окончания пятого импульса на входной шине 5 на выходе первого элемента И-НЕ пятого разряда 10 формируется единичный сигнал. На обоих входах второго элемента И-HE пятого разряда 16 оказываются единичные сигналы, и на его выходе появляется низкий нулевой сигнал.

Других изменений выходных сигналов элементов распределителя в момент tip не будет.

В момент t>> начала шестого импульса на входной шине 5 на всех трех входах первого элемента И-НЕ в шестом разряде 11 оказываются высокие сигналы логических единиц. На выходе элемента И-НЕ 11 формируется сигнал логического нуля. Он подтверждает единичные сигналы на выходах второго элемента И-НЕ шестого разряда 17 и на выходе первого элемента И-НЕ первого разряда 6, Кроме того, логический нуль на выходе первого элемента И-НЕ шесто о разряда 11 перебрасывает в нулевое состояние третий установочный триггер 3 Это приводит к тому. что на выходе дешифратора 4 "Т00" формируется сигнал логической единицы, а на выходе "mm" — сигнал логического нуля, То есть, при переключении установочных триггеров из положения "100" в положение "000" в дешифраторе 4 появляется сигнал логического нуля, подключенный к второму элементу И-НЕ первого разряда 12, На выходе элемента И-НЕ 12 формируется высокий сигнал. Других изменений выходных сигналов распределителя в момент ti > не будет.

В момент tlat окончания шестого импульса на входной шине 5 на выходе первоro элемента И-НЕ шестого разряда 11 формируется единичный сигнал. На обоих входах второго элемента И-НЕ шестого разряда 17 оказываются единичные сигналы, и на его выходе появляется низкий нулевой сигнал. Других изменений выходных сигналов элементов распределителя в момент tt2 не будет. При этом все входные и выходные сигналы элементов распределителя оказываются теми же, что и аналогичные сигналы у тех же элементов в исходный момент, Таким образом, далее работа распределителя будет повторять рассмотренную выше, Г1ри работе распределителя установочные тригеры 1,2 и 3 последовательно переходят в состояния, соответствующие последовательно набираемым кодам Грея.

Поскольку в последовательно идущих кодах

Грея меняется только один разряд, при дешифрации содержимого регистра, состоящего из данных триггеров, никогда не могут появиться выбросы (они появляются только при одновременном срабатывании нескольких триггеров, состояния которых дешифрируются предназначенным для этого дешифратором). Это означает, что на выходах дешифратора 4 последовательно формируются распределяемые сигналы, длительность каждого из которых соответствует периоду входных импульсов. На выходах же первых элементов И-НЕ (5-11) также последовательно формируются распределяемые импульсы, длительность которых соответствует длительности входных импульсов, Все это наглядно подтверждают диаграммы фиг.2, В данном распоеделителе полностью исключена воэможность ошибочного выделения распределяемых импульсов. Действительно при логическом нуле на входной шине 5 на всех первых элементах И-НЕ могут присутствовать только единичные сигналы. Это означает, что на всех входах установочных три герон (кроме. возможно. входов, обусловленных наличием обратных

14

2001513

55 связей, исключающих запрещенные состояния регистра установочных триггеров) присутствуют логические единицы. В данном случае в регистре установочных триггеров может установиться только состояние, соответствующее установившемуся в один из моментов tg. 1а ы, t8, тю или 112. При этом на одном из выходов дешифратора 4 (определяемом состоянием установочных триггеров) будет сформирован сигнал логического нуля, а на всех других выходах — сигналы логической единицы. Сигнал логического нуля с выхода дешифратора 4 устанавливает на выходе одного из вторых элементов

И-НЕ (12, 13, 14, 15, 16 или 17) сигнал логической единицы. Для всех же остальных вторых элементов И-НЕ на обоих их входах будет наличие единичных сигналов, что приведет к формированию на их выходах сигналов логического нуля. Это означает, что все выходные сигналы элементов распределителя будут повторять аналогичные сигналы, сформированные в один из моментов tg. т4, тв, t8, tip или t>z. Данное рассуждение справедливо для любого числа распределяемых импульсов в рассматриваемом распределителе.

При любом числе разрядов распределителя работает он совершенно аналогично: при логическом нуле на входной шине обеспечивается состояние установочных триггеров, при котором на одном и только одном из выходов дешифратора присутствует сигнал логического нуля (на всех остальных входах дешифратора присутствуют логические единицы). Логический нуль на входной шине обеспечивает наличие логических единиц на выходах всех первых элементов ИНЕ в разрядах распределителя. Логический нуль на одном из выходов дешифратора формирует логическую единицу на выходе второго элемента И-НЕ в одном из разрядов, На входах всех остальных вторых элементов И-НЕ оказываются единичные сигналы (соответственно с выхода первого элемента И-НЕ того же разряда и с сооветствующего выхода дешифратора), То есть, на одном из разрядов распределителя второй элемент И-НЕ имеет единичный сигнал на выходе, а на всех остальных — второй элемент И-НЕ имеет низкий выходной сигнал. При подаче следующего входного импульса на всех трех входах первого элемента И-НЕ в том разряде, второй элемент И-НЕ которого имеет единичный вы5

35 ходной сигнал, оказываются сигналы логической единицы. На выходе этого первого элемента И-НЕ появляется сигнал логического нуля, подтверждающий логические единицы на выходах второго элемента И-НЕ того же разряда и первого элемента И-НЕ следующего разряда. Кроме того. логический нуль с выхода этого первого элемента

И-НЕ переключает один из установочных асинхронных RS-триггеров так, что их содержимое становится соответствующим последующему коду Грея (по сравнению с тем, который был в них ранее установлен). При этом на дешифраторе изменяется выход, с которого снимается нулевой потенциал.

Зтот нулевой потенциал подается на следующий разряд (т.е. на тот, первый элемент

И-НЕ которого удерживается в единичном состоянии низким выходным сигналом с первого элемента И-HE. формирование которого уже рассмотрено нами). Низкий сигнал деш№фраторв формирует высокий выходной сигнал второго элемента И-НЕ следующего разряда. Других изменений выходных сигналов змемейтоэ не происходит до моментв окончанее входного импульса.

При этом низкий входной сигнал устанавливает высокие выищраие сигналы всех первых элементов И-HE. Г3осле этого на выходвх всех вторых элемеятов И-НЕ, кроме того, вход которого оодключен к выходу дешифратора, на котором существует сигнал логического нуля, оказываются низкие сигналы логического нуля. То есть мы вернулись к той жв ситуации, какая была перед подачей импульса, с той лишь разницей, что в установочных триггерах оказалось содержимое, соответствующее следующему коду Грея.

Полное отсутствие в распределителе выбросов и возможности ошибочного выделения расарадйюввмых импульсов наглядно подтвердияи проведенные на предприятии исследование работм опытных образцов распределителей, выполненных в соответствии с эааеяяемым способом. Ни единого раза за семь месяцев эксплуатации сорока противоугонкых устройств, выполненных ма данных распределителях не было зафиксировано яожного выключения охранного режима вследствие сбоя распределителей, (56) Авторское сввщетельство СССР

N. 1325689, к. H 03 K 17/62, 1986, Авторское свидетельство СССР

hh 1506538, кл. Н 03 К 17/62, 18/24. 1988.

2001513

Формула изобретения

СПОСОБ Г1ОГ ЛЕДОВАТЕЛЫ%ПГО РАС11РЕДЕЛ1 .11ИЯ

%IXOJII %% IX ИМПУЛЬСОВ ПО ВЫХ ОД% IЫМ 1 И И1%АМ И

РАСПРЕДЕЛИТ% ЛЬ %%А N ИМПУЛЬСОВ

1, Способ последовательного распределения входных импульсов по выходным шинам, заключающийся в том, что при выделении каждого выходного импульса запоминают соответствующий ему код, а для выделения этого .импульса входной сигнал стробируют предыдущим выходным импульсом и дополнительным стробом, который формируют при стробировании с одновременным инвертированием выделяемого выходного импульса специальным стробирующим сигналом. отличающийся тем, что, с целью исключения возможности невыделения импульса или выделения импульсов более чем на одной шине, запоминанию подлежит код Грея но.мера шины выходного импульса, а формирование специального стробирующего сигнала осуществляют путем дешифрирования с одновременным инвертированием кода Грея, соответствующего номеру шины предыдущего выходного импульса, 2, Распределитель на N импульсов, содержащий RS-т риггеры и в каждом иэ N разрядов два элемента И - НЕ, первые входы первого из которых соединены с входной шиной, а второй вход каждого из первых элементов И - НЕ подключен к выходу второго элемента И - НЕ того же разряда, первый вход которого соединен с

30 выходом первого элемента И - НЕ того же разряда распределителя, с соответствующей выходной шиной и с третьим входом первого элемента И - НЕ следующего разряда, а третий вход первого элемента ИНЕ первого разряда соединен с выходом первого элемента И - НЕ N-го разряда распределителя, отличающийся тем, что, с целью исключения ошибочного выделения распределяемых импульсов. в него введен дешифратор, к входам которого подключены выходы RS-триггеров. каждый иэ выходов дешифратора, соответствующий коду

Грея любого номера разряда распределителя, подключен к второму входу второго элемента И - kE следующего разряда распределителя, причем для разряда распределителя, код Грея которого отличается or предыдущего используемого кода Грея наличием логического нуля в каком-либо разряде кода Грея, выход первого элемента И

- НЕ этого разряда распределителя подключен к входу установки нуля RS-триггера, соответствующего изменившемуся разряду кода Грея, а для разряда распределителя, код Грея номера которого отливается от предыдущего используемого кода Грея наличием единицы в каком-либо разряде кода Грея, выход первого элемента И - НЕ этого разряда распределителя подключен к входу установки единицы

RS-триггера, соответствующего изменившемуся разряду кода Грея.

2001513

2 Q

3 О

13

Корректор М.Самборская

Редактор Л.Волкова

Заказ 3132

Производственно-издательский комбинат "Патент", г. Ужгород, уп.Гагарина, 101

1 О

1 й

4 ООО

4 ОЗО

4 118

4 111

4 101

Составитель И.Камлев

Техред M.Ìîðãåíòàë

Тирам Подписное

НПО "Поиск" Роспатента

113035, Москва, Ж-35, Раушская наб., 4/5

Способ последовательного распределения входных импульсов по выходным шинам и распределитель на n импульсов Способ последовательного распределения входных импульсов по выходным шинам и распределитель на n импульсов Способ последовательного распределения входных импульсов по выходным шинам и распределитель на n импульсов Способ последовательного распределения входных импульсов по выходным шинам и распределитель на n импульсов Способ последовательного распределения входных импульсов по выходным шинам и распределитель на n импульсов Способ последовательного распределения входных импульсов по выходным шинам и распределитель на n импульсов Способ последовательного распределения входных импульсов по выходным шинам и распределитель на n импульсов Способ последовательного распределения входных импульсов по выходным шинам и распределитель на n импульсов Способ последовательного распределения входных импульсов по выходным шинам и распределитель на n импульсов 

 

Похожие патенты:

Изобретение относится к импульсной и вычислительной технике, может быть использовано для распределения сигналов в условиях помех

Изобретение относится к области автоматики и телемеханики и может быть использовано в качестве распределительного устройства для включения электрических установок, а также коммутации цепей телемеханики

Изобретение относится к автоматике и вычислительной Технике и может использоваться в системах управления и контроля

Изобретение относится к электросвязи и обеспечивает увеличение количества импульсов, формируемых за один цикл

Изобретение относится к автоматике и вьршслительной технике

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике и может быть использовано при создании автоматических линий, в станках с ЧПУ, устройствах автоматики и вычислительной технике, лазерной технике, а также для получения различных световых эффектов

Изобретение относится к радиоэлектронике, в частности .к злектронной коммутационной технике

Изобретение относится к импульсной технике и может использоваться для формирования интервалов времени в аппаратуре автоматики и телемеханики

Изобретение относится к импульсной технике и может быть использовано в испытательных стендах электосварочного оборудования

Изобретение относится к вычислительной технике и может быть использовано для реализации функций параллельного циклического арбитража активных абонентов при их поочередном доступе к общим ресурсам цифровой вычислительной системы

Изобретение относится к импульсной технике и может быть использовано в устройствах управления вычислительных систем

Изобретение относится к силовой коммутационной аппаратуре для-программного распределения ряда каналов и может быть использовано при испытаниях ряда источников питания электросварочного оборудования

Изобретение относится к вычислительной технике и может быть использовано для реализации функций параллельного циклического арбитража активных абонентов при их поочередном доступе к общим ресурсам цифровой вычислительной системы

Изобретение относится к электронной коммутации, конкретно к переключающим устройствам с несколькими входными и выходными клеммами, и может быть использовано для зависимого переключателя электрических цепей, при котором включение новой цепи сопровождается выключением ранее выбранной , причем одновременно может быть включена только одна цепь

Изобретение относится к устройствам переключения управляющих каналов и может найти применение в системах управления, контроля, измерения, устройствах связи и других устройствах различных отраслей техники
Наверх