Преобразователь параллельного кода «2 из п» в последовательный равномерный код «2 из /г»

 

4l2

ОПИСАНИ

ИЗОБРЕТЕН

К АВТОРСКОМУ СВИДЕТЕЛЬ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

Заявлено 06.1.1967 (№ 1124102/26-24) с присоединением заявки №

Приоритет

Опубликовано 12.П1.1968. Бюллетень X

Дата опубликования описания 21.V.1968

061

Комитет оо делам иаобретеиий и открытий ори Совете Министров

СССР

1.325.53 (088.8) Авторы изобретения

А. И. Давыдов и Б, Н. Кишкилев

Заявитель

ПРЕОЬРАЗОВАТЕЛЬ ПАРАЛЛЕЛЬНОГО КОДА «2 из и»

В ПОСЛЕДОВАТЕЛЬНЫЙ РАВНОМЕРНЫЙ КОД «2 из и»

Известны преобразователи параллельного кода «2 из и» в последовательный код «2 из п», содержащие регистр, коммутатор, выходы которого соединены со входами установки «О» ячеек каждого разряда регистра, двухтактный генератор, выходы первого и второго тактов которого связаны с коммутатором.

Предложенный преобразователь отличается от известных тем, что он содержит запоминающую ячейку, вход записи «1» которой через ячейку задержки соединен с выходами ячеек всех разрядов регистра, входы записи «О» запоминающей ячейки соединены соответственно с выходами первого и второго тактов генератора, а выход запоминающей ячейки соединен со входами установки «О» всех ячеек регистра и через ячейку задержки — со входом установки «О» генератора.

Это позволяет упростить устройство.

Функциональная схема преобразователя дан а н а чертеже.

При считывании информации из ЗУ на входы 1, 2, 8, 4 и 5 регистра б последовательно подаются разряды числа в параллельном импульсном коде «2 из 5».

Разряд считанного из ЗУ числа готовит две и пяти ячеек 7, 8, 9, 10 и 11 регистра б. Затем готовит ячейку 12 первого разряда линейного коммутатора 18 и с задержкой, обеспечиваемой формирователями заднего фронта на ячейках 14 и 15, запускает двухтактньш задающий генератор 16, Одним тактом задающий генератор 16 считывает все нечетные ячейки 17 и 18 коммутатора 18, другим — все четные 12, 19 и 20, из которых всегда подготовлена только одна.

Коллекторные выходы ячеек коммутатора 18. идущие на поочередное считывание ячеек регистра 6, являются цепями последовательного опроса.

Коммутатор 18 производит последовательный опрос ячеек регистра б от 7-й до 11-й.

Каждая ячейка коммутатора 18 считывает только одну, соответствующую ей, ячейку реги15 стра б.

Сигналы на выходе регистра 6 появляются только в тех ячейках, которые согласно коду

«2 из 5» хранили «1». Как только коммутатор

18 найдет любую первую из двух ячеек реги20 стра 6, в которых была записана «1», на выходе этой ячейки появляется первый кодовый импульс, который поступает HB выход схемы преобразователя и через некоторый промежуток времени, обеспечиваемый формирователем 21 задержки, — на подготовку запоминающей ячейки 22 по цепи, объединяющей все пять выходов преобразователя.

Согласно коду «2 из 5» всегда две любые ячейки регистра 6 хранят «1», остальные три—

30 «О», следовательно, первый кодовый импульс, 213412

Г=1 5

Составитель h. П. Тимохин, едактор Л. А. Утехина Техред P. М. новикова Корректоры: А. П, Васильева и Ji, В, Наделяева

Заказ !050;2 Тирах« 530 Подписное

Ц1-11И!ПИ Комитета по д лам изобретений и открытий при Совете Министров СССР

Москва, Центр, гр. Серова, д. 4

Типография, пр. Сапунова, 2 появляющийся па выходе преобразователя и поступающий на цепь, объединяющую все пять выходов преобразователя, может появиться как после первого, так и после второго тактов задающего генератора.

Однако ячейка 22 всегда подготавливается предыдущим тактом от генератора 16 с учетом задержки, а последующим тактом считывается.

Считываясь последующим тактом генератора 16, ячейка 22 считывает формирователь 23 переднего фронта, импульс на выходе которого идет по цепи одновременного опроса на считывание сразу всех ячеек регистра б, из когорых подготовлена только одна, носко.ч-ку другая была ранее считана предыдущим тактом.

При этом на выходе преобразователя появляется второй кодовый импул с. После выдачи второго кодового импульса формирователь

24 задержки выдает сигнал на гашение задающего генератора 16.

К моменту окончания выдачи преобра"-,ованной кодовой группы все ячейки регистра 6, ячейки коммутатора 13 и ячейки 21 — 24 находятся в очищенном состоянии.

Предмет изобретения

Преобразователь параллельного кода «2 из и» в последовательный равномерный код «2 пз п», содержащий регистр, коммутатор, выходы которого соединены со входами установ10 ки «0» ячеек каждого разряда регистра, двухтактный генератор, выходы первого и второго тактов которого связаны с коммутатором, отличающийся тем, что, с целью его упрощения, он содержит запоминающую ячейку, вход за15 писи «1» которой через ячейку задержки соединен с выходами ячеек всех разрядов регистра, входы записи «0» запоминающей ячейки соединены соответств нно с выходами первого и второго тактов генератора, а выход запоми20 нающей ячейки соединен со входами установки «О» всех ячеек регистра и через ячейку задер;кки со входом установки «0» генератора.

Преобразователь параллельного кода «2 из п» в последовательный равномерный код «2 из /г» Преобразователь параллельного кода «2 из п» в последовательный равномерный код «2 из /г» 

 

Похожие патенты:

Изобретение относится к способу преобразования последовательности m-битовых информационных слов в модулированный сигнал, где m - целое число, при котором n-битовое кодовое слово выдается для каждого полученного информационного слова, где n - целое число, превышающее m, и выданные кодовые слова преобразуются в модулированный сигнал, и в котором последовательность информационных слов преобразуется в последовательность кодовых слов в соответствии с правилами преобразования таким образом, что соответствующий модулированный сигнал удовлетворяет заранее определенному критерию, и в котором кодовые слова распределяются, по меньшей мере, на группу первого типа и, по меньшей мере, группу второго типа, при этом выдача каждого из кодовых слов, принадлежащих группе первого типа, устанавливает первый тип состояния кодирования, определяемого связанной группой, выдача каждого из кодовых слов, принадлежащих группе второго типа, устанавливает второй тип состояния кодирования, определяемого связанной группой и информационным словом, связанным с выдаваемым кодовым словом, и, когда одно из кодовых слов присваивается полученному информационному слову, это кодовое слово выбирается из множества кодовых слов, которое зависит от состояния кодирования, установленного при выдаче предшествующего кодового слова, причем множества кодовых слов, принадлежащих состояниям кодирования второго типа, не содержат никаких кодовых слов совместно, а группа второго типа содержит, по меньшей мере, одно кодовое слово, связанное с множеством информационных слов, среди которых соответствующее информационное слово распознается обнаружением соответствующего множества, элементом которого является следующее кодовое слово

Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения систем передачи и обработки дискретной информации

Изобретение относится к вычислительной технике и может быть использовано в системах преобразования цифровых данных и их передачи по широкополосным каналам

Изобретение относится к автоматике и вычислительной технике и предназначено для выполнения операции преобразования параллельного кода в последовательный код сообщения с программируемой длительностью паузы начала преобразования после запуска преобразователя и программируемым форматом преобразования, формирования синхроимпульсов сопровождения сообщения, трех битов состояния и контрольного бита четности с обеспечением программной возможности вставки его в конец сообщения и может быть использован при построении контроллеров локальной сети

Изобретение относится к вычислительной технике и предназначено для выполнения операции преобразования последовательного двоичного кода в параллельный код

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике
Наверх