Параллельный двоичный счетчик

 

267702

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

3 аявлено 05.111.1966 (№ 1060383/26-24) с присоединением заявки №

Кл. 42m-"- 1/00

21а1, 36/22

42m7, 3/08

МПК G 06f

Н 03k

G 06m

УД1<, 621.374.32:681..325 (088.8) Приоритет

Опубликовано 07. 1/.1968. Бюллетень № 16

Дата опубликования описания 9.VIII.1968

Комитет ло делам изобретений и открытий при Совете Министров

СССР

Автор изобретения

Б. Г. Сергеев

Институт электронных управляющих машин

Заявитель

ПАРАЛЛЕЛЬНЫЙ ДВОИЧНЫЙ СЧЕТЧИК

Известны параллельные двоичные счетчики, содержащие основной и вспомогательный регистры, выполненные на потенциальных парафазных усилителях и диодных логических схемах.

Предложенный счетчик отличается от известных тем, что входы схемы «И» записи «1» в i-й разряд основного регистра соединены с выходами «О» или «1» парафазных усилителей i u i — 1 разрядов вспомогательного регистра; один из входов схем «И» записи «О» в

i-й разряд основного регистра соединен с выходом парафазного усилителя этого разряда, вторые входы схем «И» связань1 с шиной записи «О» основного регистра и с BbIxýäoì «О» парафазного усилителя i разряда вспомогательного регистра; входы схемы <1Ь> записи

«1» в -й разряд вспомогательного регистра соединены с выходами «1» парафазных усилителей всех разрядов, с 1-ro по i, основного регистра и с шиной записи «1» вспомогательного регистра; один из входов схем <И» записи «О» в i-й разряд вспомогательного регистра подключен к выходу парафазпого усилителя этого разряда, а вторые входы схем «И» соединены с шиной записи «0» вспом,згательного регистра и с выходом <1» парафазного усилителя i-го разряда основного регистра.

Это позволяет уменьшить количество оборудования и повысить надежность нредло>кенного счетчика.

Функциональная схема дв х разрядов параллельного двоичного счетчика приведена на

5 чертеже.

Каждый разряд счетчика остопт из парафазных усилителей 1 и 2, управляемых двухступенчатыми дешифраторами типа «И»вЂ”

«ИЛИ». Парафазные усилители 1 всех разря10 дов счетчика образуют осногной регистр счетчика, а парафазные усилители 2 -- оспом:)гательный регистр. Дешифраторы основного и вспомогательного регистров управля|отся по шинам записи «1» и «О» осноьпого и вспомо15 гательного регистров 8, 4 и б, б соответственно. Выход «1» парафазных усилителей 1 основного регистра обозначен цифрой 7, а выходы «1» и «О» парафазных усилителей 2 вспомогательного регистра — цифрами 8 и 9.

20 В процессе работы счетчика последовательные двоичные числа образуются 3 осноьпом регистре. Для изменения состояния счетчика необходимы два такта: подготовительный и рабочий. За время подготовительного такта

25 шины управления вспомогательным регистром устанавливаются в состояния: шипа б — в «1», а шина б — в «О». При этом определяется, какие разряды числа в основном регистре должны быть изменены, чтобы образовалось

30 число, большее íà |.ë èèöó.

217702

Предмет изобретения

Составитель Ю. Н. Колотов

Редактор Т. Г. Горшкова Техред Т. П. Курилко Корректоры: А. П. Васильева и О. Б. Тюрина

Заказ 2036/17 Тираж 530 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Центр, пр. Серова, д. 4

Типография, пр. Сапунова, 2

После окончания подготовительного такта начинается рабочий такт. В этом такте изменяется состояние основного регистра в соответствии с кодом, хранимым во вспомогательном регистре.

Формирование состояний основного и вспомогательного регистров производится по следующему правилу: в i-й разряд вспомогательного регистра записывается «1» только в том случае, если для образования очередного числа в основном регистре требуется изменить состояние с-го разряда с «1» на «0», а . -й разряд основного регистра устанавливается в

«1» при наличии в г — 1 разряде и «0» в 1-м разряде вспомогательного регистра и устанавливается в «О» при наличии единицы в -и разряде вспомогательного регистра.

Параллельный двоичный счетчик, содержащий основной и вспомогательный регистры, выполненные на потенциальных парафазных усилителях и диодных логических схемах, отличаюи1ийся тем, что, с целью уменьшения количества оборудования и повышения надеж. ности, входы схемы «И» запи и <1» в -й разряд основного регистра соединены с выходами

Б «0» и «1» парафазных усилителей i и с — 1 разрядов вспомогательного регистра; один из входов схем «И» записи «О» в -й разряд основного регистра соединен с выходом парафазного усилителя этого разряда, вторые вхо10 ды схем «И» связаны с шиной записи сО» основного регистра и с выходом; О» парафазного усилителя i-ro разряда вспомогательного регистра; входы схемы «И» записи «1» в -й разряд вспомогательного регистра соединены

15 с выходами «1» парафазных усилителей всех разрядов, с 1-ro по i, основного регистра и с шиной записи «1» вспомогательного регистра; один из входов схем «И» записи «О» в -й разряд вспомогательного регистра подключен

20 к выходу парафазного усилителя этого разряда, а вторые входы схем «Н» соединены с шиной записи «О» вспомогательного регистра и с выходом «1» парафазного усилителя -го разряда основного регистра.

Параллельный двоичный счетчик Параллельный двоичный счетчик 

 

Наверх