Логический элемент«и»

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советскик

Социалистических

Республик ь:

Зависимое от авт. свидетельства №

Кл. 21ат, 36/18

Заявлено 20.Х1.1965 (№ 1039560/26-24) с присоединением заявки №

Приоритет

Опубликовано 14.VI.1968. Бюллетень № 19

Дата опубликования описания З.IX.1968

МПК Н 03k

УДК 681.325.65(088.8) Комитет по делам изобретений и открытий при Совете Министров

СССР

Автор изобретения

И. И. Лавров

Заявитель

ЛОГИЧЕСКИЙ ЭЛЕМЕНТ «И»

Известны логические элементы «И», содержащие магнито-транзисторные ячейки с тактовыми и управляющими обмотками. Нагрузочная способность этих элементов мала, и частота работы их ограничена параметрами транзисторов и резисторов.

Предложенный элемент отличается от известных тем, что в нем транзисторы входных ячеек переходами коллектор-эмиттер через разделительные диоды подключены параллельно управляющим обмоткам выходных ячеек.

Такое соединение позволило значительно повысить нагрузочную способность элемента, количество входов и довести рабочую частоту до предельной частоты переключения сердечника.

Схема логического элемента на и входов и т выходов показана на чертеже.

Схема состоит из и входных ячеек с трансформаторами Тр,— Тр„и транзисторами

ПП,— ПП„и m выходных ячеек с трансформаторами Tp«+> — Тр„+,„и транзисторами

ПП„,1 — ПП „„. Трансформаторы имеют управляющие W и таковые W, обмотки, намотанные на сердечники с прямоугольной петлей гистерезиса, перемагничивающиеся тактовыми импульсами Л и В. Пусть сигнал на выходе 1 появляется в результате совпадения сигналов только на входах 1, 2 и и, тогда только транзисторы ПП,, ПП,, ПП«должны быть переходами коллектор-эмиттер подключены через разделительные диоды Д параллельно управляющей обмотке W трансформатора Тр„, т .

Если хотя бы на одном из указанных трех входов сигнала нет (например, на входе 1), то во время такта В транзистор этой входной ячейки (транзистор ПП,) открывается и в это время переходом эмиттер-коллектор шунтиру10 ет управляющую обмотку трансформатора

Тр«+т, запрещая перемагничивание его сердечника. Транзистор ПП„,т, включенный на выходе 1 логического элемента, во время такта В не открывается, т. е. сигнала на выходе 1 нет.

Если на входах 1, 2 и и есть сигналы, которые запрещают перемагничивание сердечников трансформаторов Тр,, Тр» и Тр„во время такта В, например, шунтированием их управляющих обмоток, аналогично тому, как транзисторы входных ячеек логического элемента шунтируют управляющие обмотки выходных ячеек, то транзисторы ПП,, ПП» и ПП„не открываются во время такта В, сердечник трансформатора Тр,.1 не перемагничивается.

Транзистор ПП„, т откроется во время такта В, выдавая выходной сигнал на выход 1.

На остальных выходах сигналы образуются аналогично.

30 Полярность включения управляющих обмо219620

Предмет изобретения

Составитель Л. В. Скооелевй

Редактор Л. А. Утекинй Техред А. А. Камышникова Корректор О. Б. Твриий

Заказ 2373j8 Тираж о30 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий прн Совете Министров СССР

Москва, Центp, пр. Серова, д. 4

Типография, пр. Сапунова, 2 ток выходных ячеек может быть изменена на обратную одновременно с изменением полярности включения тактовых обмоток этих ячеек.

Прп этом транзисторы выходных ячеек будут открываться во время такта А, если в предыдущем такте В их управляющие обмотки не были шунтированы транзисторами входных ячеек. Таким образом, будет получен логический элемент «И» на и входов и m выходов с задержкой сигнала на выходах относительно сигналов на входах на один такт. Если при указанных изменениях полярности управляющих и тактовых обмоток выходных ячеек сигналы на входы логического элемента подаются так, чтобы запрещать перемагничивания сердечников входных ячеек во время такта А, то сигналы на выходах задержаны относительно сигналов на входах на два такта, т. е. на период частоты тактовых импульсов.

Для изменения времени рассасывания, т. е. для увеличения быстродействия за счет уменьшения времени рассасывания неосновных носителей в транзисторах входных ячеек между точками а и б логического элемента может быть включен источник напряжения, который будет создавать коллекторный ток в транзисторах входных ячеек после окончания перемагничивания сердечников. Кроме того, предложснный элемент может быть рассчитан на псремагничиваннс сердечника по частным циклам, что позволяет еще более повысить рабочую частоту и снизить потребляемую мощ5 ность.

Каждая из ячеек предложенного логического элемента может отдельно рассматриваться как инвертор. Применяя при создании сложных логических узлов такие инверторы совме10 стно с предложенным логическим элементом

«И», можно построить любые логические устройства, в том числе и устройства с запоминанием информации, например регистры сдвига, счетчики, в которых используются элементы с

15 задержкой выходных сигналов, описанные выше.

20 Логический элемент «И», содержащий магнито-транзисторные ячейки с тактовыми и управляющими обмотками, отличающийся тем, что, с целью увеличения нагрузочной способности и объединений по входу, в нем

25 транзисторы входных ячеек переходами коллектор-эмиттер через разделительные диоды подключены параллельно управляющим обмоткам выходных ячеек.

Логический элемент«и» Логический элемент«и» 

 

Наверх