Система телевидения

Изобретение относится к технике радиосвязи, может быть использовано для цифрового телевещания. Техническими результатами являются снижение в 3 раза энергоемкости системы по отношению к прототипу и увеличение яркости воспроизводимого изображения. Результаты достигаются передачей информации по одному радиоканалу и приемом ее одним трактом, а также тем, что в систему телевидения на передающей стороне вводится в фотоэлектрический преобразователь матрица ПЗИ, три кодера и передатчик выполняется одноканальным, на приемной стороне имеется один тракт приема и обработки кодов видеосигналов, а устройство отображения видеоинформации представляется плоскопанельным светодиодным экраном. 19 ил., 2 табл.

 

Изобретение относится к технике радиосвязи и может быть использовано для цифрового телевещания.

Прототипом принята "Цифровая система телевидения" [1], содержащая на передающей стороне фотоэлектрический преобразователь /ФЭП/, формирующий три аналоговых цветовых сигнала R, G, В, три АЦП видеосигнала, задающий генератор и синтезатор частот, два АЦП сигнала звука, три формирователя кодов, два самоходных распределителя импульсов /СРИ/ и передатчик радиосигналов из трех каналов, на приемной стороне содержащая блок управления, три тракта приема и обработки кодов видеосигналов, каждый из которых включает блок приема радиосигнала, усилитель радиочастоты, двухполярный амплитудный детектор и канал обработки кодов сигнала /R, G, В/, включающий первый и второй формирователи импульсов, два регистра, блок обработки кодов /удвоения числа отсчетов в строке/, первый блок задержек, сумматор и второй блок задержек, на приемной стороне шесть блоков импульсных усилителей, блок модуляции излучений, блоки строчной и кадровой развертки, два усилителя и два пьезодефлектора, матовый экран, канал формирования управляющих сигналов и два канала звука. На передающей стороне раздельно кодируются сигналы R, G, В в 550-и строках кадра по 1000 отсчетов в строке. Частота кадров 25 Гц, каждый из двух полей. Информация передается тремя каналами, для каждого цветового сигнала свой канал, используются две несущие частоты. Приемная сторона принимает параллельно три радиосигнала тремя трактами, выделяет строчные и кадровые синхроимпульсы ССИ, КСИ, выполняет удвоение числа отсчетов в каждой строке и удвоение числа строк в кадре. Выдерживаем на приемной стороне 2000отсч×1100строк×25 Гц. Изображение воспроизводится электронно-оптической разверткой /строчной и кадровой/ и проецированием кадра на матовый экран. Недостатки прототипа: высокая энергоемкость системы /передача информации по трем каналам и прием ее тремя трактами/, необходимость прецизионной юстировки ФЭП, недостаточная яркость воспроизводимого изображения на матовом экране.

Цель изобретения - уменьшение энергоемкости системы, увеличение яркости воспроизводимого изображения и исключение строчной и кадровой разверток на приемной стороне. Техническими результатами являются снижение в три раза энергоемкости системы, изменение конструкции ФЭП и увеличение яркости воспроизводимого изображения. Технические результаты достигаются передачей информации по одному радиоканалу и приемом ее одним трактом, введением в ФЭП матрицы ПЗИ /прибора с зарядовой инжекцией/, выполненной по технологии Foveon ХЗ [2, с.552], и введением на приемной стороне плоскопанельного светодиодного экрана /СД-экрана/.

Сущность изобретения в том, что в систему телевидения на передающей стороне вводятся в ФЭП матрица ПЗИ, три кодера и передатчик выполняется одноканальным, на приемной стороне имеется один тракт приема радиосигнала и вводятся два приемных регистра, и в каждый канал цветового сигнала R, G, В вводятся декодер, накопитель кодов кадра и формирователь управляющих сигналов, а устройство отображения видеоинформации представляется плоскопанельным светодиодным экраном. Передающая сторона на фиг.1, структура цифрового штока на фиг.2, кодер на фиг.3, диаграммы работы кодера на фиг.4, формирователь кодов на фиг.5, приемная сторона на фиг.6, спектр амплитудно-модулированного сигнала на фиг.7, двухполярный амплитудный детектор на фиг,8, декодер на фиг.9, блок обработки кодов на фиг.10, накопитель кодов кадра на фиг.11, блок регистров на фиг.12, 13, (формирователь управляющих сигналов на фиг.14, блок выделения кодов ССИ /КСИ/ на фиг.15, СД-ячейка на фиг.16, элемент матрицы на фиг.17, расположение элементов матрицы в СД-экране на фиг.18, временные диаграммы работы системы на фиг.19. На передающей стороне применяется видеорежим 800×1000×25 Гц, где: 800 - число кодируемых отсчетов в строке, 1000 - число кодируемых строк в кадре, 25 Гц - частота кадров. Частота дискретизации при аналого-цифровом преобразовании сигналов R, G, В составляет:

fацп=25 Гц × 1000строк × 800отсч=20 МГц,

частота строк: 25 Гц × 1000стр=25 кГц. При формировании цифрового изображения всегда будут последовательные коды, равные по величине, и чем выше частота дискретизации /20 МГц/, тем равных кодов будет больше. При сжатии потока каждого цветового сигнала кодером принимается нижний коэффициент сжатия, равный 4. При сжатии потока кодов в четыре раза частота дискретизации на выходе каждого кодера будет равна После кодеров формируются два потока кодов: первый состоит из 13-разрядных суммарных кодов, который включает в себя один 9-разрядный код сигнала R и четыре разряда /с 1-го по 4-й/ сигнала G, второй поток состоит из 14-разрядных суммарных кодов, который включает в себя один 9-разрядный код сигнала В и пять разрядов /с 5-го по 9-й/ сигнала G.

Следующий за кодерами формирователь кодов из двух потоков формирует на своем выходе один поток кодов.

Тактовая частота при формировании общего одного потока кодов составляет:

fт=5 МГц × 14=70 МГц,

где: 5 МГц - частота дискретизации кодов в кодерах,

14 - число разрядов в суммарном коде потока.

Период следования кодов в потоке на выходе кодера период следования разрядов в коде 14,28 нс

Несущая частота передатчика принимается:

fн=70 МГц × 15=1050 МГц.

Верхняя боковая частота fв=1050+70 МГц=1120 МГц.

Нижняя боковая частота fнн=1050-70 МГц=980 МГц.

На приемной стороне число отсчетов в строке удваивается, и воспроизводится видеорежим: 1600×1000стр×25 Гц.

Разрешение кадра составляет 1600×1000=1,6×106 пикселов.

Передающая сторона включает /фиг.1/ фотоэлектрический преобразователь 1 /ФЭП/, являющийся датчиком трех основных цветов R, G, B и содержащий объектив 2, в фокальной плоскости которого расположена фоточувствительная сторона матрицы ПЗИ 3 - прибора с зарядовой инжекцией, выполненного по технологии фирмы Foveon ХЗ из трехслойного КМОП-датчика [2, с.552, 3, с.832-835], с оптическим разрешением 1600×1000 и обеспечивающая 24-битную глубину цвета, с первого по третий выводы матрицы ПЗИ 3 подключены соответственно к входам предварительных усилителей 4 /R/, 5 /G/, 6 /В/, передающая сторона включает первый 7, второй 8, третий 9 АЦП видеосигналов, первый 10 и второй 11 АЦП сигнала звука, последовательно соединенные задающий генератор 12 синусоидальных колебаний и синтезатор 13 частот, первый 14, второй 15, третий 16 кодеры, формирователь 17 кодов, первый 18 и второй 19 ключи, первый самоходный распределитель 20 импульсов /СРИ/, формирующий код строчных синхроимпульсов ССИ, второй СРИ 21, формирующий код кадрового синхроимпульса КСИ, и передатчик 22, включающий последовательно соединенные усилитель 23 несущей частоты, амплитудный модулятор 24 и выходной усилитель 25. Амплитудный модулятор 24 состоит из последовательно соединенных кольцевого модулятора и полосового фильтра [4, с.234], в кольцевом модуляторе подавляется несущая частота, полосовой фильтр отфильтровывает нижнюю боковую частоту. Верхняя модулированная боковая частота 1120 МГц с информацией кодов К, G, В блоком 24 выдается в выходной усилитель 25, при стабильности несущей частоты в 10-7 она занимает в эфире полосу ±112 Гц или всего 224 Гц. АЦП 7, 8, 9 выполнены идентично и принимаются без изменений из прототипа [1, c.9, фиг.3]. АЦП 10, 11 сигнала звука принимаются также из прототипа бее изменений [1, с.9, фиг.4]. АЦП 10, 11 преобразуют звуковые сигналы в 14-разрядные коды, которые поступают с дискретизацией 75 кГц с АЦП 10 на третий информационный вход блока 17, с АЦП 11 на четвертый информационный вход блока 17.

Кодеры 14, 15, 16 идентичны, каждый включает /фиг.3/ последовательно соединенные регистр 26, схему 27 сравнения /компаратор/, счетчик 28 импульсов и дешифратор 49, последовательно соединенные блок 30 элементов задержек, блок 31 ключей и буферный накопитель 32 кодов кадра. Информационными входами являются поразрядно объединенные первый-восьмой входы регистра 26, первые входы 1-8 схемы 27 сравнения и входы блока 30 элементов задержек. Выходами являются первый-девятый выходы буферного накопителя 32 кодов кадра, объем которого составляет не менее 200×103 кодов кадра девятиразрядных. Управляющим входом является управляющий вход /5 МГц/ блока 32. Формирователь 17 кодов включает /фиг.5/ четыре канала, первый и второй каналы идентичны. Первый канал включает последовательно соединенные первый блок 33 элементов И, первый 34 и второй 35 элементы ИЛИ, первый выходной ключ 36 и первый СРИ 37, второй канал включает второй блок 38 элементов И, третий 39 и четвертый 40 элементы ИЛИ, второй выходной ключ 41 и второй СРИ 42. Третий канал включает третий блок 43 элементов И, пятый 44 элемент ИЛИ и третий СРИ 45, четвертый канал включает четвертый блок 46 элементов И, шестой элемент ИЛИ 47 и четвертый СРИ 48. Формирователь 17 кодов включает первый 49, второй 50, третий 53 ключи и последовательно соединенные счетчик 51 импульсов и дешифратор 52. Информационными входами блока 17 являются: первым - первые с первого по 14 входы блока 33, содержащего 14 элементов И, вторым - первые с первого по 14-й входы блока 38 элементов И, содержащего 14 элементов И, третьим - первые входы 14-и элементов И блока 43, четвертым - первые входы 14-и элементов И блока 46, пятым - третий вход второго элемента ИЛИ 35, подключенный к выходу СРИ 20 через ключ 53, шестым - третий вход четвертого элемента ИЛИ 40, подключенный к выходу СРИ 21. Первым выходом блока 17 являются объединенные выходы выходных ключей 36, 41, вторым - является третий выход дешифратора 52, подключенный к входу СРИ 20, подавая на его вход сигнал Uп пуска. Управляющими входами блока 17 являются: первым - объединенные входы ключей 49, 50 и счетный вход счетчика 51 импульсов /5 МГц/, вторым - объединенные сигнальные входы /70 МГц/ выходных ключей 36, 41, третьим - управляющий вход /25 кГц/ счетчика 51 импульсов, четвертым - управляющий вход третьего ключа 53 /Uп 25 Гц/. Первый выход дешифратора 52 подключен к первому управляющему входу ключа 49, второй выход его подключен к второму управляющему входу ключа 49 и к первому входу ключа 50, третий выход дешифратора 52 подключен к второму управляющему входу ключа 50 и является вторым выходом блока 17. Вторые входы блоков 33, 38, 43 и 46 подключены соответственно к выходам ПРИ 37, 42, 45, 48.

Выход первого ключа 49 подключен к входам СРИ 37 и 42, выход второго ключа 50 подключен к входам /Uп/ СРИ 45 и 48. Вход третьего ключа 53 является пятым информационным входом блока 17, выход ключа подключен к третьему входу первого элемента ИЛИ 35.

Приемная сторона включает /фиг.6/ антенну, блок 54 управления /выбор каналов/ и тракт приема и обработки кодов видеосигналов, устройство отображения видеоинформации, канал формирования управляющих сигналов и два идентичных канала звукового сопровождения. Тракт приема и обработки кодов видеосигналов производит прием и обработку кодов видеосигналов R, G, В и включает последовательно соединенные блок 55 приема радиосигналов, усилитель 56 радиочастоты и двухполярный амплитудный детектор 57, канал сигнала R, канал сигнала G и канал сигнала В. Канал сигнала R включает последовательно соединенные первый формирователь 58 импульсов, первый приемный регистр 59, содержащий 14 разрядов, регистр 60 сигнала R, декодер 61, блок 62 обработки /удвоения/ кодов, накопитель 63 кодов кадра и формирователь 64 управляющих сигналов. Канал сигнала G включает последовательно соединенные регистр 65 сигнала G, декодер 66, блок 67 обработки /удвоения/ кодов, накопитель 68 кодов кадра и формирователь 69 управляющих сигналов. Канал сигнала В включает последовательно соединенные второй формирователь 70 импульсов, второй приемный регистр 71, содержащий 14 разрядов, регистр 72 сигнала В, декодер 73, блок 74 обработки /удвоения/ кодов, накопитель 75 кодов кадра и формирователь 76 управляющих сигналов. Выходы формирователей 64, 69, 76 управляющих сигналов подключены к соответствующим входам плоскопанельного светодиодного экрана 77 /СД-экрана/. Порядок работы приемной стороны определяет канал формирования управляющих сигналов, включающий последовательно соединенные блок 78 выделения строчных синхроимпульсов /ССИ/, синтезатор 79 частот, ключ 80, счетчик 81 импульсов, дешифратор 82 и блок 83 выделения кадровых синхроимпульсов /КСИ/. Каналы звукового сопровождения 84, 85 идентичны, применяются без изменений, как в прототипе, каждый из них содержит преобразователь кодов звука в аналоговые сигналы /ЦАП/, усилитель мощности и громкоговоритель. Декодеры идентичны, и каждый декодер 31, 66, 73 включает /фиг.9/ последовательно соединенные первый девятиразрядный регистр 86, накопитель 87 кодов кадра емкостью на 200000 9-разрядных кодов /200отсч×1000строк/,второй девятиразрядный регистр 88, первый блок 89 ключей из восьми ключей и третий восьмиразрядный регистр 90, последовательно соединенные второй блок 91 ключей /из восьми ключей/, восьмиразрядный вычитающий счетчик 92 и дешифратор 93, первый 94, второй 95, третий 96 и четвертый 97 ключи. Информационным входом декодера являются первый-девятый входы первого регистра 86, выходом - первый-восьмой выходы третьего регистра 90. Управляющими входами являются: первым - объединенные управляющий вход регистра 86 и сигнальный вход /5 МГц/ третьего ключа 96, вторым - объединенные сигнальные входы /20 МГц/ ключей 94, 95, 97. Выход девятого разряда второго регистра 88 подключен параллельно к первому управляющему входу второго ключа 95, к вторым управляющим входам третьего 96 и четвертого 97 ключей и первого ключа 93, к второму управляющему входу первого блока ключей и к первому управляющему входу второго блока ключей. Выход первого ключа 94 подключен к первому управляющему входу третьего регистра 90, второй управляющий вход которого подключен к выходу второго ключа 95, к которому подключен и счетный вход вычитающего счетчика 92 импульсов, выход дешифратора 93 подключен параллельно к первому управляющему входу первого блока 89 ключей, к второму управляющему входу второго блока 91 ключей, к первым управляющим входам ключей 94, 96, 97 и к второму управляющему входу второго ключа 95. Выход третьего ключа 96 подключен к управляющему входу накопителя 87 кодов кадра, выход четвертого ключа 97 подключен к управляющему входу второго регистра 88. Блоки 62, 37, 74 обработки кодов идентичны, каждый включает /фиг.10/ триггер 98, вход которого является управляющим входом блока, первый 99 и второй 100 блоки ключей /каждый из 8 ключей/, первый 101, второй 102, третий 103, четвертый 104 регистры, сумматор 105, пятый 106 и шестой 107 регистры, выполняющие хранение кодов 50 нс, и 16 диодов. Информационным входом блока обработки кодов являются поразрядно объединенные 1-8 входы блоков 99, 100 ключей. Выходом являются поразрядно объединенные выходы 0-7 сумматора 105 и выходы /1-8/ регистров 106, 107. Входы регистров 101 и 102 поразрядно объединены и подключены к 1-8 выходам первого блока 99 ключей, выходы этих регистров 102 и 101 через диоды поразрядно объединены и подключены к первой группе входов сумматора 105. Входы регистров 103 и 104 поразрядно объединены и подключены к 1-8 выходам второго блока 100 ключей, выходы ключей 104 и 103 через диоды поразрядно объединены и подключены к второй группе входов сумматора 105. Выход 1 триггера параллельно подключен к управляющим входам второго 102, третьего 103 и пятого 106 регистров и к управляющему входу блока 99 ключей. Второй выход триггера 98 подключен параллельно к управляющим входам первого 101, четвертого 104 и шестого 107 регистров и к управляющему входу второго блока 100 ключей. Накопители 63, 68, 75 кодов кадра идентичны, каждый включает /фиг.11/ блоки 108 регистров по числу строк в кадре 1081-1000.

Информационным входом накопителя кодов кадра являются поразрядно объединенные 1-8 входы всех блоков 108 регистров. Выходами являются выходы всех блоков регистров 108, всего выходов 12,8×106 /1600×8×1000/. Управляющими входами являются: первым - первый управляющий вход Uк /25 Гц/ первого блока 1081 регистров, вторым - объединенные вторые управляющие входы блоков 108 регистров /25 кГц/, третьим - объединенные третьи управляющие входы Uд /40 МГц/ блоков 108 регистров. Управляющий выход каждого предыдущего блока регистров является первым управляющим входом для каждого последующего блока 108 регистров. Управляющий выход последнего /1000-го/ блока 108 регистров подключен параллельно к четвертым управляющим входам всех блоков 108 регистров. Блоки 108 регистров идентичны, каждый включает /фиг.12, 13/ первый 109 и второй 110 ключи, распределитель 111 импульсов и восемь регистров 1121-8, каждый из которых включает по 1600 разрядов /по числу отсчетов в строке/. Информационными входами блока регистров являются поразрядно объединенные с первого по восьмой третьи входы разрядов восьми регистров 112. Выходами являются параллельные выходы всех разрядов /1600/ восьми регистров, всего выходов с блока 108 12800 /1600×8/. Выходы 1000 блоков регистров являются выходами каждого блока накопителя кодов 63, 68, 75 - 12,8×106. Управляющими входами блока 108 регистров являются: первым - первый управляющий вход /25 Гц/ первого ключа 109, вторым - сигнальный вход Uвыд /25 кГц/ второго ключа 110, третьим - сигнальный вход Uд /40 МГц/ первого ключа 109, четвертым - первый управляющий вход второго ключа 110. Последний выход /1600/ блока 111 является управляющим выходом каждого блока 108, подключен к первому управляющему входу первого ключа 109 в следующем блоке 108 регистров. Выход первого ключа 109 подключен к входу распределителя 111 импульсов, выходы которого последовательно, начиная с первого, подключены к первым /тактовым/ входам разрядов параллельно восьми регистров 112. Выход второго ключа подключен параллельно к вторым входам разрядов восьми регистров 112 и к второму управляющему входу своего 110 ключа, прошедший один импульс Uвыд закрывает ключ 110. Выходы накопителей 63, 66, 75 кодов кадра подключены /фиг.6/ к информационным входам своих формирователей 64, 69, 76 управляющих сигналов, назначение которых выполнять преобразование "код - число импульсов излучений" для каждого поступающего кода, формируя скважность излучений светодиодов за период кадра. Каждый из блоков 64, 68, 76 включает преобразователи "код - число импульсов излучений" по числу отсчетов в строке /1600/ и числу отрок /1000/ в кадре, т.е. 1,6×106. Блоки 64, 69, 76 идентичны, каждый включает /фиг.14/ блок 113 формирователей импульсов, содержащий идентичные схемы формирования импульсов по числу преобразователей 1,6×106, вход блока 113 является управляющим входом /25 Гц/ блока 64 /69, 76/ и включает преобразователи "код - число импульсов излучений", которых по числу разрешения кадра 1,6×106. Каждый преобразователь включает последовательно соединенные дешифратор 114, информационные входы которого 1-8 являются информационными входами преобразователя, блок 115 ключей из 255 ключей и выходной ключ 116, включает самоходный распределитель 117 импульсов /СРИ/, вход /Uп/ которого подключен к соответствующему выходу в блоке 113, а 255 выходов 255 разрядов которого подключены к сигнальным входам соответствующих ключей в блоке 115, и включает источник питания 118, 255 выходов дешифратора 114 подключены к первым управляющим входам /Uот/ 255 ключей блока 115, выходы которых объединены, объединенный выход подключен к управляющему входу /Uот/ выходного ключа 116, сигнальный вход которого подключен к выходу источника 118 питания. Информационными входами блока 64 являются информационные входы всех дешифраторов 114, выходами являются выходы выходных ключей 116. Исходное состояние выходных ключей 116 и ключей в блоках 115 закрытое.

На управляющий вход /25 Гц/ блока 113 поступает сигнал Uк /25 Гц/, который параллельно поступает на входы схем формирователей импульсов, формирующих импульсы Uп соответствующей амплитуды и длительности для СРИ 117. С приходом кода на входы дешифратора 114 сигналы с его соответствующих выходов открывают соответствующие ключи в блоке 115, через которые проходят сигналы с выходов соответствующих разрядов СРИ 117 и поступают на управляющий вход Uот выходного ключа 116, который в открытом состоянии запитывает свой светодиод в СД-экране. Световые импульсы светодиодов одной длительности. Выходной ключ 116 открывается каждый раз на длительность 156 мкс , 40 мс длительность кадра, 255 - разрешение 8-разрядного кода, т.е. число выходов с блока 117. Светодиод за период кадра через равные интервалы времени выдает число импульсных излучений пропорционально величине кода цветового сигнала. Чем больше код, тем больше импульсных излучений за период кадра. Пример распределения импульсов излучений за кадр соответственно величинам кодов в таблице I.

Таблица 1
Код на входе блока 114 Распределение импульсов излучений в периоде кадра Число излучений
00000000 00… 000 0
00000001 00… 128 00 1
00000010 00… 88 176 00 2
00000011 00… 64 128 192 00 3
. . .
. . .
. . .
11111110 1,2,3,4… 254 00 254
11111111 1,2,3,4… 254 255 255
0 - отсутствие излучения,
1,2,3 - 255 - номера следования импульсов излучений в периоде кадра.

Следование импульсов излучений в периоде кадра через равные интервалы времени способствует естественному восприятию изображения зрением человека по достоверности цветопередачи и по яркости. Инерционность светодиодов должна быть до 1 мкс. С окончанием периода кадра в блоках 63, 68, 75 сосредотачиваются все коды кадра сигналов R, G, В, которые с приходом сигнала с последнего блока 1081000 регистров /фиг.11/ выдаются в формирователи 64, 69, 76 управляющих сигналов, в которых вое коды параллельно преобразуются в число импульсов излучений светодиодами СД-экрана. Современные технологии в электронике позволяют выполнить каждый из блоков 63, 68, 75 и 64, 69, 76 одной микросхемой. Плоскопанельный СД-экран 77 представляет совокупность излучающих элементов в матрице по числу разрешения кадра 1,6×106, которые выполняются в стекле /или другом соответствующем материале/ СД-экрана 77, СД-экран включает экранное стекло и матрицу из излучающих элементов по числу разрешения кадра. Каждый излучающий элемент включает три светодиодных ячейки /СД-ячейки/, каждая ив которых излучает один из основных цветов R, G, В. СД-ячейка содержит /фиг.16/ светодиод 122 белого свечения и соответствующий цветной светофильтр 123. Три СД-ячейки составляют излучающий элемент матрицы /фиг.17/, расположение элементов матрицы и СД-ячеек в экране на фиг.18. Уровень яркости излучения СД-ячейки воспринимается зрением пропорционально числу импульсов излучений светодиода за период кадра, которых может быть от одного /156 мкс/ до 255 /40 мс/. Суммарное излучение трех основных цветов тремя СД-ячейками формирует и яркость, и цветовой тон одного пиксела на экране. В качестве светодиодов /по мере готовности технологии их изготовления/ могут применяться светодиоды с полимерными органическими молекулами - светодиоды технологии СДТ /или РLЕД/ [5, c.43], или сверхъяркие светодиоды фирм "Nichia", "Ledtronics" [6, с.47]. Светодиоды как технологии CДТ, так и сверхъяркие исполняются в экранном материале методом микроэлектронной технологии. Размеры сверхъярких светодиодов принимаются диаметром в 0,5 мм /фиг.16/, размер одного излучающего элемента в этом случае будет 1×1 мм /фиг.17/, а размер СД-экрана 77 составит:

по горизонтали 1600×1 мм=1600 мм,

по вертикали 1000×1 мм=1000 мм,

по диагонали 188 см или 74".

Блок 78 выделения строчных синхроимпульсов ССИ и блок 83 выделения кадровых синхроимпульсов /КСИ/ идентичны, каждый включает /фиг.15/ счетчик 119 импульсов, дешифратор 120, элемент НЕ 121 и два диода. Счетчик 119 4-разрядный. Информационным входом блока 78 /83/ является - ее счетный вход 1 счетчика 119 импульсов, управляющим входом является управляющий вход 2 счетчика 119, который через диод подключается к выходу второго формирователя 70 импульсов /фиг.6/. В блоке 83 выделения КСИ информационный вход блока подключается к выходу формирователя 70 импульсов, а управляющий вход также через диод подключается к выходу формирователя 58 импульсов. Выходом блока 78, 83 является выход дешифратора 120, который через диод подключен и к выходу элемента НЕ 121, и вместе они подключены к управляющему входу счетчика 119 импульсов после диода. Код ССИ представляется 14-разрядным кодом из одних единиц. Код КСИ является также 14-разрядным кодом из 14 единиц. Код ССИ поступает на счетный вход блока 78, код КСИ поступает на счетный вход блока 83 с формирователя 70 импульсов, а управляющий вход блока 83 подключен к выходу блока 58.

Работа блоков 78 /83/, фиг.15.

С поступлением кода ССИ на счетный вход счетчика 119 он ведет счет 14 импульсов подряд /код 1110/. В результате на выходах первого-третьего разрядов счетчика 119 появляются сигналы, которые дешифрируются дешифратором 120, и на выходе блока 78 появляется строчный синхроимпульс ССИ. При поступлении кода ССИ на счетный вход счетчика 119 с выхода блока 70 /фиг.6/ импульсов кода нет /фиг.2/. Начиная с второго кода строки с блока 70 пойдут коды на управляющий вход 2 счетчика 119, и с приходом каждой единицы кода счетчик 119 будет обнуляться и не сможет достигнуть счета 14 /1110/. Параллельно и на счетный вход счетчика 119 также идут с блока 58 коды, в которых всегда есть и единицы, и нули, а по каждому нулю элемент НЕ 121 выдает сигнал, который тоже обнуляет счетчик 119 импульсов. В добавление при выходе ССИ с выхода дешифратора 120 он через диод поступает и на управляющий вход счетчика 119 и обнуляет его. Таким образом, схема блока 78 /83/ исключает появление на выходе ложного сигнала ССИ /КСИ/. В блоке 83 при поступлении с формирователя 70 импульсов кода КСИ на счетный вход счетчика 119 на выходах 1-3 разрядов счетчика 119 появляются сигналы, которые дешифрируются блоком 120, и на выходе блока 83 появляется кадровый синхроимпульс КСИ. При поступлении кода КСИ на счетный вход блока 83 на его управляющий вход с выхода блока 58 импульсы не идут. Далее работа блока 83 аналогична работе блока 78. Фотоэлектрический преобразователь 1 матрицей ПЗИ 3 формирует три аналоговых видеосигнала основных цветов. Объектив 2 создает изображение в фокальной плоскости, в которой расположена фоточувствительная сторона матрицы ПЗИ 3. Оптическое разрешение матрицы не менее 800×1000строк. Матрица ПЗИ выполнена трехслойной по технологии ХЗ [3, c.832]. Ha каждый из трех слоев матрицы ПЗИ с ключа 18 поступают импульсы 25 кГц частоты строк для считывания сигналов пикселов по вертикали, на второй вход матрицы ПЗИ с ключа 19 поступают импульсы 20 МГц для считывания сигналов R, G, В пикселов по горизонтали [3, с.832]. Аналоговые сигналы с матрицы ПЗИ 3 поступают на входы предварительных усилителей 4, 5, 6, с выходов которых поступают на входы AЦП соответственно 7, 8, 9, с выходов которых 8-разрядные коды цветовых сигналов с дискретизацией 20 МГц поступают на входы своих кодеров 14, 15, 16. Синхронизация считывания сигналов с матрицы ПЗИ выполняется сигналом частоты кадров 25 Гц открытием ключей 18, 19 на длительность кадра 40 мс. Синтезатор 13 частот выдает с первого выхода импульсы 20 МГц дискретизации кодов в АЦП 7-9 и на сигнальный вход ключа 19, со второго выхода импульсы 5 МГц сигналы Uвыд с кодеров 14-15, с третьего выхода импульсы 75 кГц дискретизации кодов звука, с четвертого - тактовые импульсы 70 МГц для формирователя 17 кодов, с пятого - импульсы 25 кГц частоты строк на сигнальный вход ключа 18, на третий вход блока 17 и на третьи входы АЦП 10, 11, с шестого выхода импульсы 25 Гц частоты кадров на управляющие входы ключей 18, 19, с седьмого выхода синусоидальные колебания несущей частоты 1050 МГц в передатчик 22 со стабильностью 10-7. АЦП 7, 8, 9 преобразуют аналоговые сигналы в 8-разрядные коды, поступающие в параллельном виде в кодеры 14, 15, 16.

Работа кодеров, фиг.3.

8-разрядные коды в параллельном виде поступают на 1-8 входы регистра 26, на первые входы схемы сравнения 27 и на входы блока 30 элементов задержек. Исходное состояние ключей в блоке 31 открытое. Код в блоке 30 задерживается на время срабатывания схемы сравнения /18 нс/ и поступает через открытые ключи блока 31 на 1-8 входы буферного накопителя 32 кодов кадра емкостью 200×103 9-разрядных кодов. Схема сравнения 27 выполняет сравнение по величине каждого предыдущего и последующего кодов с целью выявления их равенства или неравенства. При следовании неравных кодов они проходят через блок 30, открытые ключи блока 31 и поступают на первый - восьмой входы буферного накопителя 32 кодов. Выдача кодов из блока 32 выполняется сигналом Uвыд 5 МГц с выхода 2 блока 13. Поступление кодов в блок 32 при следовании неравных кодов идет с частотой 20 МГц. В общем потоке кодов имеется большое число и равных по величине кодов. Кодер выполняет сжатие потока кодов с плавающим коэффициентом от 1 до 255. Наименьший общий коэффициент сжатия принимается равным 4, поэтому частота выдачи кодов с блока 32 и принимается в 5 МГц . При коэффициенте сжатия выше 4 эта частота 5 МГц выдачи будет тем более удовлетворять. Схема 27 сравнения выполняет сравнение кодов по величине и представляется двумя микросхемами 530CП1 с временем срабатывания 18 нс [9, c.279]. При неравенстве А>В появляется сигнал на выходе 2 блока 27 /в микросхеме выход 5 [9 c.272 рис.2.190]/, при равенстве кодов А=В сигнал с выхода 1 /в микросхеме выход 7/. При равенстве кодов сигнал с выхода 1 блока 27, закрывает ключи в блоке 31, поступает счетным импульсом в счетчик 28 импульсов и как сигнал Uвыд на первый управляющий вход регистра 26. Счетчик 28 производит счет импульсов с выхода 1 блока 27, пока идут коды, равные по величине. Счетчик 28 восьмиразрядный, максимальный код в нем 11111111 /255/, отсюда и максимальный коэффициент сжатия 255. Счетчик из микросхем К531ИЕ160 с временем срабатывания 8 нс [9, c.428]. При появлении неравных кодов со схемы 27 следует сигнал с выхода 2 или 3 /А<В/, которые объединены, сигнал с них используется для выдачи кода числа равных кодов из счетчика 28 через диоды в 1-8 входы блока 32 и для заполнения в блоке 32 девятого разряда, с которого сигнал используется для опознания по нему кода числа равных кодов при декодировании. Этот же сигнал открывает ключи в блоке 31 /вход 1/ и обнуляет регистр 26 вход 2. Выданный перед этим с блока 32 код является первым кодом последовательности, по диаграмме I фиг.4 они помечены крестиками. Коды, равные по величине и подсчитанные счетчиком 28, исключаются из потока, диаграмма III фиг.4, за счет их и идет сжатие. Емкость буферного накопителя 32 кодов соответствует числу 9-разрядных кодов в кадре /200×103/ для обеспечения темпа следования с частотой 5 МГц. При следовании подряд кодов, равных по величине, более 255 в работу вступает дешифратор 29. При коде 11111111 дешифратор 29 выдает сигнал, который одновременно открывает ключи в блоке 31 /вход 1/, обнуляет регистр 26, сигналом Uвыд выдает код из счетчика 28 /вход 1/ и обнуляет счетчик /вход 2/, а в девятый разряд блока 32 поступает сигнал опознания кода числа равных кодов. Пропускная способность кодера определяется временем срабатывания схемы сравнения 27, которая обеспечивает до 40 Мбайт/с, и удовлетворяет требуемой 20 Мбайт/с. С выходов кодеров 14, 15, 16 коды в параллельном виде поступают на первый и второй информационные входы формирователя 17 кодов, который /фиг.5/ первым кодом в строке выдает код ССИ, из сжатого потока кодов формирует и выдает со второго по 197-й коды сигналов R, G, В и затем три кода сигнала звука /198, 199, 200-й отсчеты строки/, фиг.2. Код КСИ является первым кодом строки только в первой строке каждого кадра, при этом коде сигнала ССИ нет. Код ССИ является в каждой строке первым, начиная со второй строки, при этом нет кода КСИ /фиг.2/. Единицы кода R и 1-4 разряды кода G представляются на выходке блока 17 положительными полусинусоидами моночастоты 70 МГц, единицы в кодах В и 5-9 разрядах кода G единицы представляются отрицательными полусинусоидами той же частоты 70 МГц.

Работа формирователя 17 кодов, фиг.5.

Временные диаграммы работы блока 17 на фиг.19. Блок 17 преобразует параллельные коды в последовательные и заменяет в них представление единиц с импульсов на положительные и отрицательные полусинусоиды. На первый информационный вход в блок 33 поступают 1-9 разряды кода R и 1-4 разряды кода G, на второй информационный вход в блок 38 поступают 5-9 разряды кода G и 1-9 разряды кода В, на третий информационный вход в блок 43 поступают 1-14 разряды сигнала звука с АЦП 10 3в1, на четвертый - в блок 46 поступают 1-14 разряды второго сигнала звука с АЦП 11 3в2. На вторые входы элементов И блоков 33, 38 поступают последовательно 14 импульсов с выходов СРИ 37, 42, сигнал пуска Uп на которые поступает с первого ключа 49. С выходов блоков 33 и 38 импульсы кодов последовательно через элементы ИЛИ 34, 35 и 39, 40 поступают на управляющие входы выходных ключей 36, 41 и открывают их на время своей длительности 14,3 нс . Выходной ключ 36 в открытом состоянии пропускает одну положительную полусинусоиду на выход, выходной ключ 41 в открытом состоянии пропускает на выход одну отрицательную полусинусоиду. Выходы ключей объединены и являются первым выходом блока 17, выходной сигнал с которого представляется полными или неполными синусоидами моночастоты 70 МГц со стабильностью 10-7. Очередность следования кодов в строке определяется счетчиком 51 импульсов и дешифратором 52. Счетчик 51 8-разрядный, ведет счет импульсов строки 5 МГц с 1-го по 200-й. При коде 00000001 импульс с первого выхода дешифратора 52 открывает ключ 49. При этом открытый ключ 49 пропускает импульсы 5 МГц, идет формирование кодов строки со второго отсчета по 197-й. С приходом на вход счетчика 51 197-го импульса сигнал со второго выхода дешифратора 52 закроет ключ 49 и открывает ключ 50, при этом формируются три кода 3в1 и три кода 3в2. Импульсы кода 3в1 с элемента ИЛИ 44 поступают на второй вход элемента ИЛИ 35 и открывают на время своей длительности ключ 36, импульсы кода 3в2 с элемента ИЛИ 47 поступают на второй вход элемента ИЛИ 40 и открывают на время своей длительности /14 нс/ выходной ключ 41. С приходом в счетчик 51 200-го импульса строки с третьего выхода дешифратора 52 импульс закрывает ключ 50 и как сигнал пуска Uп запускает СРИ 20, выдающий последовательный код из 14 единиц код ССИ на третий вход элемента ИЛИ 35, код ССИ проходит через открытый ключ 53, который закрывается импульсом 25 Гц кадра только на время 200 нс, когда идет код КСИ с СРИ 21 на третий вход элемента ИЛИ 40. По окончании периода кадра очередной кадровый импульс КСИ закрывает ключ 53 на длительность 200 нс /14,28 нс×14 разр/ и передним фронтом запускает СРИ 21, который выдает 14-и разрядный код КСИ. Сигналы КСИ представляются на выходе блока 17 14-ю отрицательными полусинусоидами, сигналы ССИ представляются 14-ю положительными полусинусоидами. Когда идет код ССИ, нет кода КСИ, и наоборот, при коде КСИ нет кода ССИ. Радиосигналы на приемной стороне принимаются блоком 55 /фиг.6/, являющимся селектором каналов с электронной настройкой. Блок 55 включает входную цепь, усилитель радиочастоты и смеситель. Радиочастотный сигнал через петлю связи поступает на смеситель, на второй вход которого с синтезатора 79 частот /вход 3/ подается частота, равная несущей частоте передатчика 22, необходимая для детектирования однополосного сигнала [7, с.146]. Сигнал со смесителя, являющийся выходным сигналом блока 55, поступает на вход усилителя 56 радиочастоты, где усиливается до необходимой величины и поступает на вход двухполярного амплитудного детектора 57, выполненного по схеме на фиг.8. Диод Д1 выделяет положительную огибающую модулирующего сигнала /фиг.19, диагр.9/. Диод Д2 из модулирующей выделяет огибающие положительных полусинусоид - символы единиц сигнала R и 1-4 разряды сигнала G. Диод Д3 из модулирующей выделяет огибающие отрицательных полусинусоид - символы единиц сигнала В и 5-9 разрядов сигнала G. С первого выхода блока 57 продетектированные положительные полусинусоиды частоты 70 МГц поступают на вход первого формирователя 58 импульсов, со второго выхода блока 57 продетектированные отрицательные полусинусоиды 70 МГц поступают на вход второго формирователя 70 импульсов. Формирователи 58, 70 импульсов выполнены по схеме несимметричного триггера с эмиттерной связью [8, с.209], формирующей прямоугольные импульсы из гармонически изменяющихся сигналов. Импульсы имеют одну полярность и длительность, равную длительности импульсов на передающей стороне. Единицы в кодах представляются импульсом, нули - их отсутствием. При включении питания ключ 80 в закрытом состоянии. Порядок работы приемной стороны определяется сигналами с канала формирования управляющих сигналов, задающая роль принадлежит блоку 78 выделения ССИ. При каждом приходе на вход блока 78 кода из 14 единиц /при отсутствии импульсов с блока 70/ на выходе блока 78 появляется строчный синхроимпульс ССИ, поступающий на первые вход синтезатора 79 частот и открывающий ключ 80. По ССИ выполняется точная подстрока /синхронизация/ частоты в блоке 79, собственная частота которого имеет стабильность 10-6. Вторые входы блока 79 подключены к второй группе выходов блока 54 /выбора каналов/, сигнал с которого определяет частоту, выдаваемую с блока 79 на третий вход блока 65. Синтезатор 79 частот выдает: с первого выхода импульсы 5 МГц, со второго выхода импульсы 75 кГц дискретизации сигналов звука, с третьего - колебания несущей частоты, с четвертого - импульсы двойной частоты дискретизации кодов 40 МГц, с пятого - импульсы дискретизации кодов 20 МГц, с шестого - импульсы тактовой частоты 70 МГц на первые управляющие входы приемных регистров 59 и 71. С формирователя 58 импульсов коды поступают на информационный вход первого приемного регистра 59, с второго формирователя 70 импульсов импульсы кодов поступают на информационный вход второго приемного регистра 71. Приемный регистр 59 14-разрядный и принимает в 1-9 разряды 9-разрядный код сигнала R, в 10-13 разряды принимает с первого по четвертый разряды сигнала G. Приемный регистр 71 тоже 14-разрядный и принимает в 1-9 разряды 9-и разрядные коды сигнала В, в 10-14 разряды принимает с пятого по девятый разряды сигнала G. С приемных регистров 59, 71 сигналы Uвыд 5 МГц выдают коды сигналов R, G, В в регистры соответственно 60 сигнала R, 65 сигнала G и 72 сигнала В. С выходов этих регистров сигналы кодов R, G, В выдаются c частотой 5 МГц в cвои декодеры соответственно 61, 66, 73.

Работа декодеров, фиг.9.

Коды в параллельном виде поступают в первый регистр 86, с которого выдаются с частотой 5 МГц в накопитель 87 кодов кадра, который емкостью 200×103 9-разрядных кодов. Из накопителя 87 коды выдаются сигналами Uвыд 5 МГц с ключа 96. При закрытом состоянии ключа 96 накопитель 87 накапливает коды. Исходное состояние ключей в блоке 91 закрытое, в блоке 89 открытое, ключей 94, 96, 97 открытое, ключа 95 закрытое. В 1-6 разряды второго регистра 88 поступают 1-8 информационные разряды кодов, а при наличии в девятом разряде сигнала опознания кода числа равных кодов он поступает в 9-й разряд регистра 88. С регистра 88 код выдается сигналом с ключа 97 уже с частотой 20 МГц. Пока в регистр 88 поступают коды без сигнала опознания в 9-м разряде, они поступают через открытые ключи в блоке 89 в третий регистр 90, а с него выдаются сигналом Uвыд1 с ключа 94 на вход декодера. Сигнал Uвыд1 при выдаче кода и обнуляет разряды регистра 90. При поступлении в регистр 88 кода с сигналом опознания в девятом разряде сигнал с девятого разряда регистра 88 закрывает ключи в блоке 89 /вход 2/, закрывает ключи 94, 96, 97, открывает ключ 96 и ключи в блоке 91. Выдача кодов с регистра 88 прерывается, а накопитель 87 кодов производит накопление кодов кадра, так как в него продолжают поступать коды. Код числа равных кодов через открытые ключи блока 91 поступает в вычитающий счетчик 92 импульсов, на счетный вход которого с ключа 95 поступают импульсы 20 мГц. Импульс с ключа 95 поступает и как сигнал Uвыд2 на второй управляющий вход регистра 90 и выдает содержащийся в нем код, но при этом не обнуляет его. Поэтому пока идет работа счетчика 92 на вычитание, из регистра 90 выдается один и тот же код, эти коды были изъяты при сжатии потока в кодере на передающей стороне. С выхода регистра 90 идет восстановленный на 100% поток кодов. С регистра 90 идут только 8-разрядные коды с дискретизацией 20 МГц в блок 62. По окончании вычитания в счетчике 92 в дешифратор 93 поступает код из нулей. С выхода дешифратора 93 сигнал одновременно закрывает ключи в блоке 91, закрывает ключ 95, открывает ключи в блоке 89 /вход I/ и ключи 94, 96, 97. С накопителя 87 опять выдаются коды в регистр 88, с него через ключи блока 89 - в регистр 90, процессы повторяются. Пропускная способность декодера определяется временем срабатывания 10,5 нс счетчика 92, который из микросхем 100ИЕ137 [9, с.428], плюс время срабатывания дешифратора 93 6 нс /микросхема 100ИД161 [9, с.433]. Скорость восстановления потока кодов до 50 Мбайт/с. Восстановленный поток кодов с частотой 20 МГц и числом отсчетов в строке 800 штук /200×4 коэф. сжатия/ поступает на вход блока 62 обработки /удвоения/ кодов /800×2/. Удвоение отсчетов выполняется получением промежуточных /средних/ кодов между каждым прошедшим и следующим за ним кодом. Блоки выполняют сложение кодов и деление кода суммы на два, причем деление выполняется без временных затрат: отбрасыванием младшего разряда в коде суммы, как при делении десятичного числа на десять. Отбрасывание младшего разряда в коде суммы выполняется путем подключения выходов сумматора 105 /фиг.10/ и выходов регистров 106 и 107.

Выход сумматора 0 1 2 3 4 5 6 7 8
выходы регистров 1 2 3 4 5 6 7 8

Разряд 0 означает перенос в старший разряд при сумме кодов в сумматоре 105. Удвоение отсчетов в строке сокращает период следования кодов в два раза, который равен 25 нс , т.е. 40 МГц. Процесс сложения в сумматоре 105 занимает 25 нс, сумматор может быть выполнен из микросхем К555ИМ6 [9, с.258]. После включения питания в регистрах 101-104 /фиг.10/ нули. С приходом первого импульса 20 МГц в триггер 98 с его первого выхода сигнал Uвыд1 одновременно: выдает "код 0" с регистра 102 на первые входы сумматора 105, из регистра 103 выдает "код 0" в регистр 107 и через диоды на вторые входы сумматора, сигналы выдачи и обнуляют регистры 101-104, открывает ключи в блоке 99 на время прохода следующего кода через ключи, регистры 101 и 102 заполняются кодом "код 1. В сумматоре идет сложение "код 0+код 0". По окончании сложения код суммы из сумматора идет на выход и при этом делится на 2. Код №1 . Регистры 106 и 107 выполняют хранение кодов на 50 нс, причем первая часть хранения 25 нс приходится на время сложения кодов в сумматоре 105. С приходом второго импульса 20 МГц в триггер 98 он же обнуляет сумматор, а сигнал со второго выхода триггера Uвыд2 одновременно: выдает из регистра 107 на выход код №2 "код 0", с регистра 101 "код 1" в регистр 106 и через диоды в сумматор 105, с регистра 104 "код 0" в сумматор, открывает ключи в блоке 100, и регистры 103, 104 заполняются кодом "код 2". В сумматоре идет сложение "код 0 + код 1", по окончании сложения код суммы идет на выход с делением его на 2: код №3 . С приходом третьего импульса на вход триггера он обнуляет сумматор, а сигнал с его первого выхода Uвыд3 одновременно: выдает с регистра 106 код №4 "код 1" на выход блока 62, из регистра 102 "код 1" в сумматор, из регистра 103 "код 2" в регистр 107 и через диоды в сумматор 105, открывает ключи в блоке 99, и регистры 101, 102 заполняются кодом "код 3". В сумматоре идет сложение "код 1 + код 2", код суммы идет с делением на выход: код №5 . С приходом четвертого импульса в триггер 98 он обнуляет сумматор, а сигнал Uвыд4 со второго выхода триггера одновременно: выдает код №6 "код 2" из регистра 107 на выход, с регистра 101 выдает "код 3" в регистр 106 и через диоды в сумматор, с регистра 104 "код 2" в сумматор, открывает ключи в блоке 100, и регистры 103, 104 заполняются кодом "код 4". В сумматоре идет сложение с делением на 2, код №7 .

С приходом пятого импульса в триггер 98 он обнуляет сумматор 105, а сигнал с первого выхода триггера Uвыд5 одновременно: выдает с регистра 106 код №8 "код 3", выдает с регистра 102 "код 3" в сумматор, с регистра 103 "код 4" в регистр 107 и через диоды в сумматор, открывает ключи в блоке 99, и регистры 101, 102 заполняются кодом "код 5". В сумматоре идет сложение "код 3+код 4", и код суммы идет с делением на выход: код № 9 . С приходом шестого и следующих импульсов в триггер 98 процессы повторяются. Выходы 0-7 сумматора 105 и выходы 1-8 регистров 106, 107 поразрядно объединены и являются выходами блока 62 /67, 74/. Коды с частотой 40 МГц в параллельном виде поступают на информационные входы накопителей 63, 68, 75 кодов кадра.

Работа блоков 63, 68, 75, фиг.11, 12.

Сигналы кодов в блоке 63 поступают на третьи входы разрядов 8 регистров 1121-8. Заполнение регистров строки начинается с открытием сигналом кадра Uк 25 Гц первого ключа 109 в первом блоке 1081 регистров /фиг.11/. Ключ 109 пропускает импульсы Uд 40 МГц на вход распределителя 111 импульсов, тактовые импульсы с которого последовательно поступают на первые /тактовые/ входы разрядов параллельно восьми регистров 112. По заполнению регистров 112 с последнего выхода /1600-го/ блока 111 сигнал Uз закрывает ключ 109 и в качестве управляющего выходного сигнала открывает ключ 109 в следующем блоке 1082 регистров, регистры 112 которого заполняются кодами второй строки. За период кадра 40 мс последовательно заполняются кодами регистры 112 всех блоков 1081-1000 регистров. С блока 1081000 выходной управляющий сигнал поступает параллельно на четвертые управляющие входы всех блоков 108 /фиг.11/ и открывает в них вторые ключи 110 /фиг.12/, которые пропускают по одному сигналу Uвыд, который синхронно выдает из всех блоков 108 регистров коды кадра в формирователь 64 /69, 76/ управляющих сигналов /фиг.6/. Каждый накопитель кодов кадра 63, 68, 75 имеет 12,8×106 выходов /1600×8×1000/, которые подключены к стольким же входам в блоках 64, 69, 76, каждый из которых имеет в своем составе 1,6×106 преобразователи "код - число импульсов излучений". Выходы трех блоков 64, 69, 76 /3×1,6×106/ 4,8×106 подключены к стольким же входам в СД-экране 77. Ввиду большого числа соединений исполнение накопителей кодов кадра и формирователей управляющих сигналов необходимо выполнить на тыльной стороне СД-экрана, в единой и неразборной с ним конструкции.

Работа системы.

ФЭП 1 формирует аналоговые видеосигналы R, G, В, которые преобразуются АЦП 7-9 о частотой 20 МГц в 8-разрядные коды. Коды поступают в кодеры 14, 15, 16, в которых потоки кодов сжимаются с коэффициентом сжатия не менее 4. С кодеров сжатые потоки кодов частотой 5 МГц поступают на первый и второй информационные входы формирователя 17 кодов, на 3 и 4 информационные входы которого поступают звуковые сигналы с АЦП 10, 11, на пятый и шестой информационные входы блока 17 поступают коды ССИ и КСИ. В блоке 17 коды цветовых сигналов преобразуются из параллельных в последовательные, и символы единиц в них заменяются с импульсов на положительные и отрицательные полусинусоиды моночастоты 70 МГц. Выходной сигнал с блока 17 модулирует несущую частоту в амплитудном модуляторе 24. Информация кодов цветовых сигналов, звука и синхроимпульсов ССИ, КСИ передается верхней боковой частотой модулированной несущей. Приемная сторона принимает радиосигналы одним трактом приема и обработки кодов, производит двухполярное амплитудное детектирование, выделяет синхроимпульсы ССИ, КСИ, представление символов единиц возвращается к импульсам. Код сигнала R и 1-4 разряды кода G поступают в первый приемный регистр 59 /фиг.6/, код сигнала В и 5-9 разряды кода G поступают во второй приемный регистр 71. Декодеры 61, 66, 73 восстанавливают первоначальные потоки кодов, затем блоки 62, 67, 74 удваивают число отсчетов в строках. За первый период кадра накопители 63, 68, 75 сосредотачивают все коды кадра, а сигнал Uк следующего кадра выдает одновременно все коды кадра сигналов R, G, В в свои формирователи 64, 69, 76 управляющих сигналов, в которых коды преобразуются в число импульсов излучений светодиодов в периоде кадра. На СД-экране 77 воспроизводится видеорежим 1600×1000×25 Гц. В системе отсутствуют строчная и кадровая развертки, два канала звука воспроизводят стереозвук. Технические характеристики системы в таблице 2.

Таблица 2
Технические характеристики Значения
Передающая сторона
Несущая частота 1050 МГц /вариант/
Передача информации кодов R, G, В верхней боковой частотой
1120 МГц
Занимаемая полоса в эфире при стабильности
несущей частоты 10-7 ±112 Гц или 224 Гц
Тактовая частота в системе 70 МГц
Формирование изображения матрицей ПЗИ
Частота дискретизации в АЦП 20 МГц
Наименьший коэффициент сжатия потока 4
кодов
Частота кадров/частота строк 25 Гц/25 кГц
Видеорежим на выходе АЦП 1000стр×800отсч×25 Гц
Приемная сторона
Воспроизводимый видеорежим 1000стр×1600отсч×25 Гц
Разрешение кадра 1,6×106 пикселов
Воспроизведение изображения светодиодами на экране
1600×1000 мм /вариант/

Использованные источники.

1. Патент №2214693, кл. Н04N 11/24, бюл.29 от 20.10.03 г., прототип.

2. Мураховский В.И. Устройство компьютера. М., 2003, с.552, 553.

3. Колесниченко О.В., Шишигин И.В. Аппаратные средства PC. 5-е изд, СПб, 2004, с.832, 833, 835.

4. Радиопередающие устройства. М.С.Шумилин и др., М., 1981, с.234, 235.

5. "Домашний компьютер" №12, 2006, с.43.

6. "Радио" №9, 2004, с.47.

7. Радиосвязь, вещание и телевидение. Под ред. А.Д.Фортушенко, М., 1981, с.146.

8. Баркан В.Ф, Жданов В.К. Усилительная и импульсная техника. М., 1981, с.209.

9. Цифровые интегральные микросхемы. Минск, 1991, c.258, 279, 272, 428, 433.

Система телевидения, содержащая передающую сторону, включающую фотоэлектрический преобразователь /ФЭП/, содержащий объектив и три предварительных усилителя, и включающую первый, второй и третий аналого-цифровые преобразователи /АЦП/ видеосигнала, входы которых подключены к выходам соответствующих предварительных усилителей ФЭП, первый и второй АЦП сигнала звука, на информационные входы которых поданы сигнала звука, последовательно соединенные задающий генератор синусоидальных колебаний и синтезатор частот, формирователь кодов, соответствующий информационный вход которого подключен к выходу первого АЦП сигнала звука, первый и второй самоходные распределители импульсов /СРИ/, выходы первого СРИ объединены, а объединенный выход подключен к соответствующему информационному входу формирователя кодов, вход первого СРИ подключен к второму выходу формирователя кодов, вход второго СРИ подключен к шестому выходу синтезатора частот, а выходы его объединены, объединенный выход подключен к соответствующему информационному входу формирователя кодов, первый выход синтезатора частот подключен к управляющим /тактовым/ входам первого - третьего АЦП видеосигнала, второй - к первым управляющим входам первого и второго АЦП сигнала звука и к соответствующему управляющему входу формирователя кодов, третий - к вторым управляющим входам первого и второго АЦП сигнала звука, четвертый - к соответствующему входу формирователя кодов, пятый - к соответствующему входу формирователя кодов и к третьим управляющим входам первого и второго АЦП сигнала звука, передатчик радиосигналов, содержащий последовательно соединенные усилитель несущий частоты, амплитудный модулятор, второй вход которого подключен к первому выходу формирователя кодов, и выходной усилитель, формирователь кодов содержит четыре канала первый канал включает последовательно соединенные первый блок элементов И, первый и второй элементы ИЛИ и первый выходной ключ, и первый самоходный распределитель импульсов /СРИ/, второй канал включает последовательно соединенные второй блок элементов И, третий и четвертый элементы ИЛИ и второй выходной ключ, и второй СРИ, третий канал включает третий блок элементов И, пятый элемент ИЛИ, выход которого подключен к второму входу второго элемента ИЛИ, и третий СРИ, четвертый канал включает четвертый блок элементов И, шестой элемент ИЛИ, выход которого подключен к второму входу четвертого элемента ИЛИ, и четвертый СРИ, вторые входы первого, второго, третьего, четвертого блоков элементов И подключены к выходам соответственно первого, второго, третьего и четвертого СРИ, в состав формирователя кодов входят первый и второй ключи и последовательно соединенные счетчик импульсов и дешифратор, выход первого ключа подключен к входам первого и второго СРИ, выход второго ключе подключен к входам третьего и четвертого СРИ, первый выход дешифратора подключен к первому управляющему входу первого ключа, второй выход дешифратора подключен к второму управляющему входу первого ключа и к первому управляющему входу второго ключа, третий выход дешифратора является вторым выходом формирователя кодов, первым выходом которого являются объединенные выходы выходных ключей, первые входы блоков элементов И третьего и четвертого каналов являются соответствующими информационными входами формирователя кодов, третий вход четвертого элемента ИЛИ является также соответствующим информационным входом формирователя кодов, управляющими входами которого являются: одним - объединенные сигнальные входы первого и второго ключей и счетный вход счетчика импульсов, другим - объединенные сигнальные входы первого и второго выходных ключей, следующим - управляющий вход счетчика импульсов, и содержащая приемную сторону, включающую антенну, блок управления, тракт приема и обработки кодов видеосигналов, вход которого подключен к антенне, а вторые входы подключены к первой группе выходов блока управления, канал формирования управляющих сигналов, устройство отображения видеоинформации и два канала звукового сопровождения, тракт приема и обработки кодов видеосигналов содержит последовательно соединенные блок приема радиосигналов, первый вход которого подключен к антенне, вторая группа входов подключена к первой группе выходов блока управления, усилитель радиочастоты, двухполярный амплитудный детектор, канал сигнала R, канал сигнала G и канал сигнала В, канал сигнала R содержит первый формирователь импульсов, вход которого подключен к первому выходу двухполярного амплитудного детектора, регистр сигнала R и блок обработки кодов, канал сигнала В содержит второй формирователь импульсов, вход которого подключен к второму выходу двухполярного амплитудного детектора, регистр сигнала В и блок обработки кодов, канал сигнала G содержит регистр сигнала G и блок обработки кодов, канал формирования управляющих сигналов содержит последовательно соединенные блок выделения строчного синхроимпульса /ССИ/, первый вход которого подключен к выходу первого формирователя импульсов в канале сигнала R, синтезатор частот, ключ, счетчик импульсов и дешифратор, и блок выделения кадрового синхроимпульса /КСИ/, первый вход которого подключен к выходу второго формирователя импульсов в канале сигнала В, вторые входы синтезатора частот подключены к второй группе выходов блока управления, первый выход синтезатора частот подключен к сигнальному входу ключа, второй выход подключен к соответствующим управляющим входам первого и второго каналов звукового сопровождения, третий выход подключен к третьему входу блока приема радиосигналов, пятый выход подключен к управляющим входам блоков обработки кодов в каналах сигналов R, G, В, первый выход дешифратора подключен параллельно к соответствующим управляющим входам первого и второго каналов звукового сопровождения, второй выход дешифратора подключен к соответствующим управляющим входам первого и второго каналов звукового сопровождения и к управляющим входам счетчика импульсов и ключа, первый управляющий вход которого подключен к выходу блоке выделения ССИ, информационный вход первого канала звукового сопровождения подключен к выходу формирователя импульсов в канале сигнала R, информационный вход второго канала звукового сопровождения подключен к выходу формирователя импульсов в канале сигнала В, блоки обработки кодов идентичны, каждый включает триггер, вход которого является управляющим входом блоке, о первого по четвертый регистры, сумматор, пятый и шестой регистры и 16 диодов, первый-восьмой входы первого и второго регистров поразрядно объединены, выходы первого регистра подключены к входам пятого регистра и черев диоды к первым входам сумматора, выходы второго регистра подключены к первым входам сумматора, первый-восьмой выходы третьего и четвертого регистров поразрядно объединены, выходы третьего регистра подключены к входам шестого регистра и через диоды к вторым входам сумматора, к которым подключены и выходы четвертого регистра, первый выход триггера подключен параллельно к управляющим входам второго, третьего и пятого регистров, второй выход триггера подключен параллельно к управляющим входам первого, четвертого и шестого регистров, отличающаяся тем, что на передающей стороне введены первый и второй ключи, управляющие входы которых объединены и подключены к шестому выходу синтезатора частот, введены первый, второй и третий кодеры, информационные входы которых подключены к выходам соответственно первого, второго, третьего АЦП видеосигнала, управляющие входы кодеров объединены и подключены к второму выходу синтезатора частот, первый-девятый выходы первого и первый-четвертый выходы второго кодеров подключены к первому информационному входу формирователя кодов, пятый-девятый выходы второго кодера и первый-девятый выходы третьего кодера подключены к второму информационному входу формирователя кодов, третий и четвертый информационные входы которого подключены соответственно к выходам первого и второго АЦП сигнала звука, пятый и шестой информационные входы формирователя кодов подключены к выходам первого и второго СРИ, сигнальный вход первого ключа и третий управляющий вход формирователя кодов подключены к пятому выходу синтезатора частот, к первому выходу которого подключен сигнальный вход второго ключа, первый и второй управляющие входы формирователя кодов подключены соответственно к второму и четвертому выходам синтезатора частот, седьмой выход которого подключен к входу усилителя несущей частоты передатчика радиосигналов, в ФЭП введена матрица ПЗИ, фоточувствительная сторона которой расположена в фокальной плоскости объектива, первый и второй управляющие входы матрицы ПЗИ подключены к выходам первого и второго ключей, с первого по третий выходы матрицы ПЗИ подключены соответственно к входам первого, второго, третьего предварительных усилителей, первый-третий кодеры идентичны, каждый содержит последовательно соединенные регистр, схему сравнения, счетчик импульсов и дешифратор, последовательно соединенные блок элементов задержек, блок ключей и буферный накопитель кодов кадра, информационными входами кодера являются поразрядно объединенные 1-8 входы регистра, первые входы схемы сравнения и 1-8 входы блока элементов задержек, выходами являются 1-9 выходы буферного накопителя кодов кадра, управляющий вход которого является управляющим входом кодера, первый выход схемы сравнения подключен к первому управляющему входу регистра, к счетному входу счетчика импульсов и к второму управляющему входу блока ключей, второй и третий выходы схемы сравнения объединены, объединенный выход подключен к второму управляющему входу регистра, к первому управляющему входу блока ключей, к первому входу счетчика импульсов и к девятому входу буферного накопителя кодов кадра, 1-8 выходы счетчика импульсов подключены к входам дешифратора и через диоды к первому-восьмому входам буферного накопителя кодов кадра, выход дешифратора подключен к второму управляющему входу счетчика импульсов, а через диод к первому управляющему входу блока ключей, в формирователе кодов первым, вторым, третьим и четвертым информационными входами являются первые входы элементов И первого, второго, третьего и четвертого блоков элементов И, в формирователь кодов введен третий ключ, выход которого подключен к третьему входу второго элемента ИЛИ, сигнальный вход третьего ключа является пятым информационным входом формирователя кодов, шестым информационным входом которого является третий вход четвертого элемента ИЛИ, третий выход дешифратора подключен к второму управляющему входу второго ключа, сигнальные входы первого, второго ключей и объединенный с ними счетный вход счетчика импульсов являются первым управляющим входом формирователя кодов, объединенные сигнальные входы первого и второго выходных ключей являются вторым управляющим входом, управляющий вход счетчика импульсов является третьим управляющим входом и управляющий вход третьего ключа является четвертым управляющим входом формирователя кодов, на приемной стороне введен плоскопанельный светодиодный экран /СД-экран/, в канал сигнала R введены первый приемный регистр, информационный вход которого подключен к выходу первого формирователя импульсов, выходы первого-девятого разрядов приемного регистра подключены к входам регистра сигнала R, введен декодер, информационные входы которого подключены к первому-девятому выходам регистра сигнала R, а первый-восьмой выходы декодера подключены к первому-восьмому входам блока обработки кодов, введены последовательно соединенные накопитель кодов кадра и формирователь управляющих сигналов, информационные входы накопителя кодов кадра подключены к первому-восьмому выходам блока обработки кодов, в канал сигнала В введен второй приемный регистр, информационный вход которого подключен к выходу второго формирователя импульсов, выходы первого-девятого разрядов второго приемного регистра подключены к входам регистра сигнала В, введен декодер, информационные входы которого подключены к первому-девятому выходам регистра сигнала В, а первый-восьмой выходы декодера подключены к первому-восьмому входам блока обработки кодов, и введены последовательно соединенные накопитель кодов кадра и формирователь управляющих сигналов, информационные входы накопителя кодов кадра подключены к первому-восьмому выходам блока обработки кодов, в канал сигнала G введен декодер, информационные входы которого подключены к первому-девятому выходам регистра сигнала G, входы первого-четвертого разрядов которого подключены к выходам 10-13 разрядов в первом приемном регистре, и входы пятого-девятого разрядов подключены к выходам десятого-четырнадцатого разрядов во втором приемном регистре, 1-8 выходы декодера подключены к 1-8 входам блока обработки кодов, введены последовательно соединенные накопитель кодов кадра и формирователь управляющих сигналов, информационные входы накопителя кодов кадра подключены к 1-8 выходам блока обработки кодов, первые управляющие входы первого и второго приемных регистров объединены и подключены к шестому выходу /70 МГц/ синтезатора частот, вторые управляющие входы первого и второго приемных регистров, управляющие входы регистров сигналов R, G, В и первые управляющие входы декодеров объединены и подключены к первому выходу /5 МГц/ синтезаторе частот, вторые управляющие входы декодеров объединены и подключены к пятому выходу /20 МГц/ синтезатора частот, к четвертому выходу которого подключены объединенные третьи управляющие входы /40 МГц/ накопителей кодов кадра, вторые управляющие входы которых объединены и подключены к выходу блока выделения ССИ, первые управляющие входы /25 Гц/ накопителей кодов кадра и управляющие входы формирователей управляющих сигналов объединены и подключены к выходу блока выделения КСИ, выходы формирователей управляющих сигналов подключены к соответствующим входам СД-экрана, который содержит экранное стекло и выполненную в нем матрицу из излучающих элементов по числу разрешения кадра /1600×1000/, каждый излучающий элемент включает три светодиодных ячейки, каждая из которых излучает один из основных цветов R, G, В, светодиодная ячейка /СД-ячейка/ включает светодиод белого свечения и соответствующий цветной светофильтр на излучающей стороне, управляющий вход каждого светодиода подключен к соответствующему выходу соответствующего формирователя управляющих сигналов, информационный вход первого канала звукового сопровождения подключен к выходу первого формирователя импульсов, информационный вход второго канала звукового сопровождения подключен к выходу второго формирователя импульсов, декодеры идентичны, каждый включает последовательно соединенные первый регистр, накопитель кодов кадра, второй регистр, первый блок ключей и третий регистр, последовательно соединенные второй блок ключей, вычитающий счетчик импульсов и дешифратор, с первого по четвертый ключи, информационным входом декодера являются первый-девятый входы разрядов первого регистра, выходом декодера являются 1-8 выходы третьего регистра, первым управляющим входом являются объединенные первый управляющий вход первого регистра и сигнальный вход третьего ключа, вторым управляющим входом являются объединенные сигнальные входы первого, второго и четвертого ключей, выход первого ключа подключен к первому управляющему входу третьего регистра, второй управляющий вход которого и счетный вход вычитающего счетчика импульсов подключены к выходу второго ключа, выход третьего ключа подключен к управляющему входу накопителя кодов кадра, выход четвертого ключа подключен к управляющему входу второго регистра, выход девятого разряда которого подключен параллельно к вторым управляющим входам первого, третьего и четвертого ключей, к первому управляющему входу второго ключа, к второму - управляющему входу первого блока ключей и к первому управляющему входу второго блока ключей, выход дешифратора параллельно подключен к первому управляющему входу первого блока ключей к второму управляющему входу второго блока ключей, к первым управляющим входам первого, третьего и четвертого ключей и к второму управляющему входу второго ключа, в каждый блок обработки кодов введены первые и второй блоки ключей, 1-8 входы которых поразрядно объединены и являются информативными входами блока, объединенные поразрядно входы первого и второго регистров подключены к выходам первого блока ключей, объединенные поразрядно входы третьего и четвертого регистров подключены к выходам второго блока ключей, управляющий вход первого блока ключей подключен к первому выходу триггера, управляющий вход второго блока ключей подключен к второму выходу триггера, 1-8 выходы пятого и шестого регистров и 0-7 выходы сумматора поразрядно объединены и являются 1-8 выходами блока обработки кодов, накопители кодов кадра идентичны, информационные входы каждого подключены к выходам блока обработки кодов своего канала, накопитель кодов кадра включает блоки регистров по числу строк кадра, информационными входами являются поразрядно объединенные первый-восьмой входы всех блоков регистров, управляющими входами являются: первым - первый управляющий вход первого блока регистров, вторым - объединенные вторые управляющие входы блоков регистров, третьим - объединенные третьи управляющие входы блоков регистров, управляющий выход каждого предыдущего блока регистров является первым управляющим входом каждого последующего блока регистров, управляющий выход последнего /1000/ блока регистров подключен параллельно к четвертым управляющим входам всех блоков регистров, выходами накопителя кодов кадра являются параллельные выходы всех блоков регистров /1600×8×1000/, блоки регистров идентичны, каждый включает первый и второй ключи, распределитель импульсов и восемь регистров, информационным входом являются поразрядно объединенные третьи входы разрядов восьми регистров, выходами являются параллельные выходы всех разрядов восьми регистров /1600×8/, управляющими входами являются: первым - первый управляющий вход первого ключа, вторым - сигнальный вход второго ключа, третьим - сигнальный вход первого ключа, четвертым - первый управляющий вход второго ключа, выход первого ключа подключен к входу распределителя импульсов, выходы которого последовательно, начиная с первого, подключены к первым /тактовым/ управляющим входам разрядов восьми регистров, последний выход распределителя импульсов подключен к второму управляющему входу первого ключа и является управляющим выходом, подключенный к первому управляющему входу следующего блока регистров, выход второго ключа подключен к вторым входам разрядов параллельно восьми регистров и к второму управляющему входу второго ключа, формирователи управляющих сигналов идентичны, каждый включает блок формирователей импульсов, вход которого является управляющим входом формирователя отравляющих сигналов, и преобразователи "код - число импульсов излучений" по числу разрешения кадра /1600×1000/, каждый из преобразователей содержит последовательно соединенные дешифратор, 1-8 входы которого являются входами преобразователя, блок ключей из 255 ключей и выходной ключ, самоходный распределитель импульсов /СРИ/ из соответствующего числа разрядов, выходы которых подключены к сигнальным входам соответствующих ключей в блоке ключей, и источник питания, выход которого подключен к сигнальному входу выходного ключа, соответствующие выходы дешифратора подключены к управляющим входам соответствующих ключей в блоке ключей, выходы которых объединены, объединенный выход подключен к управляющему входу выходного ключа, выход которого является выходом преобразователя "код - число импульсов излучений", блок формирователей импульсов включает схемы формирования импульсов по числу преобразователей "код - число импульсов излучений", выход каждой схемы формирования импульсов подключен к входу СРИ своего преобразователя, информационными входами формирователя управляющих сигналов являются входы дешифраторов всех преобразователей, выходами являются выходы всех преобразователей, блок выделения ССИ и блок выделения КСИ идентичны, каждый включает счетчик импульсов, дешифратор, элемент НЕ и два диода, информационным входом является счетный вход счетчика импульсов, к которому подключен и вход элемента НЕ, управляющим входом являются объединенные управляющий вход счетчике импульсов и выход элемента НЕ, через первый диод подключенные к выходу соответствующего формирователя импульсов, Выходы 1-3 старших разрядов счетчика импульсов подключены к 1-3 входам дешифратора, выход которого является выходом блока и через второй диод подключен к управляющему входу счетчика импульсов и к выходу элемента НЕ.



 

Похожие патенты:

Изобретение относится к технике радиосвязи в наземных сетях ТВ. .

Изобретение относится к телевизионной технике. .

Изобретение относится к областям радиоэлектроники, связи, информатики, телевидения, интерактивного телевидения, видеотелефонии и видеоконференцсвязи. .

Изобретение относится к технике радиосвязи и может быть использовано для телевещания в дециметровом диапазоне наземных сетей ТВ и по спутниковым линиям связи. .

Изобретение относится к технике радиосвязи и может быть использовано для телевидения, начиная с дециметрового диапазона наземных сетей ТВ, отведенного для аналогового телевидения.

Изобретение относится к области цветного телевидения с высокой разрешающей способностью. Техническим результатом является улучшение качества восстановления отсутствующих значений пикселей сигналов цветовых составляющих, увеличение четкости изображений, уменьшение искажений и сохранение цветности. Предложено в способе формирования сигналов изображения, помимо внутрикадровой интерполяции (экстраполяции), использовать интерполяцию (экстраполяцию) по направлению распределения цветовых составляющих, при которой вычисление значений уровней отсутствующих пикселей цветовых составляющих каждого отдельного элемента сигнала изображения с фиксированными координатами осуществляется на основе использования значения уровней других цветовых составляющих указанного пикселя. Полученные с помощью интерполяции недостающие дискретные значения одних и тех же по координатам цветовых составляющих подвергают суммированию для получения результирующего значения пикселя цветовой составляющей, предварительно произведя умножение этих значений на весовые коэффициенты. Для увеличения точности восстановления недостающих значений цветовых составляющих интерполяция как по пространственному, так и по межцветовому направлениям осуществляется с вычислением значений промежуточных пикселей, для получения которых используются значения исходных, соседних с восстанавливаемым, пикселей. Также производится вычисление межпиксельных разностей, показывающих вклад каждого из значений промежуточных пикселей в итоговое значение восстанавливаемого пикселя. 2 н. и 4 з.п. ф-лы, 14 ил.

Изобретение относится к области обработки изображений и, в частности, к переключению изображения 4K, является стандартом сверхвысокого разрешения для цифрового фильма и компьютерного видео. Предложен способ и устройство переключения изображения, включающие: наложение первой версии разрешения i-го изображения на вторую версию разрешения i-го изображения, отображаемого в текущий момент, причем разрешение первой версии разрешения ниже, чем второй версии разрешения, i≥1, и замену второй версии разрешения i-го изображения второй версией разрешения (i+1)-го изображения, скрытие первой версии разрешения i-го изображения в соответствии с предварительно определенными анимационными эффектами и отображение второй версии разрешения (i+1)-го изображения. Способ переключения изображения достигает цели при решении проблемы в уровне техники, что плавное переключение является недоступным между множеством изображений 4K посредством предварительно определенных анимационных эффектов, таким образом, являясь причиной худшего результата отображения во время переключения и отображения изображений 4K. Плавное переключение второй версии разрешения двух смежных изображений реализовано с помощью анимационного эффекта, генерируемого с помощью первой версии разрешение предыдущего изображения, таким образом, улучшая результат переключения и отображения. 3 н. и 6 з.п. ф-лы, 6 ил.
Наверх