Функциональная структура параллельного позиционно-знакового сумматора f(+/-) для комбинационного умножителя, в котором выходные аргументы частичных произведений представлены в формате двоичной системы счисления f(2n) (варианты)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования частичных произведений в комбинационном умножителе. Техническим результатом является повышение быстродействия. Каждый разряд устройства в первом варианте реализации содержит четыре логических элементов НЕ, пять логических элементов И, пять логических элементов ИЛИ. 4 н.п. ф-лы, 17 ил.

 

Текст описания приведен в факсимильном виде.

1. Функциональная структура параллельного позиционно-знакового сумматора f(+/-) для комбинационного умножителя, в которой условно «i» разряд включает логическую функцию f2(&)-И и логическую функцию f1(&)-И, в которой функциональные входные связи являются функциональными выходными связями логических функций f1(})-ИЛИ, f2(})-ИЛИ и f3(})-ИЛИ, а одна из функциональных входных связей логических функций f1(})-ИЛИ, f2(})-ИЛИ, f3(})-ИЛИ и f2(&)-И является функциональной выходной связью логических функций f1(&)-НЕ, f2(&)-НЕ, f3(&)-НЕ и f4(&)-НЕ, отличающаяся тем, что условно «i» разряд структуры параллельного сумматора выполнен в виде положительного и условно отрицательного каналов для формирования аргумента положительной суммы +Si и аргумента условно отрицательной суммы -Si, при этом в условно отрицательный канал введены логические функции f3(&)-И, f4(&)-И, f5(&)-И и логические функции
f4(})-ИЛИ, f5(})-ИЛИ, при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида

2. Функциональная структура параллельного позиционно-знакового сумматора f(+/-) для комбинационного умножителя, в которой условно «i» разряд включает логические функции f1(&)-НЕ, f2(&)-НЕ, f3(&)-НЕ, f1(}&)-ИЛИ-НЕ, f1(&)-И-НЕ и логическую функцию f1(&)-И, отличающаяся тем, что условно «i» разряд структуры параллельного сумматора выполнен в виде положительного и условно отрицательного каналов для формирования аргумента положительной суммы +Si и аргумента условно отрицательной суммы -Si, при этом в положительный канал «i» разряда сумматора введены логические функции f2(}&)-ИЛИ-НЕ, f3(}&)-ИЛИ-НЕ и f4(}&)-ИЛИ-НЕ, а в условно отрицательный канал «i» разряда сумматора введена логические функции f2(&)-И-НЕ, f3(&)-И-НЕ, f4(&)-И-НЕ и f5(&)-И-НЕ, при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида

3. Функциональная структура параллельного позиционно-знакового сумматора f(+/-) для комбинационного умножителя, в которой условно «i» разряд включает логические функции f1(&)-И, f3(&)-И и f1(})-ИЛИ, в которых функциональная входная связь является функциональной выходной связью логической функции f1(&)-НЕ, f3(&)-НЕ и f4(&)-НЕ соответственно, и включает логические функции f2(&)-НЕ, f1(&)-И-НЕ, f1(}&)-ИЛИ-НЕ, f1(})-ИЛИ, f2(})-ИЛИ, f3(})-ИЛИ, отличающаяся тем, что условно «i» разряд структуры параллельного сумматора выполнен в виде положительного и условно отрицательного каналов для формирования аргумента положительной суммы +Si и аргумента условно отрицательной суммы -Si, при этом в положительный канал «i» разряда сумматора введена логическая функция f2(&)-И, а в условно отрицательный канал «i» разряда сумматора введены логические функции f4(&)-И и f4(})-ИЛИ, при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида

4. Функциональная структура параллельного позиционно-знакового сумматора f(+/-) для комбинационного умножителя, в которой условно «i» разряд включает логические функции f1(&)-И и f1(}&)-ИЛИ-НЕ, в которых функциональная входная связь является функциональной выходной связью логической функции f2(&)-НЕ и функциональной входной связью разряда для приема входного аргумента ni&mj соответственно и включает логические функции f1(&)-НЕ, f3(&)-НЕ, f4(&)-НЕ, f1(&)-И-НЕ, f1(})-ИЛИ, f2(})-ИЛИ, f2(&)-И, отличающаяся тем, что условно «i» разряд структуры параллельного сумматора выполнен в виде положительного и условно отрицательного каналов для формирования аргумента положительной суммы +Si и аргумента условно отрицательной суммы -Si, при этом в положительный канал «i» разряда сумматора введены логические функции f2(&)-И-НЕ, f3(&)-И-НЕ, а в условно отрицательный канал «i» разряда сумматора введены логические функции f2(}&)-ИЛИ-НЕ и f3(}&)-ИЛИ-НЕ, при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида



 

Похожие патенты:

Изобретение относится к области цифровой вычислительной техники и предназначено для моделирования комбинаторных задач при проектировании вычислительных систем (ВС).

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств для выполнения арифметических операций в позиционно-знаковых кодах.

Изобретение относится к системам хранения данных, в частности к системам и способам для управления данными с использованием статистических списков. .

Изобретение относится к вычислительной технике и может быть использовано для реализации как логических, так и арифметических операций с дискретными и аналоговыми значениями нулей и единиц.

Изобретение относится к вычислительной технике и может быть использовано как специализированный вычислитель систем булевых функций. .

Изобретение относится к области вычислительной техники и технике защиты информации и может использоваться в средствах криптографической защиты информации. .

Изобретение относится к области хранения и извлечения информации и, в частности, к активной платформе хранения для организации, поиска и совместного использования различных типов данных в компьютеризованной системе.

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования и вычитания, в позиционно-знаковых кодах

Изобретение относится к вычислительной технике и может быть использовано для построения сумматоров

Изобретение относится к вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования частичных произведений в комбинационном умножителе

Изобретение относится к идентификации атрибутов схем баз данных web

Изобретение относится к вычислительной технике и может быть использовано в процессорных устройствах ЭВМ

Изобретение относится к области кодирования информации и может быть использовано в вычислительной технике и в системах защиты информации от несанкционированного доступа

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования и вычитания

Изобретение относится к области кодирования информации и может быть использовано в системах защиты информации от несанкционированного доступа
Наверх